RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是推挽電路 推挽輸出高低電平介紹

要長高 ? 來源:網(wǎng)絡(luò)整理 ? 作者:網(wǎng)絡(luò)整理 ? 2024-02-06 09:27 ? 次閱讀

推挽電路(push-pull)就是兩個不同極性晶體管間連接的輸出電路。它采用兩個參數(shù)相同的功率BJT管或MOSFET管,以推挽方式存在于電路中,各負責(zé)正負半周的波形放大任務(wù)。電路工作時,兩只對稱的功率開關(guān)管每次只有一個導(dǎo)通,所以導(dǎo)通損耗小,效率高。推挽輸出既可以向負載灌電流,也可以從負載抽取電流。

電路設(shè)計中,推挽輸出是一種很常用的輸出模式,具有很多優(yōu)點,如更低的損耗、更安全的輸出等。“推挽”之意,即為當(dāng)一個管子推出去時,另一個管子拉回來。輸入不同,交替導(dǎo)通。例如,當(dāng)輸入信號為高電平的時候,上面的管子導(dǎo)通,下面的管子截止,輸出信號為高電平;當(dāng)輸入信號為低電平的時候,上面的管子截止,下面的管子導(dǎo)通,輸出信號為低電平。

推挽結(jié)構(gòu)一般是指兩個三極管分別受兩互補信號的控制,總是在一個三極管導(dǎo)通的時候另一個截止。要實現(xiàn)線與需要用OC(open collector)門電路。推挽電路適用于低電壓大電流的場合,廣泛應(yīng)用于功放電路和開關(guān)電源中。

推挽輸出高電平

在推挽輸出模式下,一個晶體管用于提供高電平輸出,而另一個晶體管則用于提供低電平輸出。當(dāng)內(nèi)部輸出為1電平時,上邊的晶體管(如MOS管)導(dǎo)通,同時下邊的晶體管截止,這時輸出高電平。

推挽輸出的高電平電壓值取決于電路設(shè)計和應(yīng)用環(huán)境。在某些情況下,推挽輸出的高電平可能接近電源電壓,例如3.3伏或5伏。然而,實際的電壓值可能會受到多種因素的影響,包括晶體管的導(dǎo)通壓降、電源電壓的穩(wěn)定性以及負載的阻抗等。

在推挽輸出模式下,P-MOS管和N-MOS管同時工作,通過對兩個MOS管的導(dǎo)通控制,實現(xiàn)控制輸出高低電平,如圖所示:

pYYBAGQSfLaAFQRSAACN7YhbvJY710.png

因此,要了解推挽輸出的具體高電平值,需要參考相關(guān)的電路設(shè)計文檔或應(yīng)用手冊,或者通過實際測量來確定。此外,推挽輸出通常與數(shù)字信號相配合,其中邏輯高電平(通常為Vcc)與一個晶體管連接,邏輯低電平(通常為地)與另一個晶體管連接。

推挽輸出低電平

在推挽輸出模式下,GPIO口是可以直接輸出高低電平的,不需要額外的上來或下拉輔助電路,如圖所示:

poYBAGQSfNiACSpRAACQc1MVNfI976.png

推挽輸出電路中的低電平通常是由另一個晶體管(如MOS管)在截止?fàn)顟B(tài)時提供的。在這種情況下,輸出端會被拉向低電平,通常是地(GND)或接近地的電壓。

當(dāng)推挽輸出電路中的內(nèi)部信號為0時,控制低電平輸出的晶體管會導(dǎo)通,而控制高電平輸出的晶體管會截止。這樣,電流會通過導(dǎo)通的晶體管流向地,從而將輸出端拉至低電平。

低電平的電壓值通常接近地電平(0V),但具體的電壓值也會受到多種因素的影響,如晶體管的截止電壓、電源電壓的穩(wěn)定性以及負載的阻抗等。

推挽輸出電路中的低電平并不是由電源直接提供的,而是通過晶體管的截止?fàn)顟B(tài)來實現(xiàn)的。因此,低電平的電壓值可能會受到晶體管性能和電路設(shè)計的影響。

審核編輯:黃飛

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 三極管
    +關(guān)注

    關(guān)注

    142

    文章

    3611

    瀏覽量

    121868
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9682

    瀏覽量

    138080
  • 電源電壓
    +關(guān)注

    關(guān)注

    2

    文章

    989

    瀏覽量

    23969
  • 推挽電路
    +關(guān)注

    關(guān)注

    18

    文章

    113

    瀏覽量

    37946
  • GPIO
    +關(guān)注

    關(guān)注

    16

    文章

    1204

    瀏覽量

    52051
收藏 人收藏

    評論

    相關(guān)推薦

    什么是推挽電路(附圖)

    高低電平時,T3 一路和 T4 一路將交替工作,從而減低了功耗,提高了每個管的承受能力。又由于不論走哪一路,管子導(dǎo)通電阻都很小,使 RC 常數(shù)很小,轉(zhuǎn)變速度很快。因此,推拉式輸出級既提高電路的負載能力
    發(fā)表于 11-02 10:27

    推挽輸出與開漏輸出

    。輸出能力看IC內(nèi)部輸出極N管P管的面積。和開漏輸出相比,push-pull的高低電平由IC的電源低定,不能簡單的做邏輯操作等。push-pull是現(xiàn)在CMOS
    發(fā)表于 11-18 22:05

    STM32推挽電路是由哪些部分組成的

    GPIO_Mode_Out_PP推挽輸出推挽電路是由兩個三極管或MOSFET,以推挽方式存在于電路
    發(fā)表于 02-23 06:31

    STM32的GPIO知識點:開漏輸出推挽輸出

    電平也可以通過輸入電路進行讀??;注意,此時I/O端口的電平一定是輸出電平。推挽復(fù)用
    發(fā)表于 12-22 18:10

    TTL電平 CMOS電平推挽輸出

    TTL電平 CMOS電平推挽輸出 TTL——Transistor-Transistor Logic HTTL——High-speed TTL LTTL——Low-power TT
    發(fā)表于 12-05 09:35 ?3002次閱讀

    一文詳解推挽輸出與開漏輸出

    推挽輸出的一個缺點是,如果當(dāng)兩個推挽輸出結(jié)構(gòu)相連在一起,一個輸出電平,即上面的MOS導(dǎo)通,下面
    的頭像 發(fā)表于 11-21 11:56 ?5990次閱讀

    什么是推挽輸出 開漏輸出推挽輸出的區(qū)別

    常重要的。 推挽輸出是最常見的數(shù)字輸出方式之一,它基于晶體管或場效應(yīng)管來驅(qū)動負載。推挽輸出主要應(yīng)用于數(shù)字
    的頭像 發(fā)表于 08-31 10:21 ?2.3w次閱讀

    推挽輸出能當(dāng)電源輸出使用嗎

    推挽輸出能當(dāng)電源輸出使用嗎? 推挽輸出是一種重要的電子元件,能夠在電路中起到不可或缺的作用。其主
    的頭像 發(fā)表于 08-31 10:24 ?963次閱讀

    推挽輸出低電平還是高電平?

    推挽輸出低電平還是高電平? 推挽輸出器是一種常見的輸出
    的頭像 發(fā)表于 08-31 10:26 ?3161次閱讀

    推挽輸出電路的工作原理

    推挽輸出電路是一種常見的功放電路,它能夠在輸入信號變化時提供高效的功率放大。本文將詳細介紹推挽
    的頭像 發(fā)表于 12-26 10:36 ?2337次閱讀

    驅(qū)動電路輸出模式的推挽與開漏輸出

    推挽輸出(Push-Pull Output),故名思意能輸出兩種電平,一種是推(拉電流,輸出電平
    發(fā)表于 04-06 01:38 ?3005次閱讀
    驅(qū)動<b class='flag-5'>電路</b><b class='flag-5'>輸出</b>模式的<b class='flag-5'>推挽</b>與開漏<b class='flag-5'>輸出</b>

    什么是推挽輸出模式,什么是開漏輸出模式?

    (一個NPN型和一個PNP型)來實現(xiàn)輸出。當(dāng)輸入信號為高電平時,NPN型晶體管導(dǎo)通,PNP型晶體管截止,輸出端呈現(xiàn)低阻抗的高電平;當(dāng)輸入信號為低電平
    的頭像 發(fā)表于 07-09 14:22 ?2533次閱讀

    推挽和開漏是怎么利用電路實現(xiàn)的

    PNP型。在推挽輸出中,當(dāng)輸入信號為高電平時,NPN型晶體管導(dǎo)通,PNP型晶體管截止,輸出端呈現(xiàn)低阻抗?fàn)顟B(tài),輸出
    的頭像 發(fā)表于 07-09 14:24 ?557次閱讀

    推挽輸出和開漏輸出區(qū)別是什么

    NPN和一個PNP)來實現(xiàn)輸出。在推挽輸出電路中,當(dāng)輸入信號為高電平時,NPN晶體管導(dǎo)通,PNP晶體管截止,
    的頭像 發(fā)表于 08-15 17:08 ?2833次閱讀

    推挽輸出電路原理分析

    本期的講的是 另一種形式的推挽電路 。實現(xiàn)功能為,當(dāng)PWM為高電平時,VOUT輸出電平低電平,
    的頭像 發(fā)表于 10-15 11:27 ?899次閱讀
    <b class='flag-5'>推挽</b><b class='flag-5'>輸出</b><b class='flag-5'>電路</b>原理分析
    RM新时代网站-首页