RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是LDO?淺析低壓差穩(wěn)壓器 (LDO) 中的噪聲及電源抑制比

摩爾學(xué)堂 ? 來源:摩爾學(xué)堂 ? 2024-03-15 17:12 ? 次閱讀

在本文中,我們將介紹低壓差 (LDO) 穩(wěn)壓器中噪聲和電源抑制比 (PSRR) 的影響。讓我們簡單討論一下什么是 LDO。

低壓差穩(wěn)壓器

低壓差或 LDO 穩(wěn)壓器是一種直流線性穩(wěn)壓器,即使提供給它的輸入電壓幾乎等于輸出電壓,也可以通過它控制輸出電壓。LDO 有兩個(gè)組件 - 功率 FET 和差分放大器(誤差放大器)。LDO的配置如下圖所示:

69fa8bb4-e2ab-11ee-a297-92fbcf53809c.png

低壓差穩(wěn)壓器 (LDO) 中的噪聲

低壓差 (LDO) 穩(wěn)壓器中的噪聲源可分為兩大類,即內(nèi)在噪聲源和外在噪聲源。LDO 的固有噪聲有兩個(gè)主要來源:

1. 內(nèi)部參考電壓。

2.誤差放大器。

然而,外部噪聲就像噴氣式飛機(jī)發(fā)出的噪聲一樣,是從電路外部的源傳遞的。

為了獲得 15 μA 或更低的靜態(tài)電流,現(xiàn)代 LDO 使用幾十納安的內(nèi)部偏置電流。

降低 LDO 的噪聲

降低 LDO 噪聲的兩種主要方法是:

1. 對基準(zhǔn)進(jìn)行濾波

2. 降低誤差放大器的噪聲增益

在一些 LDO 中,使用外部電容器來過濾參考電壓。事實(shí)上,為了達(dá)到低噪聲條件,許多所謂的超低噪聲 LDO 需要外部噪聲衰減電容器。不幸的是,固定輸出 LDO 無法降低輸出噪聲,因?yàn)闆]有進(jìn)入反饋節(jié)點(diǎn)的權(quán)利。如果誤差放大器對噪聲的貢獻(xiàn)大于基準(zhǔn)電壓源的貢獻(xiàn),則可以通過降低誤差放大器的噪聲增益來降低 LDO 的總體噪聲。

判斷誤差放大器是否是主要噪聲源的唯一方法是比較特定 LDO 的固定版本和可變版本的噪聲。如果固定 LDO 的噪聲量小于可變 LDO,那么我們可以說誤差放大器是主要噪聲源。

該圖顯示了一個(gè) 2.5 V 輸出可修改 LDO,其中 R1、R2、R3 和 C1 為外部組件。

6a17b338-e2ab-11ee-a297-92fbcf53809c.png

R3 用于將放大器的高頻增益設(shè)置為高達(dá) 1.5× 至 2×。而C1用于將降噪系統(tǒng)(C1、R1和R3)的低頻零點(diǎn)設(shè)置在10Hz至100Hz之間,以確保噪聲降低至1/f。

降噪 (NR) 網(wǎng)絡(luò)高壓自適應(yīng) LDO 噪聲頻譜密度的結(jié)果如下圖所示。

6a234298-e2ab-11ee-a297-92fbcf53809c.png

從上圖中可以看出,20 Hz 至 2 kHz 之間的噪聲性能提高了約三倍(約 10 dB)。

LDO 中的電源抑制比

PSRR 代表“電源抑制比”,由于集成度的提高,它已成為現(xiàn)代片上系統(tǒng) (SoC) 設(shè)計(jì)中越來越重要的參數(shù)。

PSRR 是兩個(gè)傳遞函數(shù)之間的比率:

? 電源節(jié)點(diǎn)到輸出節(jié)點(diǎn)的傳遞函數(shù),即(Asupply(ω))

? 輸入節(jié)點(diǎn)到輸出節(jié)點(diǎn)A(ω) 的傳遞函數(shù)。A(ω)也稱為開環(huán)傳遞函數(shù)。

6a387abe-e2ab-11ee-a297-92fbcf53809c.png

在哪里,

1/ Asupply(ω) 是電源增益的倒數(shù),稱為 PSR。

從上式可以明顯看出,PSRR與A(ω)成正比,與Asupply(ω)成反比。因此,如果 Asupply(ω) 減小并且開環(huán)增益 A(ω) 增大,PSRR 將增大。

PSRR 基本上是 LDO 抑制輸入側(cè)出現(xiàn)紋波的能力。在理想的 LDO 中,直流頻率將是唯一的輸出電壓。然而,由于高頻下出現(xiàn)小尖峰,誤差放大器并不具有完美的功能??紤]紋波,PSRR 表示如下:

PSRR=20 xlog RippleinputRippleoutput

實(shí)際例子

LDO 具有:

電源抑制比=55分貝

頻率= 1 MHz

輸入紋波 = 1mV

它可以將該頻率下的 1 mV 衰減至輸出端的 1.78 μV。因此,PSRR 增加了 6dB,相當(dāng)于衰減增加了 2 倍。

大多數(shù) LDO 在較低頻率(通常為 10 Hz – 1 kHz)下具有相對較高的 PSRR。在寬頻帶上具有高 PSRR 的 LDO 可以抑制非常高頻的噪聲,就像開關(guān)產(chǎn)生的噪聲一樣。

PSRR 會隨著頻率、溫度、電流、輸出電壓和電壓差等參數(shù)的變化而波動。PSRR 應(yīng)為負(fù)值,因?yàn)樗糜谟?jì)算抑制。然而,該圖將其顯示為正數(shù),因此圖中頂部的數(shù)字表示更高的噪聲抑制。

6a4e00e6-e2ab-11ee-a297-92fbcf53809c.png

測量 LDO 的 PSRR

測量 LDO 的 PSRR 的方法有多種:

1.使用LC求和節(jié)點(diǎn)測量PSRR:

測量LDO PSRR的基本方法如下圖所示。

6a65de6e-e2ab-11ee-a297-92fbcf53809c.png

在此方法中,兩個(gè)電壓(直流和交流)相加并施加在 LDO 的輸入端子上。工作點(diǎn)偏置電壓為 VDC,VAC 為噪聲源。上圖中,電容C用于防止VAC短路VDC,電感L用于防止VDC短路噪聲源。

測量低頻 PSRR 取決于由電感器 L 和電容器 C 創(chuàng)建的高通濾波器。該濾波器的 3dB 點(diǎn)由下式確定:

6a77f2ca-e2ab-11ee-a297-92fbcf53809c.png

當(dāng)獲得低于 3dB 點(diǎn)的頻率時(shí),測量 PSRR 變得困難并且它們開始減弱。

2. 使用求和放大器測量 PSRR

為了獲得改進(jìn)的 PSRR 測量,描述了另一種方法,其中使用高帶寬放大器作為求和節(jié)點(diǎn)來插入信號,從而在 VAC 和 VDC 之間提供隔離。該方法如下圖所示:

6a84ab50-e2ab-11ee-a297-92fbcf53809c.png

在此方法中,PSRR 是在空載條件下測量的。

使用此方法測量 PSRR 時(shí)必須牢記以下因素。

1、輸入電容可能是高速放大器進(jìn)入不穩(wěn)定狀態(tài)的原因;在測量 PSRR 之前應(yīng)移除該電容器。

2. 為了減少電感效應(yīng),應(yīng)使用示波器或網(wǎng)絡(luò)分析儀同時(shí)測量 Vin 和 Vout。

3. 長電線會增加電感并影響結(jié)果。這就是為什么測試裝置不應(yīng)該有任何長電線。

4. 選擇交流和直流輸入值時(shí)應(yīng)考慮以下條件:

? VAC(最大值)+ VDC < LDO 的 VABS(最大值)

? VDC – VAC > LDO 的 VUVLO

如果滿足以下條件,將獲得最佳結(jié)果:

? VDC–VAC > Vout + Vdo + 0.5

其中:

Vout 是 LDO 的輸出電壓,

Vdo 是工作點(diǎn)處的特定壓差電壓。

5. 放大器的結(jié)果將開始衰減施加到 LDO 的極高頻率的 VAC 信號。

6. MOSFET 輸出阻抗與漏極電流成反比,因此導(dǎo)致 LDO 的開環(huán)輸出阻抗減小,負(fù)載電流增大,增益降低。



審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 差分放大器
    +關(guān)注

    關(guān)注

    8

    文章

    449

    瀏覽量

    52160
  • FET
    FET
    +關(guān)注

    關(guān)注

    3

    文章

    632

    瀏覽量

    62948
  • 電源抑制比
    +關(guān)注

    關(guān)注

    0

    文章

    53

    瀏覽量

    13623
  • 低壓差穩(wěn)壓器
    +關(guān)注

    關(guān)注

    0

    文章

    158

    瀏覽量

    20711
  • PSRR
    +關(guān)注

    關(guān)注

    0

    文章

    153

    瀏覽量

    39324

原文標(biāo)題:了解 LDO 中的噪聲和PSRR

文章出處:【微信號:moorexuetang,微信公眾號:摩爾學(xué)堂】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    什么是LDO?LDO噪聲和PSRR介紹

    在本文中,我們將介紹噪聲電源抑制 (PSRR) 在低壓 (
    的頭像 發(fā)表于 09-26 14:29 ?4391次閱讀
    什么是<b class='flag-5'>LDO</b>?<b class='flag-5'>LDO</b><b class='flag-5'>中</b>的<b class='flag-5'>噪聲</b>和PSRR介紹

    什么是LDO噪聲呢?低壓降(LDO穩(wěn)壓器原理

    能夠在電源輸入和輸出端之間保持低壓的線性穩(wěn)壓器通常稱為低壓降(LDO
    發(fā)表于 04-28 10:30 ?786次閱讀
    什么是<b class='flag-5'>LDO</b><b class='flag-5'>噪聲</b>呢?<b class='flag-5'>低壓</b>降(<b class='flag-5'>LDO</b>)<b class='flag-5'>穩(wěn)壓器</b>原理

    LDO線性穩(wěn)壓器的研究與設(shè)計(jì)

    LDO線性穩(wěn)壓器的研究與設(shè)計(jì)隨著信息科學(xué)的快速發(fā)展,電源技術(shù)變得越來越重要。因低壓線性穩(wěn)壓器(
    發(fā)表于 12-02 11:07

    LDO低壓線性穩(wěn)壓器

    的條件顯然是太苛刻了,如5v轉(zhuǎn)3.3v,輸入與輸出的壓只有1.7v,顯然是不滿足條件的。針對這種情況,才有了LDO類的電源轉(zhuǎn)換芯片。 總結(jié)了一點(diǎn)資料有關(guān)LDOLDO 是一種線性穩(wěn)壓器
    發(fā)表于 12-25 10:35

    LDO低壓線性穩(wěn)壓器的簡介

    LDO是一種微功耗的低壓線性穩(wěn)壓器,它通常具有極低的自有噪聲和較高的電源
    發(fā)表于 11-07 17:56

    如何根據(jù)系統(tǒng)要求挑選最佳的低壓穩(wěn)壓器(LDO)?

    、靜態(tài)電流、接地電流、關(guān)斷電流、效率、直流輸入電壓和負(fù)載調(diào)整率、輸入電壓和負(fù)載瞬態(tài)響應(yīng)、電源抑制(PSRR)、輸出噪聲和精度。同時(shí),為了方便理解,文中采用了示例和插圖。設(shè)計(jì)過程
    發(fā)表于 01-12 14:36

    在RF電路怎么選擇LDO穩(wěn)壓器的PSRR和輸出噪聲

    LDO是一種微功耗的低壓線性穩(wěn)壓器,它具有極低的自有噪聲和較高的電源
    發(fā)表于 06-19 06:43

    淺析線性穩(wěn)壓器(LDO)

    一、線性穩(wěn)壓器(LDO)是一種低壓線性穩(wěn)壓器,這是相對于傳統(tǒng)的線性穩(wěn)壓器而言的,傳統(tǒng)的線性
    發(fā)表于 11-12 09:06

    低壓線性穩(wěn)壓器LDO的相關(guān)資料分享

    一、 低壓線性穩(wěn)壓器LDO即low dropout regulator,是一種低壓線性
    發(fā)表于 11-15 07:15

    LDO穩(wěn)壓器的PSRR和輸出噪聲在RF電路的選擇

    LDO穩(wěn)壓器的PSRR和輸出噪聲在RF電路的選擇:LDO是一種微功耗的低壓
    發(fā)表于 09-25 08:19 ?19次下載

    RF電路LDO電源抑制噪聲原理及選擇

    RF電路LDO電源抑制噪聲原理及選擇 本文討論LDO
    發(fā)表于 03-09 16:51 ?2419次閱讀
    RF電路<b class='flag-5'>中</b><b class='flag-5'>LDO</b><b class='flag-5'>電源</b><b class='flag-5'>抑制</b><b class='flag-5'>比</b>和<b class='flag-5'>噪聲</b>原理及選擇

    LDO穩(wěn)壓器PSRR和噪聲在RF電路的選擇

    LDO是一種微功耗的低壓線性穩(wěn)壓器,它具有極低的自有噪聲和較高的電源
    發(fā)表于 11-11 17:35 ?2068次閱讀
    <b class='flag-5'>LDO</b><b class='flag-5'>穩(wěn)壓器</b>PSRR和<b class='flag-5'>噪聲</b>在RF電路<b class='flag-5'>中</b>的選擇

    理解低壓穩(wěn)壓器(LDO)

    低壓穩(wěn)壓器(LDO)看似簡單,但可提供重要功能,例如將負(fù)載與不干凈的電源隔離開來或者構(gòu)建低噪聲
    發(fā)表于 11-07 19:06 ?7次下載
    理解<b class='flag-5'>低壓</b><b class='flag-5'>差</b><b class='flag-5'>穩(wěn)壓器</b>(<b class='flag-5'>LDO</b>)

    理解低壓穩(wěn)壓器(LDO)

    低壓穩(wěn)壓器(LDO)看似簡單,但可提供重要功能,例如將負(fù)載與不干凈的電源隔離開來或者構(gòu)建低噪聲
    發(fā)表于 11-08 09:05 ?13次下載
    理解<b class='flag-5'>低壓</b><b class='flag-5'>差</b><b class='flag-5'>穩(wěn)壓器</b>(<b class='flag-5'>LDO</b>)

    低壓線性穩(wěn)壓器LDO

    LDO低壓線性穩(wěn)壓器相對于傳統(tǒng)的線性穩(wěn)壓器來說的,傳統(tǒng)的線性穩(wěn)壓器,例如78XX系列的芯片要求
    發(fā)表于 11-08 12:21 ?29次下載
    <b class='flag-5'>低壓</b><b class='flag-5'>差</b>線性<b class='flag-5'>穩(wěn)壓器</b><b class='flag-5'>LDO</b>
    RM新时代网站-首页