RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于安路PCIe SGDMA高速數(shù)據(jù)傳輸方案

FPGA設(shè)計論壇 ? 來源:至芯科技 ? 2024-04-08 14:29 ? 次閱讀

安路科技PH1A系列FPGA定位高性價比邏輯器件,針對高帶寬應(yīng)用場景,能夠在保持低功耗的前提下,提供同類最佳的收發(fā)器信號處理功能。

PH1A系列FPGA集成的第三代PCIe硬核控制器,帶寬最高可達8Gbit/s、可通過TD軟件的IP GEN配置。該核架構(gòu)廣泛應(yīng)用于通信設(shè)備、網(wǎng)絡(luò)接口卡、存儲系統(tǒng)等領(lǐng)域,具有高性能、低成本等特點。

PCIe SGDMA演示方案

安路科技提供基于PCIe 硬核控制器開發(fā)的SGDMAIP。SGDMA可作為一個PCIe2AXI4系列接口的橋或者一個高性能DMA使用。

SGDMA支持屬性:

64bit和128bit(PH1A90、PH1A180)數(shù)據(jù)位寬

32bit或64bit源地址、目的地址和描述符地址

目前支持單通道C2H以及單通道H2C

后續(xù)版本將支持N通道C2H以及N通道H2C

可選的單通道AXI4-Stream接口或AXI4-MM(memory mapped)接口

支持AXI4-Lite Master讀寫用戶和DMA寄存器

支持AXI4-Lite Slave讀DMA狀態(tài)寄存器

支持Scatter Gather描述符列表和環(huán)形描述符列表,列表大小無限制

MSI-X中斷 (后續(xù)支持)

Bypass descriptor 通道 (后續(xù)支持)

f84c42ba-f55f-11ee-a297-92fbcf53809c.png

圖1:DMA框圖

SGDMA工作流程:

SGDMA工作分為兩個流程,H2C(Host to Card)和C2H(Card to Host)。

DMA C2H 方向傳輸摘要:

f8646246-f55f-11ee-a297-92fbcf53809c.png

圖2:C2H傳輸框圖

首先,應(yīng)用程序啟動C2H傳輸,并設(shè)置傳輸長度和用于存儲數(shù)據(jù)的緩沖器位置。然后,驅(qū)動程序會基于傳輸長度創(chuàng)建描述符,并將信息寫入寄存器控制傳輸啟動。DMA開始啟動描述符提取請求,之后DMA接收到描述符,判斷是否為最后一個描述符,如果是則停止,否則繼續(xù)發(fā)送描述符提取請求。DMA會根據(jù)接收的描述符向(板卡)源地址發(fā)送讀請求,讀請求會持續(xù)到?jīng)]有剩余描述符,并從板卡的AXI4(MM或者Stream)接口上接收數(shù)據(jù),向主機發(fā)送數(shù)據(jù),數(shù)據(jù)發(fā)送完畢以后向主機發(fā)送中斷。

驅(qū)動程序?qū)?zhí)行中斷流程,并讀取完成描述符計數(shù)寄存器,與生成的描述符數(shù)量對比。隨后將控制權(quán)隨傳輸大小一起返還給應(yīng)用程序。應(yīng)用程序從分配的緩沖器讀取傳輸數(shù)據(jù),并將其寫入文件。文件寫入完成后,退出應(yīng)用程序。

H2C的流程與C2H的類似,主要的不同點為C2H將板卡的數(shù)據(jù)發(fā)送給主機,H2C接收主機的數(shù)據(jù)。

f88e70b8-f55f-11ee-a297-92fbcf53809c.png

圖3:H2C傳輸框圖

上海安路科技于2020年12月底正式成為PCI-SIG協(xié)會新會員。加入PCI-SIG協(xié)會后,安路科技將獲得更為廣泛的服務(wù)、了解最新的PCI技術(shù)動態(tài),同時能參與PCI技術(shù)法規(guī)研討會、參與規(guī)范修訂和補充建議、PCI技術(shù)支持、獲得Vendor ID分配等系列服務(wù)與支持,這些都將助力公司研發(fā)技術(shù)和技術(shù)創(chuàng)新的穩(wěn)步提升與發(fā)展。

審核編輯:黃飛

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3424

    瀏覽量

    105960
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5336

    瀏覽量

    120230
  • 數(shù)據(jù)傳輸
    +關(guān)注

    關(guān)注

    9

    文章

    1880

    瀏覽量

    64555
  • 信號處理
    +關(guān)注

    關(guān)注

    48

    文章

    1026

    瀏覽量

    103258
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1234

    瀏覽量

    82579

原文標(biāo)題:基于安路PCIe SGDMA高速數(shù)據(jù)傳輸方案

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    基于PCIe SGDMA 高速數(shù)據(jù)傳輸方案

    PH1A系列FPGA集成的第三代PCIe硬核控制器,帶寬最高可達8Gbit/s、可通過TD軟件的IP GEN配置。該核架構(gòu)廣泛應(yīng)用于通信設(shè)備、網(wǎng)絡(luò)接口卡、存儲系統(tǒng)等領(lǐng)域,具有高性能、低成本等特點。
    發(fā)表于 05-12 12:30 ?879次閱讀
    基于<b class='flag-5'>安</b><b class='flag-5'>路</b><b class='flag-5'>PCIe</b> <b class='flag-5'>SGDMA</b> <b class='flag-5'>高速</b><b class='flag-5'>數(shù)據(jù)傳輸</b><b class='flag-5'>方案</b>

    基于FPGA的高速LVDS數(shù)據(jù)傳輸

    高速LVDS數(shù)據(jù)傳輸方案和協(xié)議基于FPGA的高速LVDS數(shù)據(jù)傳輸本人在北京工作6年,從事FPGA外圍接口設(shè)計,非常熟悉
    發(fā)表于 03-01 18:47

    請教關(guān)于8168 PCIe數(shù)據(jù)傳輸問題

    您好,最近看了一下Technical Reference Manual材料中PCIe的相關(guān)部分(第17章),對通過PCIe數(shù)據(jù)傳輸還有些迷茫。當(dāng)數(shù)據(jù)從x86主機通過
    發(fā)表于 07-25 08:13

    高速數(shù)據(jù)傳輸PCB板設(shè)計的要點

    USB通用串行總線(Universal Serial Bus),目前我們所說的USB一般都是指USB2.0,USB2.0接口是目前許多高速數(shù)據(jù)傳輸設(shè)備的首選接口,從1.1過渡到2.O,作為其重要指標(biāo)
    發(fā)表于 05-27 07:32

    求大神分享PCIE x4 Gen2高速數(shù)據(jù)傳輸的資料

    PCIE x4 Gen2 高速數(shù)據(jù)傳輸, 包括所有源代碼,驅(qū)動和PC端程序
    發(fā)表于 06-23 09:38

    基于FPGA和USB的高速數(shù)據(jù)傳輸、記錄及顯示系統(tǒng)

    摘要:提出了一種基于FPGA和USB的高速數(shù)據(jù)傳輸、記錄及顯示系統(tǒng)的設(shè)計方案,并對其中的低電壓差分信號(LVDS
    發(fā)表于 04-16 21:36 ?652次閱讀
    基于FPGA和USB的<b class='flag-5'>高速</b><b class='flag-5'>數(shù)據(jù)傳輸</b>、記錄及顯示系統(tǒng)

    基于FPDP的高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計

    基于FPDP的高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計 隨著電子技術(shù)的高速發(fā)展,越來越多的信號處理系統(tǒng),需要高速數(shù)據(jù)采集和大吞吐量的
    發(fā)表于 12-01 09:41 ?2152次閱讀
    基于FPDP的<b class='flag-5'>高速</b><b class='flag-5'>數(shù)據(jù)傳輸</b>系統(tǒng)設(shè)計

    數(shù)據(jù)傳輸速率是什么意思

    數(shù)據(jù)傳輸速率是什么意思 數(shù)據(jù)傳輸速率是通過信道每秒可傳輸的數(shù)字信息量的量度。數(shù)據(jù)傳輸速率也稱為吞吐率。數(shù)據(jù)傳輸速率由很
    發(fā)表于 03-18 14:45 ?4992次閱讀

    SOPC實現(xiàn)的PCI總線高速數(shù)據(jù)傳輸系統(tǒng)

    本文提出一種采用可編程片上系統(tǒng)SOPC實現(xiàn)偵察接收機PCI總線高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計方案。
    發(fā)表于 02-10 11:20 ?1475次閱讀
    SOPC實現(xiàn)的PCI總線<b class='flag-5'>高速</b><b class='flag-5'>數(shù)據(jù)傳輸</b>系統(tǒng)

    高速數(shù)據(jù)傳輸在家具生產(chǎn)設(shè)備上的應(yīng)用

    高速數(shù)據(jù)傳輸在家具生產(chǎn)設(shè)備上的應(yīng)用
    發(fā)表于 02-07 18:09 ?10次下載

    基于PCIe SGDMA高速數(shù)據(jù)傳輸方案

    科技PH1A系列FPGA定位高性價比邏輯器件,針對高帶寬應(yīng)用場景,能夠在保持低功耗的前提下,提供同類最佳的收發(fā)器和信號處理功能。
    的頭像 發(fā)表于 04-28 15:16 ?1335次閱讀
    基于<b class='flag-5'>安</b><b class='flag-5'>路</b><b class='flag-5'>PCIe</b> <b class='flag-5'>SGDMA</b><b class='flag-5'>高速</b><b class='flag-5'>數(shù)據(jù)傳輸</b><b class='flag-5'>方案</b>

    【世說芯品】基于PCIe SGDMA 高速數(shù)據(jù)傳輸方案

    科技PH1A系列FPGA定位高性價比邏輯器件,針對高帶寬應(yīng)用場景,能夠在保持低功耗的前提下,提供同類最佳的收發(fā)器和信號處理功能。PH1A系列FPGA集成的第三代PCIe硬核控制器,帶寬最高可達
    的頭像 發(fā)表于 05-15 10:35 ?926次閱讀
    【世說芯品】基于<b class='flag-5'>安</b><b class='flag-5'>路</b><b class='flag-5'>PCIe</b> <b class='flag-5'>SGDMA</b> <b class='flag-5'>高速</b><b class='flag-5'>數(shù)據(jù)傳輸</b><b class='flag-5'>方案</b>

    高速數(shù)據(jù)傳輸藍(lán)牙雙模模塊方案

    高速數(shù)據(jù)傳輸藍(lán)牙雙模方案 高速數(shù)據(jù)傳輸透傳模式是一種直接傳輸模式,
    發(fā)表于 08-19 15:28 ?1次下載

    基于PCIe SGDMA 高速數(shù)據(jù)傳輸方案

    控制器 ,帶寬最高可達8Gbit/s、可通過TD軟件的IP GEN配置。該核架構(gòu)廣泛應(yīng)用于 通信 設(shè)備、 網(wǎng)絡(luò) 接口 卡、存儲系統(tǒng)等領(lǐng)域,具有高性能、低成本等特點。 PCIe SGDMA演示方案
    的頭像 發(fā)表于 11-16 14:45 ?698次閱讀

    PCIe數(shù)據(jù)傳輸協(xié)議詳解

    、網(wǎng)卡和聲卡等,以實現(xiàn)高效的數(shù)據(jù)傳輸。以下是對PCIe數(shù)據(jù)傳輸協(xié)議的介紹: 一、PCIe協(xié)議的基本概念 PCIe協(xié)議定義了一系列規(guī)范和要求,
    的頭像 發(fā)表于 11-26 16:12 ?754次閱讀
    RM新时代网站-首页