RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技與英特爾在UCIe互操作性測試進(jìn)展

路科驗證 ? 來源:路科驗證 ? 2024-04-18 14:22 ? 次閱讀

人工智能、高性能計算、超大規(guī)模數(shù)據(jù)中心等領(lǐng)域,對芯片性能和功能提出了越來越高的要求。傳統(tǒng)芯片設(shè)計和制造模式已經(jīng)難以滿足這些需求。小芯片(Chiplet)和異構(gòu)集成的 Multi-Die 系統(tǒng),為解決這些難題帶來了新的希望。

通過在單個封裝中異構(gòu)集成多個芯片,Multi-Die 系統(tǒng)能夠提供更優(yōu)異的處理能力和性能表現(xiàn)。一系列技術(shù)創(chuàng)新為Multi-Die系統(tǒng)的出現(xiàn)鋪平了道路,其中的關(guān)鍵之一是UCIe標(biāo)準(zhǔn)。UCIe于2022年3月推出,屬于Die-to-Die連接的實際標(biāo)準(zhǔn),意在圍繞經(jīng)驗證的芯片(或稱為小芯片)建立更廣泛的生態(tài)系統(tǒng)。

UCIe 的創(chuàng)立初衷是簡化來自不同供應(yīng)商、不同工藝技術(shù)的芯片之間的互操作性。那么,UCIe 標(biāo)準(zhǔn)能夠?qū)崿F(xiàn)嗎?答案是肯定的。新思科技英特爾已經(jīng)成功地使用 UCIe 標(biāo)準(zhǔn)實現(xiàn)了不同工藝、不同廠商IP之間的互操作。

新思科技與英特爾UCIe互操作性測試取得重大突破

2023 年夏末,在英特爾On技術(shù)創(chuàng)新大會上,新思科技與英特爾攜手達(dá)成了一項里程碑式的成就:在通用芯?;ミB技術(shù)(UCIe)互操作性測試芯片演示中,雙方基于各自的UCIe PHY IP成功實現(xiàn)了穩(wěn)健的UCIe流量傳輸。

此次成功的UCIe測試芯片演示是新思科技與英特爾長期合作的嶄新成果。為了展示芯片工作時的互操作性,英特爾找到了新思科技,新思科技是業(yè)內(nèi)率先提供可用UCIe IP的企業(yè)。期間,來自世界各地的多個團(tuán)隊共同參與了此次測試。除了封裝設(shè)計外,團(tuán)隊還進(jìn)行了大量的流片前工作,例如使用新思科技VCS功能驗證解決方案對每個測試芯片進(jìn)行仿真,從而發(fā)現(xiàn)可能存在的問題。

英特爾的測試芯片Pike Creek由基于Intel 3技術(shù)制造的英特爾UCIe IP小芯片組成。它與采用臺積電公司N3工藝制造的新思科技UCIe IP測試芯片形成組合。這一成功組合模仿了現(xiàn)實Multi-Die系統(tǒng)中可能發(fā)生的芯片混搭與匹配,證明了這種方法在商業(yè)上是可行的。

新思科技與英特爾的這項合作成果具有重要意義,他們?yōu)閁CIe 標(biāo)準(zhǔn)的推廣和應(yīng)用提供了寶貴的經(jīng)驗。目前,雙方計劃將總結(jié)出的一些經(jīng)驗教訓(xùn)與UCIe聯(lián)盟分享。UCIe聯(lián)盟負(fù)責(zé)監(jiān)督UCIe標(biāo)準(zhǔn),并正在為該標(biāo)準(zhǔn)制定合規(guī)計劃。

部分經(jīng)驗教訓(xùn)包括:

1.

利用現(xiàn)有測試芯片進(jìn)行評估:由于芯片制造耗時較長,并且驗證各方面是否按預(yù)期工作也需要投入大量的成本和時間,因此雙方找到一種使用現(xiàn)有測試芯片的方法是評估兼容性的理想之選。

2.

重視 Multi-Die 系統(tǒng)的整體規(guī)劃:設(shè)計Multi-Die系統(tǒng)需要全面的規(guī)劃,需要重復(fù)使用封裝或電路板設(shè)計時尤為如此。在電路板上提供盡可能多的靈活性,可為日后的使用提供更多選項。

3.

開放標(biāo)準(zhǔn)的重要性:類似UCIe這樣的開放標(biāo)準(zhǔn)為器件的互操作性提供了保障。當(dāng)鏈路的兩端都由同一家公司管控時,自然不用擔(dān)心兩端能否兼容。但在接下來的幾年里,可能會有許多的公司不愿意兩頭兼顧,而是會選擇從市場上購買的組件。

4.

IP混搭有了依據(jù):小芯片有助于降低先進(jìn)制程節(jié)點的制造成本,支持對設(shè)計進(jìn)行分區(qū)以包含多個制程節(jié)點。如果沒有相應(yīng)的標(biāo)準(zhǔn),IP可用性就會受到限制,而根據(jù)IP可用性選擇制程節(jié)點的做法自然也就算不上最佳方法了。UCIe測試芯片互操作性演示為IP設(shè)計的混搭與匹配提供了切實的依據(jù),并為開放式小芯片生態(tài)系統(tǒng)奠定了基礎(chǔ)。

UCIe IP:開啟 Multi-Die 系統(tǒng)可靠性與性能之門

Multi-Die系統(tǒng)架構(gòu)的優(yōu)點之一是它可以由來自不同供應(yīng)商、基于不同制程節(jié)點的芯片組成。這在控制成本乃至優(yōu)化功耗、性能和面積(PPA)方面都具有靈活性。UCIe是將不同元件組合在一起的關(guān)鍵要素,并使各個元件能夠相互通信,同時支持一系列先進(jìn)封裝技術(shù)。UCIe聯(lián)盟將UCIe視為開放小芯片生態(tài)系統(tǒng)的一大推動因素。這樣的生態(tài)系統(tǒng)可能會引發(fā)新一輪的定制芯片創(chuàng)新浪潮,以滿足當(dāng)下無處不在的AI、連接和云計算對性能的無限渴求。

然而,即使符合 UCIe 標(biāo)準(zhǔn)的 Multi-Die 系統(tǒng)在開發(fā)、測試和制造過程中表現(xiàn)良好,開發(fā)者仍需確保實際系統(tǒng)中的 Die-to-Die 連接始終保持可靠。這不僅需要在開發(fā)和制造階段,更需要在設(shè)計運行多年之后。UCIe IP正是在此發(fā)揮著重要作用。

由于 Multi-Die 系統(tǒng)的復(fù)雜性,提高 SoC 中的質(zhì)量水平至關(guān)重要。要正確實現(xiàn)這一目標(biāo),需要使用高質(zhì)量的構(gòu)建模塊(芯片和 IP)、仿真和驗證工具,以及持續(xù)的測試和現(xiàn)場監(jiān)控(包括修復(fù)),以便能夠主動解決任何問題。

UCIe IP通常由以下三部分組成:控制器,用于在基于PCIe、CXS和串流協(xié)議等常見協(xié)議的芯片之間實現(xiàn)低延遲;PHY,用于實現(xiàn)封裝中的高性能和低功耗連接;驗證IP,用于加快驗證收斂。內(nèi)置的可測試性功能使開發(fā)者能夠在裸片測試階段找出有缺陷的裸片。

為Multi-Die系統(tǒng)選擇UCIe標(biāo)準(zhǔn)IP的好處主要體現(xiàn)在:

1

選擇符合 UCIe 標(biāo)準(zhǔn)的接口 IP 可實現(xiàn)芯片之間的無縫連接和互操作性,而不會影響整個系統(tǒng)。

2

此外,除了針對已知良好芯片的可測試性功能外,IP還可以提供用于錯誤檢測的循環(huán)冗余校驗(CRC)或奇偶校驗,以及用于糾錯的重試功能。

總而言之,UCIe IP 對于確保 Multi-Die 系統(tǒng)的可靠性和性能至關(guān)重要。選擇合適的 UCIe IP 可以幫助開發(fā)者降低風(fēng)險、加快上市時間并提高最終產(chǎn)品的質(zhì)量。

總結(jié)

隨著Multi-Die系統(tǒng)的應(yīng)用日益廣泛,預(yù)計在接下來幾年將成為主流技術(shù)。面對Multi-Die這些高度互依的復(fù)雜設(shè)計,芯片開發(fā)者需要整個半導(dǎo)體生態(tài)系統(tǒng)的緊密協(xié)作才能最大化其潛能。英特爾與新思科技此次測試的成功,標(biāo)志著UCIe技術(shù)邁出了關(guān)鍵一步, 為未來Multi-Die系統(tǒng)芯片互連技術(shù)的發(fā)展奠定了堅實基礎(chǔ)。英特爾計劃繼續(xù)與新思科技合作,進(jìn)一步開發(fā)UCIe解決方案。

審核編輯:黃飛

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片設(shè)計
    +關(guān)注

    關(guān)注

    15

    文章

    1009

    瀏覽量

    54860
  • intel
    +關(guān)注

    關(guān)注

    19

    文章

    3481

    瀏覽量

    185874
  • 新思科技
    +關(guān)注

    關(guān)注

    5

    文章

    794

    瀏覽量

    50332
  • UCIe
    +關(guān)注

    關(guān)注

    0

    文章

    44

    瀏覽量

    1627
  • 異構(gòu)集成
    +關(guān)注

    關(guān)注

    0

    文章

    34

    瀏覽量

    1883

原文標(biāo)題:小芯片互聯(lián)邁出關(guān)鍵一步!UCIe IP成功實現(xiàn)跨廠商互操作

文章出處:【微信號:Rocker-IC,微信公眾號:路科驗證】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    英特爾展示互連微縮技術(shù)突破進(jìn)展

    來源:英特爾 IEDM2024上,英特爾代工的技術(shù)研究團(tuán)隊展示了晶體管和封裝技術(shù)的開拓進(jìn)展,有助于滿足未來AI算力需求。 IEDM 20
    的頭像 發(fā)表于 12-10 10:41 ?101次閱讀

    英特爾宣布擴(kuò)容成都封裝測試基地

    英特爾宣布擴(kuò)容英特爾成都封裝測試基地。現(xiàn)有的客戶端產(chǎn)品封裝測試的基礎(chǔ)上,增加為服務(wù)器芯片提供封裝測試
    的頭像 發(fā)表于 10-29 13:58 ?234次閱讀

    英特爾擴(kuò)容成都的封裝測試基地

    2024年10月28日,英特爾公司正式宣布對位于成都高新區(qū)的英特爾成都封裝測試基地進(jìn)行擴(kuò)容升級。此次擴(kuò)容不僅將在現(xiàn)有客戶端產(chǎn)品封裝測試服務(wù)的基礎(chǔ)上,新增服務(wù)器芯片的封裝
    的頭像 發(fā)表于 10-28 14:43 ?423次閱讀

    英特爾將攜手AMD共同捍衛(wèi)x86生態(tài)

    Advisory Group)由英特爾和AMD共同創(chuàng)立,其目標(biāo)在于推動x86架構(gòu)的未來發(fā)展,簡化軟件開發(fā)流程,保障操作性和接口的一致,并為開發(fā)者提供標(biāo)準(zhǔn)化的架構(gòu)工具、指令集以及對
    的頭像 發(fā)表于 10-16 13:49 ?448次閱讀

    M-LVDS和總線LVDS的操作性

    電子發(fā)燒友網(wǎng)站提供《M-LVDS和總線LVDS的操作性.pdf》資料免費下載
    發(fā)表于 09-29 09:46 ?0次下載
    M-LVDS和總線LVDS的<b class='flag-5'>互</b><b class='flag-5'>操作性</b>

    操作性對智能家居的重要

    智能家居領(lǐng)域,操作性對不同群體有不同的意義。消費者希望有多種選擇、較高的靈活性、簡單的設(shè)置以及安全感,確保設(shè)備不會被黑客攻擊。最重要的是,他們希望設(shè)備能夠“正常工作”。
    的頭像 發(fā)表于 08-26 17:29 ?4.6w次閱讀
    <b class='flag-5'>互</b><b class='flag-5'>操作性</b>對智能家居的重要<b class='flag-5'>性</b>

    是德科技攜手高通突破5G高頻段FR3操作性

    了業(yè)內(nèi)首個FR3頻段(高頻段)的端到端操作性和數(shù)據(jù)連接測試,這一成就標(biāo)志著5G技術(shù)高頻段應(yīng)用上的重大
    的頭像 發(fā)表于 08-14 11:24 ?821次閱讀

    英特爾是如何實現(xiàn)玻璃基板的?

    今年9月,英特爾宣布率先推出用于下一代先進(jìn)封裝的玻璃基板,并計劃在未來幾年內(nèi)向市場提供完整的解決方案,從而使單個封裝內(nèi)的晶體管數(shù)量不斷增加,繼續(xù)推動摩爾定律,滿足以數(shù)據(jù)為中心的應(yīng)用的算力需求
    的頭像 發(fā)表于 07-22 16:37 ?307次閱讀

    思科技攜手英特爾推出可量產(chǎn)Multi-Die芯片設(shè)計解決方案

    思科技(Synopsys)近日宣布推出面向英特爾代工EMIB先進(jìn)封裝技術(shù)的可量產(chǎn)多裸晶芯片設(shè)計參考流程,該流程采用了Synopsys.ai EDA全面解決方案和新思科技IP。該經(jīng)過優(yōu)化的參考流程
    的頭像 發(fā)表于 07-16 09:42 ?557次閱讀

    思科技面向英特爾代工推出可量產(chǎn)的多裸晶芯片設(shè)計參考流程,加速芯片創(chuàng)新

    3DIC Compiler協(xié)同設(shè)計與分析解決方案結(jié)合新思科技IP,加速英特爾代工EMIB技術(shù)的異構(gòu)集成 摘要: 新思科技人工智能(AI)驅(qū)動型多裸晶芯片(Multi-die)設(shè)計參考流程已擴(kuò)展至
    發(fā)表于 07-09 13:42 ?778次閱讀

    英特爾CEO:AI時代英特爾動力不減

    英特爾CEO帕特·基辛格堅信,AI技術(shù)的飛速發(fā)展之下,英特爾的處理器仍能保持其核心地位。基辛格公開表示,摩爾定律仍然有效,而英特爾處理器
    的頭像 發(fā)表于 06-06 10:04 ?407次閱讀

    思科技與英特爾深化合作加速先進(jìn)芯片設(shè)計

    近日,新思科技與英特爾宣布深化合作,共同加速先進(jìn)芯片設(shè)計的步伐。據(jù)悉,新思科技的人工智能驅(qū)動的數(shù)字和模擬設(shè)計流程已經(jīng)成功通過英特爾代工的Intel 18A工藝認(rèn)證,這一突破
    的頭像 發(fā)表于 03-06 10:33 ?635次閱讀

    英特爾1nm投產(chǎn)時間曝光!領(lǐng)先于臺積電

    英特爾行業(yè)芯事
    深圳市浮思特科技有限公司
    發(fā)布于 :2024年02月28日 16:28:32

    英特爾首推面向AI時代的系統(tǒng)級代工

    、韌性和可持續(xù)方面均處于領(lǐng)先地位。 ?英特爾代工宣布最新制程路線圖,包括Intel 14A制程技術(shù)、專業(yè)節(jié)點的演化版本,及全新的英特爾代工先進(jìn)系統(tǒng)封裝及測試(Intel Foundr
    的頭像 發(fā)表于 02-26 15:41 ?380次閱讀
    <b class='flag-5'>英特爾</b>首推面向AI時代的系統(tǒng)級代工

    英特爾首推面向AI時代的系統(tǒng)級代工—英特爾代工

    英特爾首推面向AI時代的系統(tǒng)級代工——英特爾代工(Intel Foundry),技術(shù)、韌性和可持續(xù)方面均處于領(lǐng)先地位。
    的頭像 發(fā)表于 02-25 10:38 ?528次閱讀
    <b class='flag-5'>英特爾</b>首推面向AI時代的系統(tǒng)級代工—<b class='flag-5'>英特爾</b>代工
    RM新时代网站-首页