結論
基于 CoWoS-R 技術的 UCIe 協(xié)議與 IPD 的高速互連是小芯片集成和 HPC 應用的重要平臺。對于SI性能,研究了信號寬度、間隔和GND寬度對電氣性能的影響。對于最高數據的 UCIe 32GT/s,信號線之間的接地屏蔽對于降低 VTF 串擾至關重要。在多層RDL結構中,GSG交錯結構具有良好的串擾隔離和高帶寬信號密度。最后,微調信號線、間距和GND線的尺寸,以獲得CoWoS-R技術上最高的數據速率UCIe 32GT/s路由。
對于PI性能,分析了結構的PDN阻抗。為了降低總PDN阻抗,施加了IPD去耦電容。RDL中介層底部的IPD電容稱為陸側電容,在100 MHz時阻抗降低23%。使用 IPD 的 4,阻抗可以進一步降低 54%。除地面電容器外,還研究了片上電容器對阻抗的影響。它可以進一步降低諧振峰值和更高頻率下的阻抗。
本篇摘自:CT,Wang, etc:Signal and Power Integrity Performance of CoWoS-R in Chiplet Integration Applications 2023
審核編輯:劉清
-
信號完整性
+關注
關注
68文章
1404瀏覽量
95458 -
電源完整性
+關注
關注
9文章
209瀏覽量
20727 -
HPC
+關注
關注
0文章
315瀏覽量
23753 -
CoWoS
+關注
關注
0文章
138瀏覽量
10485 -
chiplet
+關注
關注
6文章
431瀏覽量
12584
原文標題:靈活與變化:CoWoS封裝在Chiplet中的信號及電源完整性
文章出處:【微信號:SinoEngineer,微信公眾號:中潤漢泰】歡迎添加關注!文章轉載請注明出處。
發(fā)布評論請先 登錄
相關推薦
評論