RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Trion DSP 原語(yǔ)使用問(wèn)題 - 1

XL FPGA技術(shù)交流 ? 2024-05-20 16:35 ? 次閱讀

94602ade-01d3-11ef-b759-92fbcf53809c.png

在使用Trion乘法器可能會(huì)遇到以下問(wèn)題:

(1)[EFX-0652 ERROR] 'EFX_MULT' instance 'mult' port 'CEA' is not permanently disabled in the Register Bypass mode.

說(shuō)明:如果輸寄存器A_REG沒(méi)有使能,CEA接口要設(shè)置為0

(2)[EFX-0652 ERROR] 'EFX_MULT' instance 'mult' port 'RSTA' is not permanently disabled in the Register Bypass mode.

說(shuō)明:如果輸入寄存器A_REG沒(méi)有使能,RSTA接口要設(shè)置為0

(3)[EFX-0652 ERROR] 'EFX_MULT' instance 'mult' port 'CLK' is not permanently disabled in the Register Bypass mode.

說(shuō)明:如果輸入和輸出寄存都沒(méi)有使用的話,時(shí)鐘要設(shè)置為0。

所以這里提供下面的寫法供參考。

EFX_MULT # (.WIDTH(18),.A_REG(AREG),.B_REG(BREG),.O_REG(OREG),.CLK_POLARITY(1'b1), // 0 falling edge, 1 rising edge.CEA_POLARITY(1'b1), // 0 falling edge, 1 rising edge.RSTA_POLARITY(1'b0), // 0 falling edge, 1 rising edge.RSTA_SYNC(1'b0), // 0 aynchronous, 1 synchronous.RSTA_VALUE(1'b0), // 0 reset, 1 set.CEB_POLARITY(1'b1), // 0 falling edge, 1 rising edge.RSTB_POLARITY(1'b0), // 0 falling edge, 1 rising edge.RSTB_SYNC(1'b0), // 0 aynchronous, 1 synchronous.RSTB_VALUE(1'b0), // 0 reset, 1 set.CEO_POLARITY(1'b1), // 0 falling edge, 1 rising edge.RSTO_POLARITY(1'b0), // 0 falling edge, 1 rising edge.RSTO_SYNC(1'b0), // 0 aynchronous, 1 synchronous.RSTO_VALUE(1'b0) // 0 reset, 1 set) mult (.CLK((AREG || BREG || OREG) ? clk : 0),.CEA(AREG),.RSTA(AREG ? rst : 1),.CEB(BREG),.RSTB(BREG ? rst : 1),.CEO(OREG),.RSTO(OREG ? rst : 1),.A(A_in),.B(B_in),.O(O_out));


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    553

    文章

    7987

    瀏覽量

    348736
  • 原語(yǔ)使用
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    1218
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    使用 AMD Versal AI 引擎釋放 DSP 計(jì)算的潛力

    更低的功耗獲得高性能 DSP^1^以及更少的可編程邏輯資源。^2^ “Versal AI 引擎可以在降低功耗預(yù)算的情況下提高 DSP 計(jì)算密度,”
    的頭像 發(fā)表于 11-29 14:07 ?451次閱讀

    使用AMD Versal AI引擎加速高性能DSP應(yīng)用

    AMD Versal AI 引擎使您能夠擴(kuò)展數(shù)字信號(hào)處理( DSP )算力與面向未來(lái)的設(shè)計(jì),從而適應(yīng)當(dāng)前和下一代計(jì)算密集型 DSP 應(yīng)用。借助 Versal AI 引擎,客戶能以更低的功耗1和更少的可編程邏輯資源2獲得高性能
    的頭像 發(fā)表于 11-20 16:35 ?310次閱讀

    DSP平臺(tái)與RTB的關(guān)系

    隨著數(shù)字廣告行業(yè)的迅猛發(fā)展,程序化購(gòu)買(Programmatic Buying)已經(jīng)成為廣告主和媒體公司的重要工具。在這一領(lǐng)域中,需求方平臺(tái)(Demand-Side Platform,簡(jiǎn)稱DSP
    的頭像 發(fā)表于 11-04 14:26 ?269次閱讀

    DSP功放HOSt和acc區(qū)別

    DSP功放(DSP power amplifier)是指采用DSP(Digital Signal Processing,數(shù)字信號(hào)處理)芯片,通過(guò)數(shù)字信號(hào)處理算法優(yōu)化和管理音頻參數(shù)的功放。 一
    的頭像 發(fā)表于 10-22 17:06 ?1186次閱讀

    雙核dsp和單核dsp的區(qū)別

    雙核DSP(Digital Signal Processor,數(shù)字信號(hào)處理器)與單核DSP在多個(gè)方面存在顯著差異,這些差異主要體現(xiàn)在處理能力、任務(wù)分配、資源利用以及適用場(chǎng)景等方面。 一、處理能力 雙
    的頭像 發(fā)表于 09-24 16:14 ?758次閱讀

    DSP音效處理芯片有什么作用

    算法的微處理器。在音頻領(lǐng)域,DSP芯片可以執(zhí)行各種復(fù)雜的數(shù)學(xué)運(yùn)算,以改善音質(zhì)、增強(qiáng)音效、實(shí)現(xiàn)聲音的3D定位等功能。 1. DSP芯片的基本概念 DSP芯片是一種專門為數(shù)字信號(hào)處理設(shè)計(jì)的
    的頭像 發(fā)表于 09-24 16:11 ?714次閱讀

    DSP是什么意思

    DSP,即數(shù)字信號(hào)處理(Digital Signal Processing)的縮寫,是一門面向電子信息學(xué)科的專業(yè)基礎(chǔ)課,也是一種具有特殊結(jié)構(gòu)的微處理器,專門用于處理數(shù)字信號(hào)。DSP技術(shù)以數(shù)字
    的頭像 發(fā)表于 08-22 11:11 ?5190次閱讀

    Efinity編譯生成文件使用指導(dǎo)

    1)查看綜合后的原語(yǔ) 在outflow .map是網(wǎng)表對(duì)FPGA資源的映射。比如gbuf,dspt等原語(yǔ)的是怎樣適配的,可以從這里找到。下面是一個(gè)乘加在原語(yǔ)上的映射情況。 ? mod
    的頭像 發(fā)表于 08-13 11:51 ?1221次閱讀
    Efinity編譯生成文件使用指導(dǎo)

    國(guó)產(chǎn)集成DSP內(nèi)核無(wú)線音頻傳輸?shù)臒o(wú)線接收芯片U1R32D

    國(guó)產(chǎn)集成DSP內(nèi)核無(wú)線音頻傳輸?shù)臒o(wú)線接收芯片 - U1R32D,是一款用于無(wú)線音頻傳輸?shù)慕邮招酒?,配合無(wú)線發(fā)射芯片完成高品質(zhì)無(wú)線音頻傳輸。
    的頭像 發(fā)表于 07-03 09:41 ?592次閱讀
    國(guó)產(chǎn)集成<b class='flag-5'>DSP</b>內(nèi)核無(wú)線音頻傳輸?shù)臒o(wú)線接收芯片U<b class='flag-5'>1</b>R32D

    加法進(jìn)位鏈的手動(dòng)約束

    在激光雷達(dá)中,使用FPGA實(shí)現(xiàn)TDC時(shí)需要手動(dòng)約束進(jìn)位鏈的位置。這里簡(jiǎn)單記錄下。 在outflow下會(huì)生成一個(gè).qplace文件?。用于指示布線的各個(gè)原語(yǔ)資源的分布位置 。 它的內(nèi)容主是 是原語(yǔ)
    的頭像 發(fā)表于 05-20 11:38 ?1298次閱讀
    加法進(jìn)位鏈的手動(dòng)約束

    xilinx中的carry4原語(yǔ)在高云FPGA中用什么原語(yǔ)替代?

    xilinx中的carry4原語(yǔ)在高云FPGA中用什么原語(yǔ)替代
    發(fā)表于 05-09 16:13

    Versal FPGA中的浮點(diǎn)計(jì)算單元DSPFP32介紹

    Versal FPGA中最新的DSP原語(yǔ)DSP58,它在最新的DSP48版本上已經(jīng)有了許多改進(jìn),主要是從27x18有符號(hào)乘法器和48位后加法器增加到了27x24和58位。
    的頭像 發(fā)表于 02-22 09:22 ?1425次閱讀
    Versal FPGA中的浮點(diǎn)計(jì)算單元DSPFP32介紹

    dsp是什么意思 dsp功放對(duì)音質(zhì)到底有沒(méi)有提升

    DSP代表數(shù)字信號(hào)處理(Digital Signal Processing),它是一種用于處理和解析數(shù)字信號(hào)的技術(shù)。DSP功放則是數(shù)字信號(hào)處理功放的簡(jiǎn)稱,它結(jié)合了數(shù)字信號(hào)處理和功率放大器的功能,能夠
    的頭像 發(fā)表于 02-04 17:09 ?1.9w次閱讀

    dsp芯片和arm芯片區(qū)別 dsp的應(yīng)用領(lǐng)域

    DSP芯片和ARM芯片都是常見(jiàn)的處理器芯片,但它們?cè)趹?yīng)用領(lǐng)域和架構(gòu)設(shè)計(jì)上有著明顯的差別。下面將詳細(xì)介紹DSP芯片和ARM芯片的區(qū)別,并重點(diǎn)介紹DSP芯片的應(yīng)用領(lǐng)域。 一、DSP芯片和A
    的頭像 發(fā)表于 02-01 10:17 ?6345次閱讀

    dsp是什么意思 dsp怎么調(diào)音質(zhì)最好

    DSP是數(shù)字信號(hào)處理的簡(jiǎn)稱,是通過(guò)電子設(shè)備對(duì)音頻信號(hào)進(jìn)行處理和優(yōu)化的技術(shù)。DSP可以對(duì)音頻信號(hào)進(jìn)行各種濾波、降噪、增強(qiáng)、混響、均衡等處理,從而改善音質(zhì)或滿足特定的音頻需求。 要調(diào)整DSP以獲得最佳
    的頭像 發(fā)表于 01-31 14:08 ?1.2w次閱讀
    RM新时代网站-首页