RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

帶你破解晶振PCB的布局要點

朱老師物聯網大講堂 ? 2024-05-09 08:10 ? 次閱讀

一、晶振的分類

01

無源晶振

無源晶振器是一種 passives 振蕩器,它不需要外部電源來維持振蕩。它的振蕩頻率由晶體的物理尺寸和材料特性決定(一般都采無源晶振)。

86a74b18-0d98-11ef-9118-92fbcf53809c.png

02

有源晶振

有源晶振器是一種 active 振蕩器,它需要外部電源來提供能量以維持振蕩。通常包括晶振芯片和外部電路,通過反饋機制產生穩(wěn)定的振蕩信號。

二、晶振擺放規(guī)則

近距離放置:

將晶振封裝與相關的晶體管、放大器微控制器等盡可能地放置在緊鄰位置,以減少連接線路的長度,降低信號傳輸的延遲和損耗。

干擾隔離:

將晶振電路與高頻、高電流的部分(如處理器時鐘發(fā)生器等)保持一定距離,減少電磁干擾對晶振的影響。

地線短接:

確保晶振的地線是最短、最直接的路徑,同時避免與其他信號線路的交叉,以降低地線的噪聲。

減少環(huán)路:

避免在晶振及其相關電路周圍形成大環(huán)路,因為環(huán)路會引起電磁輻射和互相干擾,影響晶振的穩(wěn)定性和性能。

共模干擾:

盡量將晶振及其相關電路的信號線路與其他信號線路隔離開來,以減少共模干擾對晶振信號的影響。

差分布線:

使用差分信號傳輸方式,減少對晶振信號的干擾和損耗,提高抗干擾能力。

防止串擾:

PCB布局中,避免晶振信號線路與其他信號線路相互干擾,特別是避免與高頻信號線路的交叉。

電磁兼容性:

遵循電磁兼容性(EMC)設計原則,通過合理的布局和接地設計,減少電磁輻射和敏感信號的干擾,確保晶振電路的穩(wěn)定性和可靠性。

保持溫度穩(wěn)定:

盡量將晶振放置在不易受到外部溫度變化影響的位置,避免熱源附近或通風不良的區(qū)域。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4319

    文章

    23080

    瀏覽量

    397496
  • 振蕩器
    +關注

    關注

    28

    文章

    3832

    瀏覽量

    139033
  • 晶振
    +關注

    關注

    34

    文章

    2859

    瀏覽量

    68004
收藏 人收藏

    評論

    相關推薦

    PCB布局設計

    布局時,一般是不能放置在PCB邊緣的,今天以一個實際案例講解。
    發(fā)表于 09-08 09:36 ?5056次閱讀

    石英的設計要點有哪些

    。下面松季電子重點為大家介紹石英的設計要點有哪些?  一、如何選擇晶體  對于一個高可靠性的系統(tǒng)設計,晶體的選擇非常重要,尤其設計帶有睡眠喚醒(往往用低電壓以求低功耗)的系統(tǒng)。這是因為低供電電壓使
    發(fā)表于 12-12 15:30

    包括的選型,匹配電容的計算還有PCB布局

    包括的選型,匹配電容的計算還有PCB布局
    發(fā)表于 08-12 14:29

    PCB布局設計

      選擇和電路板設計  的選擇和PCB布局會對VCXO CLK發(fā)生器的性能參數產生一定
    發(fā)表于 09-13 16:09

    PCB布局時怎么布局好?

    MCU時鐘往往外接、電容,有的會并一個1M電阻,PCB布局時怎么布局好?MCU出來是先
    發(fā)表于 09-29 03:47

    PCB規(guī)劃/布局和布線的設計技巧和要點

    盡管現在的EDA工具很強大,但隨著PCB尺寸要求越來越小,器件密度越來越高,PCB設計的難度并不小。如何實現PCB高的布通率以及縮短設計時間呢?本文介紹PCB規(guī)劃、
    發(fā)表于 01-22 06:44

    PCB設計要點

    電源電路原理圖設計要點PCB設計要點
    發(fā)表于 02-25 08:25

    常用封裝PCB

    常用封裝PCB
    發(fā)表于 01-17 19:43 ?0次下載

    電路常見問題,電路PCB布局

    本篇文章會著重介紹一下的常見問題原因分析,還有就是比較重要的PCB布局講解。
    的頭像 發(fā)表于 03-14 16:50 ?1w次閱讀

    電源電路及PCB設計要點資料下載

    電子發(fā)燒友網為你提供電源電路及PCB設計要點資料下載的電子資料下載,更有其他相關的電路圖、源代碼、課件教程、中文資料、英文資料、參考設計、用戶指南、解決方案等資料,希望可以幫助到廣
    發(fā)表于 03-28 08:43 ?36次下載
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>電源電路及<b class='flag-5'>PCB</b>設計<b class='flag-5'>要點</b>資料下載

    常見問題分析以及對應PCB布局的講解

    1:過驅動;2:常見問題分析;3:電路PCB
    的頭像 發(fā)表于 04-06 17:44 ?6031次閱讀

    簡述無源/有源布局布線要點

    引言:內部結構比較復雜,如果連接不妥當或者布線錯誤,就會影響不起或者EMC測試fail,從而導致產品不能使用。因此
    的頭像 發(fā)表于 08-15 12:36 ?1.2w次閱讀
    簡述無源/有源<b class='flag-5'>晶</b><b class='flag-5'>振</b>的<b class='flag-5'>布局</b>布線<b class='flag-5'>要點</b>

    PCB布局布線設計要點

    電子發(fā)燒友網站提供《PCB布局布線設計要點.pdf》資料免費下載
    發(fā)表于 09-19 15:41 ?11次下載
    <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>布線設計<b class='flag-5'>要點</b>

    如何優(yōu)化布局與連接?

    如何優(yōu)化布局與連接 是電子設備中常見的元件之一,用于提供時鐘信號和穩(wěn)定的頻率參考。在進行
    的頭像 發(fā)表于 12-18 14:09 ?924次閱讀

    pcb布局中注意事項

    (Crystal Oscillator)在PCB布局中是一個非常重要的組件,它為電子設備提供穩(wěn)定的時鐘信號。在設計和布局過程中,需要考慮
    的頭像 發(fā)表于 09-19 10:55 ?634次閱讀
    RM新时代网站-首页