RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

晶心科技與Arteris攜手加速RISC-V SoC的采用

RISCV國際人才培養(yǎng)認(rèn)證中心 ? 2024-06-08 08:36 ? 次閱讀

亮點(diǎn):

- 晶心科技與Arteris的合作旨在支持共同客戶越來越多地采用RISC-V SoC。

- 專注于基于RISC-V的高性能/低功耗設(shè)計(jì),涉及消費(fèi)電子、通信、工業(yè)應(yīng)用和AI等廣泛市場。

- 此次合作展示了與領(lǐng)先的晶心RISC-V處理器IP和Arteris芯片互連IP的集成和優(yōu)化解決方案。

329eb1e2-252f-11ef-bd4a-92fbcf53809c.png

Arteris, Inc.是一家領(lǐng)先的系統(tǒng) IP 供應(yīng)商,致力于加速片上系統(tǒng)(SoC)的創(chuàng)建,晶心科技(臺灣證券交易所股票代碼:6533)是RISC-V International組織的創(chuàng)始成員和主要成員,也是高性能/低功耗RISC-V處理器IP的領(lǐng)先供應(yīng)商,今天宣布雙方建立合作伙伴關(guān)系,以推進(jìn)面向人工智能5G、網(wǎng)絡(luò)、移動(dòng)、存儲(chǔ)、AIoT和空間應(yīng)用的基于RISC-V的SoC設(shè)計(jì)的創(chuàng)新。

晶心 QiLai RISC-V 平臺是一款采用 QiLai SoC 的開發(fā)板,QiLai SoC 基于晶心的 RISC-V 處理器 IP 以及用于片上連接的 Arteris FlexNoC 互連 IP。QiLai SoC 集成了運(yùn)行頻率為 2.2 GHz 的晶心 64 位 AX45MP 多核處理器(四核集群)和運(yùn)行頻率為 1.5 GHz 的 NX27V 矢量處理器,并使用 Arteris 片上網(wǎng)絡(luò) (NoC) 互連 IP,該互連IP具有使用 AMBA AXI 協(xié)議的 PCIe、DDR、SRAM 和通用 IO 子系統(tǒng)。支持軟件包括 OpenSUSE Linux 發(fā)行版、AndeSight 工具鏈、AndeSoft 軟件堆棧和 AndesAIRE NN SDK,用于將 AI/ML 模型轉(zhuǎn)換為可執(zhí)行文件。

晶心科技總裁兼首席技術(shù)官Charlie Su博士表示:“盡管AndesCore AX45MP和NX27V處理器被廣泛使用,我們?nèi)匀缓芨吲d看到QiLai SoC在新項(xiàng)目上首次成功。Arteris NoC IP 是 QiLai SoC 中靈活、高性能、頂級連接的不二之選。QiLai平臺增強(qiáng)了RISC-V軟件的快速開發(fā)和評估,加速了RISC-V生態(tài)的擴(kuò)展。”

Arteris 首席營銷官 Michal Siwinski 表示:“我們很高興能與晶心科技合作,并支持 QiLai 平臺的互操作性,以進(jìn)一步加速 RISC-V 技術(shù)的主流采用。我們的合作支持了我們成為SoC創(chuàng)新催化劑的使命,這樣我們共同的客戶就可以專注于有效地創(chuàng)造未來的突破?!?/p>

Arteris 的 FlexNoC 非一致性 NoC IP 和 Ncore 緩存一致性 NoC IP 能實(shí)現(xiàn)可擴(kuò)展、低延遲和高能效的片上通信,從而在復(fù)雜的 SoC 設(shè)計(jì)中實(shí)現(xiàn)卓越性能。該技術(shù)有助于集成高性能、低功耗的 CPU IP,增強(qiáng)系統(tǒng)功能和互操作性,尤其是在不斷增長的 RISC-V 生態(tài)系統(tǒng)中。這種可配置且適應(yīng)性強(qiáng)的互連解決方案可與各種組件無縫連接,以降低風(fēng)險(xiǎn)并加快上市時(shí)間。通過連接經(jīng)過充分測試的 CPU IP 模塊,系統(tǒng)設(shè)計(jì)人員可以利用 Arteris NoC IP 來增強(qiáng)下一代 SoC 的可靠性和質(zhì)量。

來源:EEPW

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4161

    瀏覽量

    218162
  • 晶心科技
    +關(guān)注

    關(guān)注

    0

    文章

    101

    瀏覽量

    18166
  • RISC-V
    +關(guān)注

    關(guān)注

    45

    文章

    2270

    瀏覽量

    46129
收藏 人收藏

    評論

    相關(guān)推薦

    HighTec C/C++編譯器支持Andes科技RISC-V IP

    汽車編譯器解決方案領(lǐng)先供貨商HighTec EDV-Systeme GmbH宣布其針對汽車市場的高度優(yōu)化C/C++編譯器支持Andes科技的RISC-V IP。這項(xiàng)支持對汽車軟件開發(fā)人員來說是一
    的頭像 發(fā)表于 12-12 16:26 ?185次閱讀

    Rivos全新產(chǎn)品采用Andes科技NX45 RISC-V處理器

    專注于加速數(shù)據(jù)分析和生成式AI工作負(fù)載的RISC-V主要會(huì)員公司Rivos與32/64位RISC-V處理器內(nèi)核的領(lǐng)先供貨商、RISC-V創(chuàng)始會(huì)員Andes
    的頭像 發(fā)表于 12-04 10:37 ?219次閱讀

    RISC-V能否復(fù)制Linux 的成功?》

    ,創(chuàng)建實(shí)現(xiàn)自有加速器算法的自定義異構(gòu)集群。RISC-V作為一種ISA,我們一開始是在處理器內(nèi)核中采用吸引人的通用構(gòu)建塊,然后在此基礎(chǔ)上進(jìn)行構(gòu)建,同時(shí)還利用最好的商業(yè)工具增強(qiáng)使用者的信心。所以,IP
    發(fā)表于 11-26 20:20

    RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期

    RISC-V是一種開放標(biāo)準(zhǔn)指令集架構(gòu) (ISA),最初由加州大學(xué)伯克利分校的研究人員于2010年開發(fā)。業(yè)界稱,這種開源特性為芯片設(shè)計(jì)者提供了極大的靈活性,可以根據(jù)具體需求定制AI加速器。 而AI
    發(fā)表于 10-31 16:06

    RISC-V跑AI算法能加速嗎?

    現(xiàn)在好多ARM單片機(jī)都帶機(jī)器學(xué)習(xí)加速,RISC-V有這方面的硬件加速嗎?
    發(fā)表于 10-10 22:14

    2024 RISC-V 中國峰會(huì):華秋電子助力RISC-V生態(tài)!

    主旨分享) 華秋電子<電子發(fā)燒友>平臺社區(qū)負(fù)責(zé)人劉勇表示,RISC-V技術(shù)正處于蓬勃發(fā)展的黃金時(shí)期,開發(fā)者生態(tài)日益繁茂。為加速RISC-V生態(tài)的飛躍,促進(jìn)開發(fā)者輕松上手并
    發(fā)表于 08-26 16:46

    Andes科技加入甲辰計(jì)劃,助推RISC-V生態(tài)發(fā)展

    高效能、低功耗、32/64 位RISC-V處理器核的領(lǐng)先供貨商Andes科技正式加入甲辰計(jì)劃,致力于在下一個(gè)丙辰年(2036龍年)之前,基于 RISC-V 實(shí)現(xiàn)從數(shù)據(jù)中心到桌面辦公
    的頭像 發(fā)表于 08-02 14:13 ?633次閱讀

    rIsc-v的缺的是什么?

    RISC-V設(shè)計(jì)簡潔,但在某些應(yīng)用場景下,其性能可能略低于專用指令集架構(gòu)(如ARM),尤其是在沒有內(nèi)置浮點(diǎn)單元或媒體處理單元等特定硬件加速單元的情況下。這是因?yàn)?b class='flag-5'>RISC-V默認(rèn)只配備非常少的指令,需要
    發(fā)表于 07-29 17:18

    Andes科技推出QiLai系統(tǒng)芯片和Voyager開發(fā)板

    高效能低功耗32/64位RISC-V處理器核心領(lǐng)導(dǎo)供貨商暨RISC-V國際協(xié)會(huì)創(chuàng)始首席會(huì)員Andes 科技(TWSE:6533)今日宣布推出QiLai (奇萊)系統(tǒng)芯片(
    的頭像 發(fā)表于 07-26 10:46 ?641次閱讀

    Arteris科技攜手推進(jìn)RISC-V SoC設(shè)計(jì)創(chuàng)新

    近日,業(yè)界領(lǐng)先的系統(tǒng)IP供應(yīng)商Arteris, Inc.與RISC-V處理器IP領(lǐng)域的佼佼者科技宣布建立戰(zhàn)略合作伙伴關(guān)系。雙方將攜手共進(jìn)
    的頭像 發(fā)表于 05-31 11:19 ?635次閱讀

    科技與Arteris合作加速RISC-VSoC設(shè)計(jì)創(chuàng)新

    Arteris, Inc.是一家領(lǐng)先的系統(tǒng) IP 供應(yīng)商,致力于加速片上系統(tǒng)(SoC)的創(chuàng)建,科技是
    的頭像 發(fā)表于 05-30 10:18 ?501次閱讀

    Imagination:RISC-V CPU的重要力量

    2030年,22.3%的SoC將包含RISC-VCPU,RISC-V的收入預(yù)計(jì)將達(dá)到927億美元。要弄清RISC-V迅猛發(fā)展背后的原因,我們首先要清楚當(dāng)前
    的頭像 發(fā)表于 03-07 08:26 ?755次閱讀
    Imagination:<b class='flag-5'>RISC-V</b> CPU的重要力量

    科技與元視芯合作打造全球首次采用RISC-V IP SoC的車規(guī)級CMOS圖像傳感器產(chǎn)品

    RISC-V IP供貨商Andes科技(TWSE:6533)與邊緣運(yùn)算芯片供貨商元視芯智能科技共同宣布,元視芯 MAT系列作為全球首次采用RIS
    的頭像 發(fā)表于 02-22 10:55 ?836次閱讀

    Imperas獲頒Andes科技2023年度合作伙伴榮譽(yù)

    2023年12月11日— RISC-V模擬解決方案領(lǐng)導(dǎo)者Imperas今日宣布,高效能低功耗32/64位RISC-V處理器核領(lǐng)導(dǎo)供貨商,同時(shí),也是RISC-V 國際協(xié)會(huì)創(chuàng)始首席會(huì)員的Andes
    的頭像 發(fā)表于 01-23 13:41 ?504次閱讀

    Andes科技正式推出AndesCore? AX65全新RISC-V亂序執(zhí)行、超純量、多核處理器

    高效率、低功耗、32/64 位 RISC-V 處理器核的領(lǐng)先供貨商和 RISC-V 國際協(xié)會(huì)創(chuàng)始首席成員Andes科技,宣布全面推出高性能AndesCore AX65--亂序執(zhí)行、
    的頭像 發(fā)表于 01-17 13:48 ?1355次閱讀
    RM新时代网站-首页