一、原理圖繪制及檢查流程
階段 | 流程 |
原理圖繪制 | 根據(jù)已有原理圖或資料(數(shù)據(jù)手冊、方案書)繪制原理圖 |
DRC檢查 | EDA的DRC自檢,初步找出繪制不合理部分 |
根據(jù)Check List自檢 | 根據(jù)Check List進(jìn)行原理圖及PCB詳檢 |
二、原理圖檢查清單細(xì)則
原理圖Check List | |||
電源電路 | 自檢確認(rèn)項(xiàng)目 | 確認(rèn)結(jié)果 | 備注 |
應(yīng)用設(shè)計(jì) | 模擬部分?jǐn)?shù)字部分是否隔離 | ||
每個(gè)IC的電源引腳是否都有一個(gè)去耦電容 | |||
去耦/儲能電容是否足夠大 | |||
電感、電阻、磁珠的額定功率、電流是否達(dá)到要求 | |||
電源大小的配置電阻是否設(shè)置正確(反饋引腳電阻) | |||
電源網(wǎng)絡(luò)上的電容額定電壓是否合適 | |||
需要測試的電源處是否添加測試點(diǎn) | |||
電源輸出精度是否滿足要求 | |||
輸出電流能力是否超過負(fù)載峰值20% | |||
DC-DC設(shè)計(jì) | 是否有防反接電路 | ||
輸入電容耐壓是否滿足要求 | |||
電源電路是否有指示燈 | |||
開關(guān)電感下不允許有信號線通過 | |||
開關(guān)電感的飽和電流是否滿足70%裕量 | |||
有兩路及兩路以上使用同一個(gè)DCDC電路,輸出端和地平面是否分割 | |||
DCDC散熱是否有考慮 | |||
參考設(shè)計(jì)來源及與參考設(shè)計(jì)的不同之處說明 | |||
LDO設(shè)計(jì) | 最低壓差是否滿足要求 | ||
散熱引腳是否有足夠的散熱銅皮 | |||
輸入使能默認(rèn)使能還是失能 | |||
時(shí)鐘部分 | 自檢確認(rèn)項(xiàng)目 | 確認(rèn)結(jié)果 | 備注 |
時(shí)鐘電路 | 時(shí)鐘及高速信號是否有正確的連接方式 | ||
時(shí)鐘信號是否采用點(diǎn)到點(diǎn)連接 | |||
無源晶振設(shè)計(jì) | 無源晶振是否有起振電阻設(shè)計(jì)(1MΩ)(也可0Ω代替,需要時(shí)更換) | ||
無源晶振起振電容是否滿足要求 | |||
無源晶振的精度是否滿足要求 | |||
復(fù)位電路 | 自檢確認(rèn)項(xiàng)目 | 確認(rèn)結(jié)果 | 備注 |
確認(rèn)主芯片復(fù)位是高電平復(fù)位還是低電平復(fù)位 | |||
確認(rèn)主芯片復(fù)位的電平時(shí)間 | |||
主芯片是否為上電復(fù)位,是否有上/下拉電阻 | |||
原理圖 | 自檢確認(rèn)項(xiàng)目 | 確認(rèn)結(jié)果 | 備注 |
原理圖是否采用0.05inch柵格 | |||
原理圖圖頁規(guī)格采用A4規(guī)格,元器件過大時(shí)可使用A3規(guī)格 | |||
必要的部分是否有注釋標(biāo)注 | |||
每張?jiān)韴D是否有文件名 | |||
所有元器件是否有符號和容量等標(biāo)識 | |||
電阻、電容、電感等器件的管腳標(biāo)注等不必要標(biāo)識不要顯示 | |||
LED顏色標(biāo)識是否顯示 | |||
器件管腳上的引線,應(yīng)引出后再分叉,不得直接在器件管腳上分叉。 | |||
電路是否需要上/下拉電阻 | |||
各個(gè)管腳的上/下拉電阻是否正確 | |||
提供各單點(diǎn)網(wǎng)絡(luò)列表和 連接管腳列表,并一一確認(rèn) | |||
確認(rèn)原理圖中的器件與數(shù)據(jù)手冊一致 | |||
確認(rèn)器件名稱及位號是否正確 | |||
多圖頁原理圖是否有重新分配位號 | |||
總線的名稱和作用是否有標(biāo)識 | |||
網(wǎng)絡(luò)標(biāo)識的標(biāo)注是否正確 | |||
是否已經(jīng)標(biāo)識出需要阻抗匹配的電路 | |||
GND及電源測試點(diǎn)是否標(biāo)識 | |||
確認(rèn)DRC檢查的每個(gè)錯(cuò)誤及警告是否已經(jīng)修改正確 | |||
最新的原理圖生成的網(wǎng)表必須保證已經(jīng)導(dǎo)入PCB | |||
可以邀請其他成員一起檢查原理圖設(shè)計(jì) | |||
PCB Check List | |||
規(guī)則設(shè)置 | 自檢確認(rèn)項(xiàng)目 | 確認(rèn)結(jié)果 | 備注 |
安全距離設(shè)置是否正確 | |||
是否正確設(shè)置物理和電氣規(guī)則(注意電源網(wǎng)絡(luò)和地網(wǎng)絡(luò)的約束設(shè)置) | |||
Test Via、Test Pin的間距設(shè)置是否足夠 | |||
疊層的厚度和方案是否滿足設(shè)計(jì)和加工要求 | |||
所有有特性阻抗要求的差分線阻抗是否已經(jīng)經(jīng)過計(jì)算,并用規(guī)則控制 | |||
確認(rèn)DRC已經(jīng)調(diào)整到最少,對于不能消除DRC要一一確認(rèn) | |||
器件檢查 | 自檢確認(rèn)項(xiàng)目 | 確認(rèn)結(jié)果 | 備注 |
確認(rèn)所有器件封裝是否與公司統(tǒng)一庫一致,是否已更新封裝庫 | |||
元器件是否100% 放置 | |||
較重的元器件,應(yīng)該布放在靠近PCB支撐點(diǎn)或支撐邊的地方,以減少PCB的翹曲 | |||
接口相關(guān)的器件盡量靠近接口放置 | |||
發(fā)熱量大的器件是否需要加裝散熱片,距離是否足夠 | |||
金屬殼體的元器件,特別注意不要與其它元器件相碰,要留有足夠的空間位置 | |||
與結(jié)構(gòu)相關(guān)的器件布好局后是否鎖住以防止誤操作移動位置 | |||
在PCB上軸向插裝較高的元件,應(yīng)該考慮臥式安裝 | |||
功能檢查 | 自檢確認(rèn)項(xiàng)目 | 確認(rèn)結(jié)果 | 備注 |
數(shù)?;旌习宓?a href="http://hljzzgx.com/v/tag/8791/" target="_blank">數(shù)字電路和模擬電路器件布局時(shí)是否已經(jīng)分開,信號流是否合理 | |||
A/D轉(zhuǎn)換器跨模數(shù)分區(qū)放置 | |||
時(shí)鐘器件布局是否合理 | |||
高速信號器件布局是否合理 | |||
IC器件的去耦電容數(shù)量及位置是否合理 | |||
信號線以不同電平的平面作為參考平面,當(dāng)跨越平面分割區(qū)域時(shí),參考平面間的連接電容是否靠近信號的走線區(qū)域 | |||
保護(hù)電路的布局是否合理,是否利于分割 | |||
電源電路 | 自檢確認(rèn)項(xiàng)目 | 確認(rèn)結(jié)果 | 備注 |
是否IC電源距離IC過遠(yuǎn) | |||
LDO及周圍電路布局是否合理 | |||
模塊電源等周圍電路布局是否合理 | |||
電源的整體布局是否合理 | |||
絲印檢查 | 自檢確認(rèn)項(xiàng)目 | 確認(rèn)結(jié)果 | 備注 |
器件位號是否遺漏,位置是否能正確標(biāo)識器件 | |||
器件位號是否符合公司標(biāo)準(zhǔn)要求 | |||
確認(rèn)器件的管腳排列順序、第1腳標(biāo)志、器件的極性標(biāo)志、連接器的方向標(biāo)識的正確性 | |||
確認(rèn)設(shè)計(jì)要求的絲印添加是否正確 | |||
確認(rèn)PCB編碼正確且符合公司規(guī)范 | |||
確認(rèn)單板的PCB編碼位置和層面正確 |
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報(bào)投訴
-
原理圖
+關(guān)注
關(guān)注
1297文章
6338瀏覽量
233792 -
pcb
+關(guān)注
關(guān)注
4319文章
23080瀏覽量
397481 -
Checklist
+關(guān)注
關(guān)注
0文章
7瀏覽量
3240
發(fā)布評論請先 登錄
相關(guān)推薦
原理圖符號和PCB封裝有什么不同?
“ ?原理圖符號及PCB封裝是電子設(shè)計(jì)中最基本的要素。本文針對剛踏入電子設(shè)計(jì)的新人,介紹了原理圖符號與PCB封裝區(qū)別,以及在KiCad中兩者的對應(yīng)關(guān)系。 ” 什么是
如何導(dǎo)入Altium Designer的原理圖和PCB?
“ ?KiCad可以支持直接導(dǎo)入Altium Designer的原理圖及PCB文件。與其它導(dǎo)入器不同,KiCad導(dǎo)入器可以直接導(dǎo)入源生的二進(jìn)制文件(*.schdoc及*.pcbdoc),而不需要像
TPS65950/30/20 32KHz振蕩器原理圖和PCB布局指南
電子發(fā)燒友網(wǎng)站提供《TPS65950/30/20 32KHz振蕩器原理圖和PCB布局指南.pdf》資料免費(fèi)下載
發(fā)表于 10-29 09:58
?1次下載
AD(Altium Desinger) PCB排版時(shí),選中原理圖元件直接對應(yīng)跳轉(zhuǎn)到PCB對應(yīng)元件
方法如下:①首先分屏顯示原理圖和PCB②然后原理圖選中多個(gè)元件,或者自己選擇想要集體排布的電子元件。在原理圖里按快捷鍵T+S后,它會自己跳轉(zhuǎn)至PCB
發(fā)表于 09-19 16:39
ad怎么實(shí)現(xiàn)原理圖與pcb元件對應(yīng)
在Altium Designer(AD)中,實(shí)現(xiàn)原理圖(Schematic)與PCB(Printed Circuit Board)元件對應(yīng)的過程是一個(gè)關(guān)鍵的設(shè)計(jì)步驟,它確保了電路設(shè)計(jì)的準(zhǔn)確性和一致性
AD20原理圖跟PCB怎么交互
在Altium Designer 20(簡稱AD20)中,原理圖和PCB之間的交互是設(shè)計(jì)流程中的一個(gè)重要環(huán)節(jié),它允許設(shè)計(jì)師在邏輯設(shè)計(jì)和物理實(shí)現(xiàn)之間自由切換,確保設(shè)計(jì)的準(zhǔn)確性和一致性。以下是AD20
ad怎么把原理圖和pcb相關(guān)聯(lián)
在Altium Designer(簡稱AD)中,將原理圖和PCB相關(guān)聯(lián)是一個(gè)重要的設(shè)計(jì)步驟,它確保了從邏輯設(shè)計(jì)到物理實(shí)現(xiàn)的順利過渡。以下是實(shí)現(xiàn)原理圖和PCB相關(guān)聯(lián)的步驟: 一、分配元件
AD畫完原理圖后如何導(dǎo)入PCB
在Altium Designer(簡稱AD)中,將畫完的原理圖導(dǎo)入到PCB(Printed Circuit Board,印制電路板)是一個(gè)關(guān)鍵的設(shè)計(jì)步驟。以下是導(dǎo)入過程: 一、準(zhǔn)備階段 確保原理圖
altium怎么把原理圖導(dǎo)入pcb
在Altium Designer中,將原理圖導(dǎo)入到PCB設(shè)計(jì)是一個(gè)關(guān)鍵的步驟,它確保了電路設(shè)計(jì)的準(zhǔn)確性和可制造性。這個(gè)過程涉及到多個(gè)階段,包括原理圖的創(chuàng)建、編譯、檢查以及最終的導(dǎo)入到PCB
Altium怎么把原理圖換成pcb
在Altium Designer中,將原理圖轉(zhuǎn)換為PCB(Printed Circuit Board,印制電路板)圖是一個(gè)關(guān)鍵的設(shè)計(jì)步驟。以下是將原理圖換成
OC7201C資料(PCB & 原理圖)
電子發(fā)燒友網(wǎng)站提供《OC7201C資料(PCB & 原理圖).zip》資料免費(fèi)下載
發(fā)表于 07-18 16:19
?1次下載
FS201資料(pcb & DEMO & 原理圖)
電子發(fā)燒友網(wǎng)站提供《FS201資料(pcb & DEMO & 原理圖).zip》資料免費(fèi)下載
發(fā)表于 07-16 11:24
?0次下載
干貨!原理圖設(shè)計(jì)規(guī)范133條checklist
原理圖設(shè)計(jì)是產(chǎn)品設(shè)計(jì)的理論基礎(chǔ),設(shè)計(jì)一份規(guī)范的原理圖對設(shè)計(jì)PCB、跟機(jī)、做客戶資料具有指導(dǎo)性意義,是做好一款產(chǎn)品的基礎(chǔ)。原理圖設(shè)計(jì)基本要求: 規(guī)范、清晰、準(zhǔn)確、易讀。因此制定《
發(fā)表于 04-01 15:50
原理圖元件引腳名稱要和pcb對應(yīng)嗎
為什么原理圖元件引腳名稱要與PCB對應(yīng)。原理圖是電路設(shè)計(jì)的基礎(chǔ),它使用符號和線條來表示元件和它們之間的連接。元件的引腳是電路中的接口,它們與其他元件相連,形成電路的路徑。當(dāng)原理圖完成之
評論