2024年8月21-23日,思爾芯亮相第四屆RISC-V中國峰會(huì),與全球RISC-V生態(tài)伙伴共同探討了AI時(shí)代RISC-V架構(gòu)的未來發(fā)展。
峰會(huì)期間,由于近期思爾芯在架構(gòu)設(shè)計(jì)軟件的研發(fā)上取得了進(jìn)展,該項(xiàng)目的成員——產(chǎn)品經(jīng)理梁琪與研發(fā)工程師被邀請(qǐng)至演講臺(tái),他們?yōu)榕c會(huì)者帶來了題為《基于 RISC-V 的架構(gòu)建模及混合仿真驗(yàn)證方法》的技術(shù)演講。面對(duì)當(dāng)前計(jì)算架構(gòu)日新月異的變革,梁琪深刻剖析道:“RISC-V憑借其簡潔的指令集架構(gòu),在開源處理器中脫穎而出,前景非常廣闊。同時(shí)隨著多個(gè)領(lǐng)域的深入應(yīng)用,要發(fā)展其潛力和優(yōu)勢(shì)也將面臨很多挑戰(zhàn)?!绷虹髟敿?xì)介紹了思爾芯的“芯神匠”架構(gòu)設(shè)計(jì)工具,該平臺(tái)能夠一站式完成架構(gòu)設(shè)計(jì)、設(shè)計(jì)驗(yàn)證,并通過不同抽象層次的建模仿真優(yōu)化IP、SoC及系統(tǒng)。同時(shí)可搭配芯神鼎、芯神瞳、芯神馳等EDA工具進(jìn)行混合仿真。
針對(duì)混合仿真技術(shù),梁琪進(jìn)一步闡述了其重要性及應(yīng)用場景,包括系統(tǒng)組件間的協(xié)同仿真、不同抽象層級(jí)模型的結(jié)果對(duì)比驗(yàn)證等。她強(qiáng)調(diào),混合仿真技術(shù)對(duì)于提升設(shè)計(jì)驗(yàn)證效率與關(guān)鍵部件的驗(yàn)證是一種重要的手段。
隨后,由開發(fā)這一EDA工具的工程師深入剖析了混合仿真技術(shù)在架構(gòu)設(shè)計(jì)中的技術(shù)邏輯。他表示,思爾芯的混合仿真框架不僅基于圖形化的架構(gòu)建模方式,提供了直觀易用的操作界面,還通過緊密結(jié)合架構(gòu)建模與混合仿真驗(yàn)證,實(shí)現(xiàn)了對(duì)設(shè)計(jì)錯(cuò)誤的快速發(fā)現(xiàn)與精確定位,極大地提升了設(shè)計(jì)效率與質(zhì)量。
展會(huì)現(xiàn)場,思爾芯更是以一系列硬核產(chǎn)品驚艷亮相,通過生動(dòng)的現(xiàn)場Demo體驗(yàn),向與會(huì)者全方位展示了其在RISC-V領(lǐng)域的技術(shù)實(shí)力與創(chuàng)新成果。其中,RISC-V香山圖形化顯示項(xiàng)目作為RISC-V架構(gòu)芯片設(shè)計(jì)的先鋒之作,不僅彰顯了思爾芯在原型驗(yàn)證技術(shù)方面的獨(dú)特優(yōu)勢(shì),更為RISC-V架構(gòu)的廣泛應(yīng)用樹立了新的標(biāo)桿。此外,演講中提及的架構(gòu)設(shè)計(jì)與軟件仿真的實(shí)際運(yùn)行Demo,同樣吸引了眾多與會(huì)者的目光,成為展會(huì)上一大亮點(diǎn)。
此次RISC-V中國峰會(huì)的成功舉辦,不僅為RISC-V生態(tài)的繁榮發(fā)展注入了新的活力,也為思爾芯等優(yōu)秀企業(yè)提供了展示自我、交流合作的寶貴平臺(tái)。展望未來,思爾芯將繼續(xù)秉承創(chuàng)新精神,攜手全球生態(tài)伙伴,共同推動(dòng)RISC-V架構(gòu)在AI時(shí)代的蓬勃發(fā)展,開啟計(jì)算架構(gòu)的新篇章。
-
仿真驗(yàn)證
+關(guān)注
關(guān)注
0文章
25瀏覽量
8135 -
RISC-V
+關(guān)注
關(guān)注
45文章
2270瀏覽量
46124 -
思爾芯
+關(guān)注
關(guān)注
0文章
123瀏覽量
1292
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論