RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

KORTIQ公司推出了一款Xilinx FPGA的CNN加速器IP——AIScale

YCqV_FPGA_EETre ? 2018-01-09 08:45 ? 次閱讀

隨著人工智能AI)的不斷發(fā)展,它已經(jīng)從早期的人工特征工程進(jìn)化到現(xiàn)在可以從海量數(shù)據(jù)中學(xué)習(xí),機(jī)器視覺語(yǔ)音識(shí)別以及自然語(yǔ)言處理等領(lǐng)域都取得了重大突破。CNN(Convolutional Neural Network,卷積神經(jīng)網(wǎng)絡(luò))在人工智能領(lǐng)域受到越來越多的青睞,它是深度學(xué)習(xí)技術(shù)中極具代表性的網(wǎng)絡(luò)結(jié)構(gòu)之一,尤其在圖像處理領(lǐng)域取得了很大的成功。隨著網(wǎng)絡(luò)變得越來越大、越來越復(fù)雜,我們需要大量的計(jì)算資源來對(duì)其進(jìn)行訓(xùn)練,因此人們紛紛將注意力轉(zhuǎn)向FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)器件,F(xiàn)PGA不僅具有軟件的可編程性和靈活性,同時(shí)又有ASIC高吞吐和低延遲的特性,而且由于具有豐富的I/O接口,F(xiàn)PGA還非常適合用作協(xié)議和接口轉(zhuǎn)換的芯片。

近日KORTIQ公司推出了一款Xilinx FPGA的CNN加速器IP——AIScale,它能夠利用實(shí)現(xiàn)訓(xùn)練好的CNN網(wǎng)絡(luò),比如行業(yè)標(biāo)準(zhǔn)的ResNet、AlexNet、Tiny Yolo和VGG-16等,并將它們進(jìn)行壓縮輸出二進(jìn)制描述文件,可以部署到Xilinx全系列可編程邏輯器件上。Zynq SoC和Zynq UltraScale+ MPSoC器件PS可以提供數(shù)據(jù)給AIScale CNN加速器(PL),經(jīng)過分類處理將輸出數(shù)據(jù)給PS。壓縮后的CNN網(wǎng)絡(luò)占用資源相對(duì)小很多,可以部署在片上存儲(chǔ)器中,可以更快更靈活的切換CNN網(wǎng)絡(luò)。

KORTIQ公司推出了一款Xilinx FPGA的CNN加速器IP——AIScale

圖1:AIScale在計(jì)算機(jī)視覺應(yīng)用案例示意圖

AIScale加速器的核心是AIScale RCC(Re-configurable Compute Core),用戶根據(jù)需求可以靈活自定義AIScale RCC模塊的數(shù)量,AIScale RCC支持卷積預(yù)處理、池化/采樣、加權(quán)和全連接層等處理。資源更豐富的Zynq SoC和UltraScale+ MPSoC可以集成更多的AIScale RCC模塊,這會(huì)給AIScale加速器帶來更大的性能提升。當(dāng)然也可以根據(jù)成本、系統(tǒng)功耗、性能需求集成一定的AIScale RCC模塊,選擇合適的Xilinx FPGA器件。

圖2:多個(gè) AIScale RCC模塊級(jí)聯(lián)連接

KORTIQ公司目前專注于嵌入式和計(jì)算機(jī)視覺領(lǐng)域,設(shè)計(jì)工業(yè)4.0和物聯(lián)網(wǎng)IoT)等,未來將會(huì)為AIScale CNN加速器提供更多更先進(jìn)的特性,比如圖像分類、物體識(shí)別和追蹤、人臉和語(yǔ)音識(shí)別、自然語(yǔ)言處理等,將先進(jìn)的人工智能網(wǎng)絡(luò)應(yīng)用到自動(dòng)化生產(chǎn)、控制等場(chǎng)景中,提高相關(guān)行業(yè)的生產(chǎn)力為用戶帶來更好的服務(wù)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21729

    瀏覽量

    602986
  • Xilinx
    +關(guān)注

    關(guān)注

    71

    文章

    2167

    瀏覽量

    121301
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1701

    瀏覽量

    149503
  • cnn
    cnn
    +關(guān)注

    關(guān)注

    3

    文章

    352

    瀏覽量

    22203

原文標(biāo)題:介紹一款基于FPGA的CNN硬件加速器IP

文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    數(shù)據(jù)中心加速器就看GRVI Phalanx FPGA加速器

    數(shù)據(jù)中心采用FPGA加速器已經(jīng)成為主流,像MS的Catapult,Amazon基于Xilinx FPGA的AWS F1,Intel的Altera,Baidu
    的頭像 發(fā)表于 10-16 11:49 ?8892次閱讀
    數(shù)據(jù)中心<b class='flag-5'>加速器</b>就看GRVI Phalanx <b class='flag-5'>FPGA</b><b class='flag-5'>加速器</b>

    機(jī)器學(xué)習(xí)實(shí)戰(zhàn):GNN加速器FPGA解決方案

    的場(chǎng)景。如上所述種種設(shè)計(jì)挑戰(zhàn)的存在,使得業(yè)界急需種可以支持高度并發(fā)實(shí)時(shí)計(jì)算、巨大內(nèi)存容量和帶寬、以及在數(shù)據(jù)中心范圍可擴(kuò)展的GNN加速解決方案。5. GNN加速器FPGA設(shè)計(jì)方案Ac
    發(fā)表于 10-20 09:48

    一款低端14 MHz加速器Spitfire 500

    描述Spitfire 500,一款低端 14 MHz 加速器,帶有 IDE 和用于 Amiga 500 的 4/8 MB 快速 RAM。代碼https://github.com/jbilander/SF500
    發(fā)表于 07-05 06:01

    使用AMD-Xilinx FPGA設(shè)計(jì)個(gè)AI加速器通道

    介紹使用 AMD-Xilinx FPGA設(shè)計(jì)個(gè)全連接DNN核心現(xiàn)在比較容易(Vitis AI),但是利用這個(gè)核心在 DNN 計(jì)算中使用它是另回事。本項(xiàng)目主要是設(shè)計(jì)AI
    發(fā)表于 02-21 15:01

    高級(jí)語(yǔ)言(HLL)標(biāo)準(zhǔn)擴(kuò)展大大簡(jiǎn)化基于FPGA加速器的應(yīng)用程序的開發(fā)

    Virtex-7系列FPGA芯片。Convey公司是目前幾個(gè)能夠提供加速器板卡商業(yè)成品的提供商之,加速器板卡也是這次
    發(fā)表于 02-08 12:34 ?435次閱讀
    高級(jí)語(yǔ)言(HLL)標(biāo)準(zhǔn)擴(kuò)展大大簡(jiǎn)化基于<b class='flag-5'>FPGA</b><b class='flag-5'>加速器</b>的應(yīng)用程序的開發(fā)

    基于FPGA的通用CNN加速設(shè)計(jì)

    基于FPGA的通用CNN加速器整體框架如下,通過Caffe/Tensorflow/Mxnet等框架訓(xùn)練出來的CNN模型,通過編譯
    發(fā)表于 10-27 14:09 ?1w次閱讀
    基于<b class='flag-5'>FPGA</b>的通用<b class='flag-5'>CNN</b><b class='flag-5'>加速</b>設(shè)計(jì)

    優(yōu)化基于FPGA的深度卷積神經(jīng)網(wǎng)絡(luò)的加速器設(shè)計(jì)

    CNN已經(jīng)廣泛用于圖像識(shí)別,因?yàn)樗苣7律镆曈X神經(jīng)的行為獲得很高識(shí)別準(zhǔn)確率。最近,基于深度學(xué)習(xí)算法的現(xiàn)代應(yīng)用高速增長(zhǎng)進(jìn)步改善了研究和實(shí)現(xiàn)。特別地,多種基于FPGA平臺(tái)的深度CNN
    發(fā)表于 11-17 13:31 ?8039次閱讀

    基于Xilinx 28nmFPGA的Dragen加速器板卡用于基因組分析算法的加速的解析

    方案可能就不能夠滿足需求了,此外開發(fā)個(gè)ASIC處理也需要較長(zhǎng)的時(shí)間周期。因此Edico Genome公司將注意力轉(zhuǎn)移到FPGA上,FPGA
    的頭像 發(fā)表于 12-31 23:14 ?5463次閱讀

    一款Xilinx FPGACNN加速器IPAIScale

    隨著人工智能(AI)的不斷發(fā)展,它已經(jīng)從早期的人工特征工程進(jìn)化到現(xiàn)在可以從海量數(shù)據(jù)中學(xué)習(xí),機(jī)器視覺、語(yǔ)音識(shí)別以及自然語(yǔ)言處理等領(lǐng)域都取得了重大突破。CNN(Convolutional Neural
    發(fā)表于 07-10 10:49 ?4728次閱讀

    基于Xilinx FPGA的Memcached硬件加速器的介紹

    本教程討論基于Xilinx FPGA的Memcached硬件加速器的技術(shù)細(xì)節(jié),該硬件加速器可為10G以太網(wǎng)端口提供線速M(fèi)emcached服務(wù)。
    的頭像 發(fā)表于 11-27 06:41 ?3727次閱讀

    Kortiq小巧高效的CNN加速器,支持所有類型

    Kortiq提供易于使用,可擴(kuò)展且小巧的CNN加速器。 該設(shè)備支持所有類型的CNN,并動(dòng)態(tài)加速網(wǎng)絡(luò)中的不同層類型。
    的頭像 發(fā)表于 11-23 06:28 ?3168次閱讀

    Achronix和BittWare推出采用FPGA芯片的加速

    近日,基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的數(shù)據(jù)加速器件和高性能嵌入式FPGA(eFPGA)半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)領(lǐng)導(dǎo)性企業(yè)Achronix半導(dǎo)
    發(fā)表于 10-31 15:11 ?872次閱讀

    電子學(xué)報(bào)第七期《種可配置的CNN協(xié)加速器FPGA實(shí)現(xiàn)方法》

    電子學(xué)報(bào)第七期《種可配置的CNN協(xié)加速器FPGA實(shí)現(xiàn)方法》
    發(fā)表于 11-18 16:31 ?15次下載

    如何采用帶專用CNN加速器的AI微控制實(shí)現(xiàn)CNN的硬件轉(zhuǎn)換

    本文重點(diǎn)解釋如何使用硬件轉(zhuǎn)換卷積神經(jīng)網(wǎng)絡(luò)(CNN),并特別介紹使用帶CNN硬件加速器的人工智能(AI)微控制在物聯(lián)網(wǎng)(IoT)邊緣實(shí)現(xiàn)人工智能應(yīng)用所帶來的好處。 AI應(yīng)用通常需要消耗
    的頭像 發(fā)表于 05-16 01:05 ?788次閱讀

    基于FPGA的深度學(xué)習(xí)CNN加速器設(shè)計(jì)方案

    因?yàn)?b class='flag-5'>CNN的特有計(jì)算模式,通用處理對(duì)于CNN實(shí)現(xiàn)效率并不高,不能滿足性能要求。 因此,近來已經(jīng)提出了基于FPGA,GPU甚至ASIC設(shè)計(jì)的
    發(fā)表于 06-14 16:03 ?2288次閱讀
    基于<b class='flag-5'>FPGA</b>的深度學(xué)習(xí)<b class='flag-5'>CNN</b><b class='flag-5'>加速器</b>設(shè)計(jì)方案
    RM新时代网站-首页