RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Altera徹底改變基于FPGA的浮點DSP

電子工程師 ? 來源:網(wǎng)絡(luò)整理 ? 作者:佚名 ? 2018-02-11 13:34 ? 次閱讀

2014年4月23號,北京——Altera公司 (Nasdaq: ALTR) 今天宣布在FPGA浮點DSP性能方面實現(xiàn)了變革。Altera是第一家在FPGA中集成硬核IEEE 754兼容浮點運(yùn)算功能的可編程邏輯公司,前所未有的提高了DSP性能、設(shè)計人員的效能和邏輯效率。硬核浮點DSP模塊集成在正在發(fā)售的Altera 20 nm Arria 10 FPGA和SoC中,也集成在14 nm Stratix 10 FPGA和SoC中。集成硬核浮點DSP模塊結(jié)合先進(jìn)的高級工具流程,客戶可以使用Altera的FPGA和SoC來滿足越來越高的大計算量應(yīng)用需求,例如高性能計算 (HPC)、雷達(dá)、科學(xué)和醫(yī)療成像等。
含在Arria 10和Stratix 10器件中的硬核單精度浮點DSP模塊基于Altera創(chuàng)新的精度可調(diào)DSP體系結(jié)構(gòu)。傳統(tǒng)的方法使用定點乘法器和FPGA邏輯來實現(xiàn)浮點功能,而Altera的硬核浮點DSP與此不同,幾乎不使用現(xiàn)有FPGA浮點計算所需要的邏輯資源,從而提高了資源效率。這一革命性的技術(shù)支持Altera在Arria 10器件中實現(xiàn)1.5 TeraFLOP (每秒浮點運(yùn)算次數(shù))的DSP性能,而在Stratix 10器件中DSP性能則高達(dá)10 TeraFLOP。DSP設(shè)計人員可以選擇定點或者浮點模式,浮點模塊與現(xiàn)有設(shè)計后向兼容。
Altera 公司軟件、IP及DSP市場總監(jiān)Alex Grbic評論說:“在我們的器件中實現(xiàn)IEEE 754兼容浮點DSP模塊的確在FPGA上實現(xiàn)了變革。采用硬核浮點功能,Altera FPGA和SoC的性能和功耗效率比在更多的應(yīng)用上優(yōu)于微處理器GPU。”
FPGA的每瓦性能最高
FPGA具有精細(xì)粒度的密集流水線體系結(jié)構(gòu),因此非常適合用作高性能計算加速器。器件包含了硬核浮點DSP模塊,因此客戶可以使用Altera FPGA來解決大數(shù)據(jù)分析、石油和天然氣行業(yè)的地震建模,以及金融仿真等世界上最復(fù)雜的HPC問題。在這些以及很多其他大計算量應(yīng)用中,與DSP、CPU和GPU相比,F(xiàn)PGA的每瓦性能是最高的。
節(jié)省了數(shù)月的開發(fā)時間
在Altera FPGA和SoC中集成硬核浮點DSP模塊能夠縮短近12個月的開發(fā)時間。設(shè)計人員可以將其DSP設(shè)計直接轉(zhuǎn)譯成浮點硬件,而不是轉(zhuǎn)換為定點。結(jié)果,大幅度縮短了時序收斂和驗證時間。Altera還提供多種工具流程,幫助硬件設(shè)計人員、基于模型的設(shè)計人員以及軟件編程人員在器件中輕松實現(xiàn)高性能浮點DSP模塊。
?DSP Builder高級模塊庫提供了基于模型的設(shè)計流程,設(shè)計人員使用業(yè)界標(biāo)準(zhǔn)MathWorks Simulink工具在幾分鐘內(nèi)就可以完成系統(tǒng)定義和仿真,直至系統(tǒng)實現(xiàn)。
?對于軟件編程人員,Altera在FPGA編程中率先使用了OpenCL,并面向FPGA提供基于C語言的通用高級設(shè)計流程。Arria 10 FPGA浮點DSP模塊結(jié)合使用方便的開發(fā)流程,為軟件編程人員提供了硬件直接轉(zhuǎn)譯方法,幫助他們縮短了開發(fā)和驗證時間。
Arria 10 FPGA和SoC詳細(xì)信息
基于TSMC 20SoC工藝技術(shù),Arria 10 FPGA和SoC在單個管芯中實現(xiàn)了業(yè)界容量最大、性能最好的DSP資源。應(yīng)用專利冗余技術(shù),Altera開發(fā)了含有1百15萬邏輯單元(LE)的業(yè)界密度最大的20 nm FPGA管芯。Arria 10器件性能比最快的28 nm高端FPGA高出15%,功耗比以前的28 nm Arria系列低40%。
20 nm Arria 10器件是業(yè)界唯一具有硬核浮點DSP模塊的FPGA,也是在FPGA架構(gòu)中嵌入了硬核ARM? Cortex?-A9處理器系統(tǒng)的唯一20 nm SoC。器件帶寬比前一代高4倍,還具有很多其他針對高性能應(yīng)用進(jìn)行了優(yōu)化的特性。Arria 10器件特性包括:
?芯片至芯片/芯片至模塊接口速率高達(dá)28.3 Gbps的串行收發(fā)器
?支持17.4 Gbps的背板
?單個器件中含有96個收發(fā)器通道
?雙核ARM Cortex-A9處理器系統(tǒng)
?硬核浮點DSP模塊
?支持下一代存儲器,包括業(yè)界速率最高的2666 Mbps DDR4,支持高速串行存儲器的混合立方存儲器互操作功能。

供貨信息
現(xiàn)在可以提供具有硬核浮點DSP模塊的Altera 20 nm Arria 10 FPGA。將于2014年下半年提供面向Arria 10器件中硬核浮點DSP模塊的浮點設(shè)計流程,包括了演示和基準(zhǔn)測試。客戶現(xiàn)在可以采用Arria 10 FPGA開始設(shè)計,軟件實現(xiàn)浮點,提供設(shè)計流程支持后,無縫移植到硬核浮點實現(xiàn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    553

    文章

    7987

    瀏覽量

    348736
  • Altera
    +關(guān)注

    關(guān)注

    37

    文章

    781

    瀏覽量

    153920
收藏 人收藏

    評論

    相關(guān)推薦

    FPGA中的浮點四則運(yùn)算是什么

    由于定點的四則運(yùn)算比較簡單,如加減法只要注意符號擴(kuò)展,小數(shù)點對齊等問題即可。在本文中,運(yùn)用在前一節(jié)中描述的自定義浮點格式FPGA中數(shù)的表示方法(下),完成浮點四則運(yùn)算的實現(xiàn)過程 1.自定義浮點
    的頭像 發(fā)表于 11-16 12:51 ?221次閱讀
    <b class='flag-5'>FPGA</b>中的<b class='flag-5'>浮點</b>四則運(yùn)算是什么

    FPGA浮點四則運(yùn)算的實現(xiàn)過程

    由于定點的四則運(yùn)算比較簡單,如加減法只要注意符號擴(kuò)展,小數(shù)點對齊等問題即可。在本文中,運(yùn)用在前一節(jié)中描述的自定義浮點格式FPGA中數(shù)的表示方法(下),完成浮點四則運(yùn)算的實現(xiàn)過程 1.自定義浮點
    的頭像 發(fā)表于 11-16 11:19 ?394次閱讀
    <b class='flag-5'>FPGA</b>中<b class='flag-5'>浮點</b>四則運(yùn)算的實現(xiàn)過程

    如何使用高性能浮點TMS320C67x DSP立即開始開發(fā)

    電子發(fā)燒友網(wǎng)站提供《如何使用高性能浮點TMS320C67x DSP立即開始開發(fā).pdf》資料免費(fèi)下載
    發(fā)表于 10-17 09:35 ?0次下載
    如何使用高性能<b class='flag-5'>浮點</b>TMS320C67x <b class='flag-5'>DSP</b>立即開始開發(fā)

    Altera推出一系列FPGA軟、硬件和開發(fā)工具

    近期,英特爾子公司Altera推出了一系列FPGA軟、硬件和開發(fā)工具,使其可編程解決方案更易應(yīng)用于廣泛的用例和市場。Altera在年度開發(fā)者大會上公布了下一代能效與成本優(yōu)化的Agilex 3
    的頭像 發(fā)表于 10-12 10:47 ?501次閱讀

    TMS320C6748定點和浮點DSP數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《TMS320C6748定點和浮點DSP數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-07 10:57 ?0次下載
    TMS320C6748定點和<b class='flag-5'>浮點</b><b class='flag-5'>DSP</b>數(shù)據(jù)表

    TMS320C6742定點和浮點DSP數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《TMS320C6742定點和浮點DSP數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-07 09:57 ?0次下載
    TMS320C6742定點和<b class='flag-5'>浮點</b><b class='flag-5'>DSP</b>數(shù)據(jù)表

    TMS320C6746定點和浮點DSP數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《TMS320C6746定點和浮點DSP數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-07 09:55 ?0次下載
    TMS320C6746定點和<b class='flag-5'>浮點</b><b class='flag-5'>DSP</b>數(shù)據(jù)表

    Altera將AI注入新的中端FPGA

    SoC FPGA Quartus Prime設(shè)計軟件更新 FPGA生命周期支持?jǐn)U展 全新Agilex 5 SoC FPGA 隨著中檔Agilex 5的發(fā)布,Altera聲稱這是第一個
    的頭像 發(fā)表于 05-07 15:03 ?8548次閱讀
    <b class='flag-5'>Altera</b>將AI注入新的中端<b class='flag-5'>FPGA</b>

    十大半導(dǎo)體技術(shù)將徹底改變電子制造

    的不懈追求,到連接和計算范式的突破性進(jìn)步,半導(dǎo)體行業(yè)不斷突破可能的界限。以下是正在徹底改變電子制造的半導(dǎo)體技術(shù):3nm工藝量產(chǎn)向3nm工藝技術(shù)的過渡標(biāo)志著半導(dǎo)體制造
    的頭像 發(fā)表于 04-26 08:27 ?374次閱讀
    十大半導(dǎo)體技術(shù)將<b class='flag-5'>徹底改變</b>電子制造

    英特爾旗下FPGA公司Altera正式亮相

    日前,英特爾 FPGA Vision線上直播中發(fā)布,將英特爾編程解決方案事業(yè)部 (PSG) 作為獨(dú)立的FPGA公司——Altera。
    的頭像 發(fā)表于 03-18 14:11 ?551次閱讀

    中端FPGA成為主戰(zhàn)場,Altera獨(dú)立后的市場格局

    電子發(fā)燒友網(wǎng)報道(文/周凱揚(yáng))隨著前幾年Xilinx被AMD收購,近期Altera從英特爾獨(dú)立出來,不少人都在關(guān)注FPGA市場會迎來怎樣的變局。在這個AI ASIC爆火的時代,可編程的FPGA
    的頭像 發(fā)表于 03-12 00:28 ?3828次閱讀
    中端<b class='flag-5'>FPGA</b>成為主戰(zhàn)場,<b class='flag-5'>Altera</b>獨(dú)立后的市場格局

    英特爾成立全新獨(dú)立運(yùn)營的FPGA公司Altera

    近日,英特爾宣布成立全新的獨(dú)立運(yùn)營的FPGA(現(xiàn)場可編程門陣列)公司——Altera,此舉標(biāo)志著英特爾在FPGA領(lǐng)域的進(jìn)一步深耕和戰(zhàn)略布局。在FPGA Vision線上研討會中,公司首
    的頭像 發(fā)表于 03-11 10:07 ?584次閱讀

    昨天看到消息Altera從Intel獨(dú)立出來了,不知道大家常用的FPGA是什么?

    昨天看到消息Altera從Intel獨(dú)立出來了,不知道大家常用的FPGA是什么?我這邊分成常規(guī)生產(chǎn)治具是altera的,算法和圖像相關(guān)的使用的是Xilinx的;
    發(fā)表于 03-06 13:39

    英特爾宣布成立全新獨(dú)立運(yùn)營的FPGA公司——Altera

    今天,英特爾宣布成立全新獨(dú)立運(yùn)營的FPGA公司——Altera。在FPGA Vision線上研討會期間,首席執(zhí)行官Sandra Rivera和首席運(yùn)營官Shannon Poulin進(jìn)行了分享,展示其
    發(fā)表于 03-01 11:55 ?710次閱讀
    英特爾宣布成立全新獨(dú)立運(yùn)營的<b class='flag-5'>FPGA</b>公司——<b class='flag-5'>Altera</b>

    顛覆傳統(tǒng)制造:PLC物聯(lián)網(wǎng)如何徹底改變工廠設(shè)備數(shù)據(jù)采集的游戲規(guī)則?

    顛覆傳統(tǒng)制造:PLC物聯(lián)網(wǎng)如何徹底改變工廠設(shè)備數(shù)據(jù)采集的游戲規(guī)則? 隨著科技的不斷發(fā)展,物聯(lián)網(wǎng)技術(shù)正逐漸滲透到各個領(lǐng)域,其中PLC物聯(lián)網(wǎng)技術(shù)在工廠設(shè)備數(shù)據(jù)采集方面發(fā)揮著越來越重要的作用。PLC物聯(lián)網(wǎng)
    的頭像 發(fā)表于 01-23 17:41 ?430次閱讀
    顛覆傳統(tǒng)制造:PLC物聯(lián)網(wǎng)如何<b class='flag-5'>徹底改變</b>工廠設(shè)備數(shù)據(jù)采集的游戲規(guī)則?
    RM新时代网站-首页