RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計中的Stub對信號傳輸?shù)挠绊?/h1>

PCB設(shè)計中,Stub(也稱為短樁線或殘樁線)對信號傳輸有以下幾個主要影響:

1.容性效應(yīng)導致的阻抗偏低:

Stub會導致容性效應(yīng),使得阻抗偏低,影響信道的阻抗一致性。Stub越長,阻抗降低得越多。這是因為傳輸線瞬態(tài)阻抗計算公式為:

Z = \ sqrt { \ frac { L } { C } }

Stub就像并聯(lián)在傳輸線上的小電容,Stub越長,電容量越大,阻抗也就越低。

2.信號反射:

當信號在傳輸線與Stub的交界處遇到阻抗不匹配時,會產(chǎn)生信號反射。這會導致信號的失真和能量的反向傳播,增加了噪聲和失真的可能性。

3.信號衰減:

Stub會增加傳輸線的總長度,從而增加了信號的傳輸路徑,導致信號的衰減。這會降低信號的強度和清晰度,使得接收端難以準確解析信號。

4.模式耦合

Stub可以導致模式耦合,即在PCB中的信號線之間相互影響,導致信號干擾和串擾。

5.影響信號上升沿:

Stub的容性效應(yīng)可能會將信號的上升沿變緩,這在某些情況下可能有利于信號的傳輸,比如DDRX的地址線主線。

6.頻率諧振問題:

Stub長度等于1/4信號波長的頻率時影響最為嚴重,這會導致不需要的頻率諧振,引發(fā)較為嚴重的信號完整性(SI)問題。

7.天線輻射效應(yīng):

多余的Stub線頭會產(chǎn)生天線輻射效應(yīng),引起信號反射,最終出現(xiàn)信號完整性問題。

為了避免這些問題,PCB設(shè)計中應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。

為昕PCB設(shè)計軟件支持識別評估Stub,并將此刪除,以下是繪制方法:

wKgZPGdlIpaABHImAAJTHsX1fgw312.png

刪除stub步驟

在為昕PCB設(shè)計軟件中,可以通過點擊菜單欄中的"Route"選項,選擇Delete Antenna

對整板設(shè)計走線進行check,自動刪除Stub。

刪除環(huán)路步驟

在為昕PCB設(shè)計軟件中,可以通過點擊菜單欄中的"Route"選項,取消勾選Allow loop。

自動刪除環(huán)路。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23080

    瀏覽量

    397464
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    394

    文章

    4683

    瀏覽量

    85539
  • 信號傳輸
    +關(guān)注

    關(guān)注

    4

    文章

    423

    瀏覽量

    20174
  • 為昕科技
    +關(guān)注

    關(guān)注

    0

    文章

    26

    瀏覽量

    156
收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計如何避免串擾

    PCB設(shè)計如何避免串擾         變化的信號(例如階躍信號)沿傳輸
    發(fā)表于 03-20 14:04 ?689次閱讀

    PCB上的信號傳輸

    PCB設(shè)計信號傳輸
    jf_97106930
    發(fā)布于 :2022年08月01日 10:03:36

    原創(chuàng)|高速PCB設(shè)計,處理關(guān)鍵信號的注意事項

    本期講解的是PCB設(shè)計處理關(guān)鍵信號的注意事項。一、關(guān)鍵信號的識別關(guān)鍵信號通常包括以下信號:時鐘
    發(fā)表于 11-01 17:06

    如何避免高速PCB設(shè)計傳輸線效應(yīng)

    如何避免高速PCB設(shè)計傳輸線效應(yīng) 1、抑止電磁干擾的方法   很好地解決信號完整性問題將改善PCB板的電磁兼容性(EMC)。其中非常
    發(fā)表于 11-20 11:17 ?854次閱讀

    高速PCB設(shè)計傳輸線的概念及結(jié)構(gòu)分析

    學習高速PCB設(shè)計,首先要知道什么是傳輸線。信號會產(chǎn)生反射,就是因為PCB上的走線具有一定的阻抗,線上阻抗與輸出端的阻抗不匹配,就會導致信號
    的頭像 發(fā)表于 12-16 07:59 ?6750次閱讀
    高速<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b><b class='flag-5'>傳輸</b>線的概念及結(jié)構(gòu)分析

    高速PCB設(shè)計中高速信號與高速PCB設(shè)計須知

    本文主要分析一下在高速PCB設(shè)計,高速信號與高速PCB設(shè)計存在一些理解誤區(qū)。 誤區(qū)一:GHz速率以上的信號才算高速
    的頭像 發(fā)表于 11-05 11:27 ?1.1w次閱讀
    高速<b class='flag-5'>PCB設(shè)計</b>中高速<b class='flag-5'>信號</b>與高速<b class='flag-5'>PCB設(shè)計</b>須知

    差分信號的原理以及在PCB設(shè)計的處理方法解析

    差分線是PCB設(shè)計中非常重要的一部分信號線,信號處理要求也是相當嚴謹,今天為大家介紹下差分信號的原理以及其在PCB設(shè)計
    發(fā)表于 03-14 09:05 ?6037次閱讀
    差分<b class='flag-5'>信號</b>的原理以及在<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的處理方法解析

    PCB設(shè)計遇到過孔stub如何解決

    N年的寶貴經(jīng)驗告訴我們,PCB設(shè)計遇到過孔stub時,最好辦法就是器件在表層走線靠下層,器件在底層走線就靠上層,這樣能把stub降到最低。但是,有沒有一種種情況,你們覺得無論走哪一層都覺得
    的頭像 發(fā)表于 03-29 11:16 ?9318次閱讀

    高速pcb設(shè)計接地過孔對傳輸性能的影響

    互連。過孔做為互連結(jié)構(gòu)之一,就相當于一個信號傳輸的一種離散結(jié)構(gòu),會導致高速pcb設(shè)計信號反射、衰減,
    的頭像 發(fā)表于 10-09 11:06 ?5834次閱讀

    PCB設(shè)計的高速信號傳輸優(yōu)化技巧

    在現(xiàn)代電子設(shè)計,高速信號傳輸已成為不可避免的需求。高速信號傳輸的成功與否,直接影響整個電子系統(tǒng)的性能和穩(wěn)定性。因此,
    的頭像 發(fā)表于 05-08 09:48 ?1844次閱讀

    PCB設(shè)計遇到的阻抗不連續(xù)問題及解決方法

    公司就為大家講講阻抗不能連續(xù)的的解決辦法。 什么是特性阻抗? 特性阻抗:又稱“特征阻抗”,它不是直流電阻,屬于長線傳輸的概念。在高頻范圍內(nèi),信號傳輸過程中,
    的頭像 發(fā)表于 09-22 09:32 ?1235次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>遇到的阻抗不連續(xù)問題及解決方法

    高速信號pcb設(shè)計的布局

    對于高速信號,pcb的設(shè)計要求會更多,因為高速信號很容易收到其他外在因素的干擾,導致實際設(shè)計出來的東西和原本預(yù)期的效果相差很多。 所以在高速信號pc
    的頭像 發(fā)表于 11-06 10:04 ?789次閱讀
    高速<b class='flag-5'>信號</b><b class='flag-5'>pcb設(shè)計</b><b class='flag-5'>中</b>的布局

    PCB設(shè)計信號完整性問題

    信號傳輸并非嚴格針對網(wǎng)絡(luò)設(shè)計師,您的PCB設(shè)計可能會遇到相同類型的問題。由于您無需費力地擺弄耳朵,因此防止電源完整性和信號完整性問題對于您的PCB設(shè)
    的頭像 發(fā)表于 11-08 17:25 ?734次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的<b class='flag-5'>信號</b>完整性問題

    什么是PCB扇孔,PCB設(shè)計PCB扇孔有哪些要求

    的要求。 ? 什么是PCB扇孔? PCB扇孔:PCB設(shè)計的一個術(shù)語,這個是一個動作,通俗的理解就是拉線打孔。 PCB設(shè)計
    的頭像 發(fā)表于 04-08 09:19 ?1082次閱讀

    PCB設(shè)計PCB制板的緊密關(guān)系

    。以下是它們之間的關(guān)系: PCB設(shè)計PCB制板的關(guān)系 1. PCB設(shè)計PCB設(shè)計是指在電子產(chǎn)品開發(fā)過程,設(shè)計工程師使用專業(yè)的電子設(shè)計
    的頭像 發(fā)表于 08-12 10:04 ?493次閱讀

    RM新时代网站-首页