RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

哪種會(huì)影響柵極泄漏和動(dòng)態(tài)功率密度

M8kW_icbank ? 來源:未知 ? 作者:龔婷 ? 2018-03-13 10:52 ? 次閱讀

大量的新節(jié)點(diǎn)、半節(jié)點(diǎn),以及在兩者之間的每一個(gè)數(shù)字的產(chǎn)生正在芯片制造商之造成混淆。雖然大多數(shù)人認(rèn)為有選擇是好事,但大家并不清楚哪個(gè)或哪些選擇是上策。

問題在于哪個(gè)IP可用于這些節(jié)點(diǎn);該IP在功率、性能、面積和對(duì)各種噪聲類型的敏感度方面與其他節(jié)點(diǎn)的差異如何;面對(duì)不同的節(jié)點(diǎn)和nodelet,不同版本的IP對(duì)應(yīng)那些不同制造工藝進(jìn)行測試。因?yàn)榇蠖鄶?shù)新的不全節(jié)的節(jié)點(diǎn)定義尚未明確。因此,對(duì)于哪種類型的晶體管會(huì)被使用,哪種會(huì)影響柵極泄漏和動(dòng)態(tài)功率密度,以及這將如何影響相鄰的IP和其他組件需要多少額外的掩模圖案等等問題,現(xiàn)在下結(jié)論還為時(shí)過早。

ClioSoft公司的營銷副總裁Ranjit Adhikary表示:“現(xiàn)在,不同廠商之間的節(jié)點(diǎn)數(shù)字和名字不盡相同,每一種的PPA(性能、功耗、面積)表現(xiàn)怎么樣?因?yàn)镻PA是決定你設(shè)計(jì)產(chǎn)品使用哪種IP的最基礎(chǔ)因素。但是,因?yàn)檫x擇太多,現(xiàn)在你需要查看哪些代工廠提供它,它支持哪個(gè)節(jié)點(diǎn)。對(duì)于每個(gè)IP,可能會(huì)有不同的內(nèi)存或緩存,并且因代工廠、類別和工藝節(jié)點(diǎn)而異?!?/p>

但是,所有主要的工藝節(jié)點(diǎn)都有多種類型,多個(gè)部分節(jié)點(diǎn)從22nm到3nm不等。這引發(fā)了關(guān)于哪些IP可用的問題,它是否已針對(duì)每個(gè)節(jié)點(diǎn)進(jìn)行了充分的特性描述和測試,以及是否會(huì)支持適用于不同的終端市場所需要的時(shí)間。這對(duì)移動(dòng)器件而言并不是問題,在過去的幾十年中,移動(dòng)器件以相對(duì)較短的產(chǎn)品周期占據(jù)了芯片市場的主導(dǎo)地位,但對(duì)于工業(yè)和汽車應(yīng)用而言則完全是另外一回事,此處的器件需要數(shù)十年的支持。

Synopsys公司DesignWare Analog和MSIP解決方案集團(tuán)的高級(jí)營銷總監(jiān)Navraj Nandra表示:“我們從未見過如此的代工廠節(jié)點(diǎn)激增。我們有從18nm到1nm的節(jié)點(diǎn)名稱。但這需要管理層承諾投資一個(gè)節(jié)點(diǎn)。他們希望看到硬IP是否可用,為此,你需要一個(gè)可用的SoC,因?yàn)槟愦_實(shí)希望看到在新節(jié)點(diǎn)中使用的IP的芯片測試報(bào)告。這同樣需要IP供應(yīng)商的投資。所以代工廠可能會(huì)從時(shí)序角度和ROI角度(如高速內(nèi)存接口或基于HBM的產(chǎn)品)中找到一些稍好的東西。 但你也可能在這里花一大筆錢,卻賺不到錢?!?/p>

這似乎是IP開發(fā)人員的一致意見。他們沒有像過去那樣支持每個(gè)節(jié)點(diǎn),而是試圖評(píng)估哪些節(jié)點(diǎn)可能產(chǎn)生足夠的產(chǎn)量,以創(chuàng)造合理的投資回報(bào)。努力并不總是轉(zhuǎn)化為利潤,特別是在高級(jí)節(jié)點(diǎn)上,而錯(cuò)誤的選擇可能代價(jià)高昂。

Cadence公司的產(chǎn)品營銷,DDR,HBM,F(xiàn)lash/存儲(chǔ)和MIPI IP部門主管 Marc Greenberg表示:“我們都知道,較新的工藝掩模圖案更多的是一種工藝能力(晶體管密度和功率/速度的折中)指南,而不是工藝的任何實(shí)際物理尺寸。迄今為止的行業(yè)標(biāo)準(zhǔn)一直是指出工藝中的關(guān)鍵差異——例如,SiON(氮氧化硅)vs high-k/metal gate,是否使用EUV——使用字母或符號(hào)后綴對(duì)工藝進(jìn)行標(biāo)記。但是這可能最終會(huì)成為新的nodelet而不是新的后綴。在28nm節(jié)點(diǎn)上,我們看到了28nm工藝的很多變種,它們通?;ゲ患嫒?。這為IP行業(yè)帶來了許多工作,以涵蓋所有這些工藝節(jié)點(diǎn)的變化。我們還看到一些早期的finFET節(jié)點(diǎn)起飛出現(xiàn)了一些困難,這對(duì)于IP行業(yè)來說是更大的工作,而這并不一定會(huì)轉(zhuǎn)化為銷量。”

nodelet是什么?

市場營銷術(shù)語是造成nodelet困惑的主要原因。數(shù)字也模糊到?jīng)]有人確切知道數(shù)字的真正含義。例如臺(tái)積電和三星所謂的5nm實(shí)際上是英特爾、GlobalFoundries和Imec的7nm,對(duì)于10/7nm和5/3nm也是如此。最重要的是,這些節(jié)點(diǎn)有不同的版本,基于低功耗、基于高性能、基于成本,每一種都有其不同的特點(diǎn)。

Synopsys公司的Nandra表示:“一個(gè)既定節(jié)點(diǎn)的預(yù)想的工藝是,如果它在量產(chǎn),那么你可以優(yōu)化該節(jié)點(diǎn)。例如,你有28nm,你知道它很好用,而缺陷密度是一個(gè)固定的百分比。為了改善這一點(diǎn),你可以稍微壓縮一下,給它一個(gè)新的名字,比如22nm。但這并不意味著它有22nm的柵極長度。你只是做了一些事情來讓它擁有更好的密度。對(duì)于IP行業(yè)而言,這不應(yīng)該是一個(gè)大的改變。但是,當(dāng)涉及到高速版本時(shí),由于封裝的提取,仿真,電阻,電容和感應(yīng)關(guān)系,光學(xué)縮小對(duì)晶體管的影響,所有這些都會(huì)造成大量的重新工作。你需要對(duì)IP進(jìn)行完全的重新驗(yàn)證。布局后寄生參數(shù)提取可能是一個(gè)相當(dāng)大的挑戰(zhàn)?;蛘吣阈枰瓿梢粋€(gè)新的測試芯片,以確保你沒有遺漏任何東西?!?/p>

在finFET時(shí)代之前,代工廠將采用英特爾的節(jié)點(diǎn)和半節(jié)點(diǎn)的“Tick-Tock”策略。但是,在28nm之后,節(jié)點(diǎn)編號(hào)開始分裂成可能或不可能出現(xiàn)的編號(hào)片段,這在很大程度上是因?yàn)闆]有足夠的IP選擇使它們可行。雖然大IP供應(yīng)商將跟進(jìn),至少目前來說,目前還不清楚行業(yè)其他廠商能否跟上。

Cadence公司的Greenberg表示:“12/11nm節(jié)點(diǎn)也獲得了代工廠的良好支持。我們從代工廠得到的指導(dǎo)是,它應(yīng)該是一個(gè)從16/14nm到12/11nm的‘簡單’IP端口。然而,在某些情況下,我們已經(jīng)采取了生產(chǎn)和描述這些節(jié)點(diǎn)的新IP測試芯片的步驟。一些代工廠正在支持10nm半節(jié)點(diǎn)和它的8nm nodelet,我們正在支持選擇的IP。在7nm處,我們有一個(gè)強(qiáng)大的節(jié)點(diǎn),Cadence廣泛支持最新的先進(jìn)技術(shù)IP?,F(xiàn)在還無法確定是否會(huì)有一個(gè)廣泛支持的6nm節(jié)點(diǎn),或者行業(yè)是否會(huì)跳躍到5nm。”

Nandra指出,這一工作可能比IP開發(fā)者預(yù)期的更昂貴?!叭绻梢缘脑?,客戶會(huì)要求基于芯片的特性報(bào)告。如果有強(qiáng)大的模擬/混合信號(hào)部分,客戶會(huì)更加保守。他們希望看到更多的芯片。”

越來越多細(xì)節(jié)中的魔鬼

對(duì)于28nm及以下的節(jié)點(diǎn),節(jié)點(diǎn)的微縮似乎沒有盡頭。目前的估計(jì)是在1.2到1.3nm之間,盡管確切的數(shù)字可能會(huì)根據(jù)環(huán)繞閘極FET vs finFET的類型而變化,例如,引入光刻選項(xiàng),如定向自組裝和high-NA EUV來擴(kuò)展器件微縮比例,以及在計(jì)量、蝕刻和沉積方面的進(jìn)步。

Fraunhofer公司工程自適應(yīng)系統(tǒng)部門設(shè)計(jì)方法負(fù)責(zé)人Roland Jancke表示:“7nm技術(shù)正在開發(fā)中,5nm和4nm已經(jīng)公布。為了提高這種技術(shù)的性能,集成器件是極度優(yōu)化的。因此,在技術(shù)節(jié)點(diǎn)中出現(xiàn)了大量的獨(dú)立器件類型,例如I/O器件、核心器件、上拉和下拉器件、以及器件的幾個(gè)閾值電壓版本。這種趨勢(shì)極大地增加了技術(shù)特性、資格和模型開發(fā)的工作量,這需要在每次工藝變更后重復(fù)進(jìn)行?!?/p>

此外,這些器件對(duì)諸如溫度和噪音等物理因素越來越敏感。閾值電壓在不同溫度下響應(yīng)不同,并且靈敏度隨著每個(gè)節(jié)點(diǎn)縮小而增加。其結(jié)果是需要比過去更詳細(xì)的描述。

Rambus公司的首席科學(xué)家Craig Hampel表示:“我們?cè)诟遃t段上做了調(diào)整,起初沒能解決這個(gè)問題。所以,現(xiàn)在如果我們有高Vt,我們會(huì)提高特性描述的級(jí)別。在過去的幾年里,隨著節(jié)點(diǎn)遷移到16nm,我們的特性描述幾乎增加了四倍?!?/p>

在此之后,每個(gè)新節(jié)點(diǎn)的問題也會(huì)越來越嚴(yán)重。但是,增加的特性描述不再只是較低節(jié)點(diǎn)的問題。舊節(jié)點(diǎn)工藝也有許多變體,而且還有更多涉及安全性和可靠性的使用案例,即使在較舊節(jié)點(diǎn)上也需要更多特性描述。

Fraunhofer公司的Jancke表示:“對(duì)于低至110nm以內(nèi)的混合信號(hào)技術(shù)節(jié)點(diǎn),在給定節(jié)點(diǎn)中存在著巨大的多樣性。對(duì)于超低功耗、高功率、高電壓、RF和光學(xué)應(yīng)用、MEMS器件等等,通常有單獨(dú)的技術(shù)版本。另一方面,設(shè)計(jì)師傾向于將SoC的幾個(gè)部分集成到一個(gè)硅片裸片中,這導(dǎo)致了功率集成電路的BCD工藝等組合技術(shù)的興趣和發(fā)展。”

這也使得評(píng)估哪個(gè)IP最有效變得更困難,因?yàn)橐粋€(gè)IP需要與其他IP協(xié)同工作。 所有這些都會(huì)影響上市時(shí)間,整體成本以及功率/性能。甚至更糟糕的是,如果可用選項(xiàng)較少,則可能會(huì)限制器件的功能。

ClioSoft公司的Adhikary表示:“有很多問題需要用IP來解答。如果你想要更高的性能,從9nm節(jié)點(diǎn)獲取IP并將其移動(dòng)到5nm,那么這樣做你能獲得多少面積?為一個(gè)新節(jié)點(diǎn)開發(fā)IP可能需要三到四個(gè)月的時(shí)間。不過,你真的能在面積和性能上獲得好處嗎?如果你每年都要做多次流片,你使用的是什么版本的IP?如果其他人使用該IP,他們是否使用相同的PDK庫?如果你正在將IP與其他IP集成,你確實(shí)需要確保你擁有相同版本的PDK。我們現(xiàn)在更關(guān)注PDK的版本和什么版本的庫正在使用。你需要了解的細(xì)節(jié)越來越多。”

從IP開發(fā)人員的角度來看,這也是有問題的。Synopsys公司的Nandra表示:“這種工作的差異顯然會(huì)出現(xiàn)在更新的技術(shù)版本上。開發(fā)7nm或10nm IP比14nm或28nm需要更長的時(shí)間,而且這項(xiàng)工作通常是原來工作量的兩到四倍?!?/p>

結(jié)論

所有這一切都因新節(jié)點(diǎn)、nodelet和節(jié)點(diǎn)命名約定而變得更加復(fù)雜。代工廠已經(jīng)加大了提供更多數(shù)據(jù)的力度,而且IP供應(yīng)商的特性描述要比過去更多,因?yàn)槊總€(gè)新節(jié)點(diǎn)和nodelet的容限變得更加緊密。

Greenberg表示:“每個(gè)人都從28nm時(shí)代開始學(xué)習(xí),雖然在節(jié)點(diǎn)的生命周期中總會(huì)有工藝方面的進(jìn)步,但代工廠已經(jīng)更好地為IP提供商提供了早期的指導(dǎo),并指導(dǎo)了基本過程及其變體之間的差異。在某些情況下,這允許我們針對(duì)來自同一IP開發(fā)的節(jié)點(diǎn)及其nodelet或多個(gè)后綴工藝的混合信號(hào)IP進(jìn)行開發(fā)。當(dāng)代工廠能夠提前將這些計(jì)劃傳達(dá)給我們時(shí),它有助于我們提供更廣泛的IP,并最終有助于降低成本?!?/p>

但至少在可預(yù)見的將來,管理節(jié)點(diǎn)名稱、數(shù)字和IP版本將變得更加困難。有太多的選擇和潛在的交互作用,還有太多的定義不清或尚未定義的變動(dòng)部分。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 柵極
    +關(guān)注

    關(guān)注

    1

    文章

    168

    瀏覽量

    20954
  • 擴(kuò)展器
    +關(guān)注

    關(guān)注

    0

    文章

    129

    瀏覽量

    15188

原文標(biāo)題:工藝節(jié)點(diǎn)的戰(zhàn)國時(shí)代

文章出處:【微信號(hào):icbank,微信公眾號(hào):icbank】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    德州儀器:功率密度基礎(chǔ)技術(shù)簡介

    為了更好地理解對(duì)功率密度的關(guān)注,讓我們看看實(shí)現(xiàn)高功率密度所需的條件。即使是外行也能看出,效率、尺寸和功率密度之間的特殊關(guān)系是顯而易見的。
    發(fā)表于 08-20 11:12 ?1444次閱讀
    德州儀器:<b class='flag-5'>功率密度</b>基礎(chǔ)技術(shù)簡介

    功率密度權(quán)衡——開關(guān)頻率與熱性能

    電子發(fā)燒友網(wǎng)報(bào)道(文/李寧遠(yuǎn))電源模塊功率密度越來越高是行業(yè)趨勢(shì),每一次技術(shù)的進(jìn)步都可以讓電源模塊尺寸減小或者讓功率輸出能力提高。隨著技術(shù)的不斷發(fā)展,電源模塊的尺寸會(huì)越來越小。功率密度
    的頭像 發(fā)表于 12-26 09:30 ?2553次閱讀

    怎么測量空間中某點(diǎn)的電磁功率功率密度)?

    怎么測量天線輻射下空間中某點(diǎn)的電磁功率功率密度)?
    發(fā)表于 10-16 16:32

    什么是功率密度?如何實(shí)現(xiàn)高功率密度?

    什么是功率密度?功率密度的發(fā)展史如何實(shí)現(xiàn)高功率密度
    發(fā)表于 03-11 06:51

    什么是功率密度?限制功率密度的因素有哪些?

    什么是功率密度?限制功率密度的因素有哪些?
    發(fā)表于 03-11 08:12

    功率密度的解決方案

    如果您想根據(jù)功率密度比較電源,則需要對(duì)這個(gè)簡單的定義作出充分的說明。這里的輸出功率是指轉(zhuǎn)換器在最壞的環(huán)境條件下可以提供的連續(xù)輸出功率。環(huán)境溫度、最大可接受外殼溫度、方向、海拔高度和預(yù)期壽命都可能
    發(fā)表于 11-07 06:45

    功率密度的基礎(chǔ)技術(shù)簡介

    功率密度在現(xiàn)代電力輸送解決方案中的重要性和價(jià)值不容忽視。 為了更好地理解高功率密度設(shè)計(jì)的基本技術(shù),在本文中,我將研究高功率密度解決方案的四個(gè)重要方面: 降低損耗 最優(yōu)拓?fù)浜涂刂七x擇 有效的散熱 通過
    的頭像 發(fā)表于 10-20 15:01 ?871次閱讀

    功率密度的解決方案詳細(xì)說明

    功率密度在現(xiàn)代電力輸送解決方案中的重要性和價(jià)值不容忽視。為了更好地理解高功率密度設(shè)計(jì)的基本技術(shù),在本文中,我將研究高功率密度解決方案的四個(gè)重要方面:降低損耗,最優(yōu)拓?fù)浜涂刂七x擇,有效的散熱,通過機(jī)電
    發(fā)表于 11-19 15:14 ?11次下載
    <b class='flag-5'>功率密度</b>的解決方案詳細(xì)說明

    探究功率密度基礎(chǔ)技術(shù)

    功率密度在現(xiàn)代電力輸送解決方案中的重要性和價(jià)值不容忽視。 為了更好地理解高功率密度設(shè)計(jì)的基本技術(shù),在本文中,我將研究高功率密度解決方案的四個(gè)重要方面: 降低損耗 最優(yōu)拓?fù)浜涂刂七x擇 有效
    的頭像 發(fā)表于 01-14 17:10 ?1980次閱讀

    基于GaN功率器件的大功率和高功率密度EV逆變器

    提高功率密度的路線圖從降低傳導(dǎo)動(dòng)態(tài)損耗開始。與碳化硅相比,氮化鎵可以顯著降低動(dòng)態(tài)損耗,因此可以降低整體損耗。因此,這是未來實(shí)現(xiàn)高功率密度的一種方法。
    發(fā)表于 07-26 10:18 ?670次閱讀

    功率密度基礎(chǔ)技術(shù)簡介

    功率密度基礎(chǔ)技術(shù)簡介
    發(fā)表于 10-31 08:23 ?3次下載
    <b class='flag-5'>功率密度</b>基礎(chǔ)技術(shù)簡介

    如何實(shí)現(xiàn)電機(jī)驅(qū)動(dòng)系統(tǒng)功率密度

    一般電驅(qū)動(dòng)系統(tǒng)以質(zhì)量功率密度指標(biāo)評(píng)價(jià),電機(jī)本體以有效比功率指標(biāo)評(píng)價(jià),逆變器以體積功率密度指標(biāo)評(píng)價(jià);一般乘用車動(dòng)力系統(tǒng)以功率密度指標(biāo)評(píng)價(jià),而商用車動(dòng)力系統(tǒng)以扭矩
    的頭像 發(fā)表于 10-31 10:11 ?4903次閱讀

    功率器件的功率密度

    功率半導(dǎo)體注定要承受大的損耗功率、高溫和溫度變化。提高器件和系統(tǒng)的功率密度功率半導(dǎo)體重要的設(shè)計(jì)目標(biāo)。
    的頭像 發(fā)表于 02-06 14:24 ?1875次閱讀
    <b class='flag-5'>功率</b>器件的<b class='flag-5'>功率密度</b>

    如何提高系統(tǒng)功率密度

    功率器件領(lǐng)域,除了圍繞傳統(tǒng)硅器件本身做文章外,材料的創(chuàng)新有時(shí)也會(huì)帶來巨大的性能提升。比如,在談?wù)?b class='flag-5'>功率密度時(shí),GaN(氮化鎵)憑借零反向復(fù)原、低輸出電荷和高電壓轉(zhuǎn)換率等突出優(yōu)勢(shì),能夠幫助廠商大幅提升系統(tǒng)
    的頭像 發(fā)表于 05-18 10:56 ?1231次閱讀
    如何提高系統(tǒng)<b class='flag-5'>功率密度</b>

    功率半導(dǎo)體冷知識(shí):功率器件的功率密度

    功率半導(dǎo)體冷知識(shí):功率器件的功率密度
    的頭像 發(fā)表于 12-05 17:06 ?771次閱讀
    <b class='flag-5'>功率</b>半導(dǎo)體冷知識(shí):<b class='flag-5'>功率</b>器件的<b class='flag-5'>功率密度</b>
    RM新时代网站-首页