RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA會(huì)取代DSP嗎?FPGA與DSP區(qū)別介紹

姚小熊27 ? 來(lái)源:網(wǎng)絡(luò)整理 ? 2018-05-31 09:51 ? 次閱讀

FPGA會(huì)取代DSP嗎?

DSP這幾年有點(diǎn)背,逐漸遠(yuǎn)離主流話題,所以有人就有了這樣的問(wèn)題:DSP會(huì)被FPGA取代嗎?小編總結(jié)了各個(gè)網(wǎng)友的回答:

網(wǎng)友一:獨(dú)立的DSP不會(huì)被FPGA替代,但是會(huì)被增強(qiáng)了信號(hào)處理功能的ARM處理器替代。現(xiàn)在基本已經(jīng)是這個(gè)趨勢(shì),DSP變成ARM的一個(gè)協(xié)處理器。FPGA會(huì)擠壓掉DSP的一部分高速信號(hào)處理的市場(chǎng)。

網(wǎng)友二:在高端領(lǐng)域基本都用FPGA了。通訊、雷達(dá)、視覺(jué)、航空都是如此。DSP由于性能和靈活性比FPGA差太多,只能往低端領(lǐng)域滲透。說(shuō)個(gè)不中聽(tīng)的話DSP就是貴一點(diǎn)、快一點(diǎn)的單片機(jī),大部分DSP還沒(méi)目前手機(jī)上的多核arm快,你自己實(shí)際(注意是實(shí)際不是理論)寫(xiě)個(gè)算法一測(cè)便知。另外DSP的優(yōu)化也很浪費(fèi)時(shí)間,有這個(gè)功夫還不如用gpu了,比DSP不知道快多少倍。性能能和FPGA能拼的只有g(shù)pu。但是目前的嵌入式gpu內(nèi)存帶寬和輸出延遲嚴(yán)重拖后腿,功耗發(fā)熱巨高,所以目前FPGA才是嵌入式高端領(lǐng)域的王者。

網(wǎng)友三:DSP只是一種技術(shù),硬件上的DSP,可以說(shuō)是一種稱(chēng)謂。傳統(tǒng)意義上的DSP遲早是要退出江湖的。因?yàn)橥ㄓ眉軜?gòu)目前基本已經(jīng)滿足設(shè)計(jì)需求了。

看來(lái)也沒(méi)什么確切的答案。

FPGA會(huì)取代DSP嗎?FPGA與DSP區(qū)別介紹

FPAG的結(jié)構(gòu)特點(diǎn)

片內(nèi)有大量的邏輯門(mén)和觸發(fā)器,多為查找表結(jié)構(gòu),實(shí)現(xiàn)工藝多為SRAM。規(guī)模大,集成度高,處理速度快,執(zhí)行效率高。能完成復(fù)雜的時(shí)序邏輯設(shè)計(jì),且編程靈活,方便,簡(jiǎn)單,可多次重復(fù)編程。許多FPAG可無(wú)限重復(fù)編程。利用重新配置可減少硬件的開(kāi)銷(xiāo)。缺點(diǎn)是:掉電后一般會(huì)丟失原有邏輯配置;時(shí)序難規(guī)劃;不能處理多事件;不適合條件操作。

FPGA的優(yōu)勢(shì)

1)通信高速接口設(shè)計(jì)。FPGA可以用來(lái)做高速信號(hào)處理,一般如果AD采樣率高,數(shù)據(jù)速率高,這時(shí)就需要FPGA對(duì)數(shù)據(jù)進(jìn)行處理,

比如對(duì)數(shù)據(jù)進(jìn)行抽取濾波,降低數(shù)據(jù)速率,使信號(hào)容易處理,傳輸,存儲(chǔ)。

2)數(shù)字信號(hào)處理。包括圖像處理,雷達(dá)信號(hào)處理,醫(yī)學(xué)信號(hào)處理等。優(yōu)勢(shì)是實(shí)時(shí)性好,用面積換速度,比CPU快的多。

3)更大的并行度。這個(gè)主要是通過(guò)并發(fā)和流水兩種技術(shù)實(shí)現(xiàn)。并發(fā)是指重復(fù)分配計(jì)算資源,使得多個(gè)模塊之間可以同時(shí)獨(dú)立進(jìn)行計(jì)算。

FPGA的并發(fā)可以在不同邏輯功能之間進(jìn)行,而不局限于同時(shí)執(zhí)行相同的功能。流水是通過(guò)將任務(wù)分段,段與段之間同時(shí)執(zhí)行。其實(shí)這一點(diǎn)和CPU相似,只是CPU是指令間的流水而FPGA是任務(wù)間流水或者我們可以說(shuō)是線程間流水。

利用硬件并行的優(yōu)勢(shì),F(xiàn)PGA打破了順序執(zhí)行的模式,在每個(gè)時(shí)鐘周期內(nèi)完成更多的處理任務(wù),超越了數(shù)字信號(hào)處理器(DSP)的運(yùn)算能力。

FPGA會(huì)取代DSP嗎?FPGA與DSP區(qū)別介紹

DSP的基本結(jié)構(gòu)和特征

編程DSP芯片是一種具有特殊結(jié)構(gòu)的微處理器,為了達(dá)到快速進(jìn)行數(shù)字信號(hào)處理的目的,DSP芯片一般都采用特殊的軟硬件結(jié)構(gòu):

(1)哈佛結(jié)構(gòu)

DSP采用了哈佛結(jié)構(gòu),將存儲(chǔ)器空間劃分成兩個(gè),分別存儲(chǔ)程序和數(shù)據(jù)。它們有兩組總線連接到處理器核,允許同時(shí)對(duì)它們進(jìn)行訪問(wèn),每個(gè)存儲(chǔ)器獨(dú)立編址,獨(dú)立訪問(wèn)。這種安排將處理器的數(shù)據(jù)吞吐率加倍,更重要的是同時(shí)為處理器核提供數(shù)據(jù)與指令。在這種布局下,DSP得以實(shí)現(xiàn)單周期的MAC指令。

在哈佛結(jié)構(gòu)中,由于程序和數(shù)據(jù)存儲(chǔ)器在兩個(gè)分開(kāi)的空間中,因此取指和執(zhí)行能完全重疊運(yùn)行。

(2)流水線

與哈佛結(jié)構(gòu)相關(guān),DSP芯片廣泛采用2-6級(jí)流水線以減少指令執(zhí)行時(shí)間,從而增強(qiáng)了處理器的處理能力。這可使指令執(zhí)行能完全重疊,每個(gè)指令周期內(nèi),不同的指令都處于激活狀態(tài)。

(3)獨(dú)立的硬件乘法器

在實(shí)現(xiàn)多媒體功能及數(shù)字信號(hào)處理的系統(tǒng)中,算法的實(shí)現(xiàn)和數(shù)字濾波都是計(jì)算密集型的應(yīng)用。在這些場(chǎng)合,乘法運(yùn)算是數(shù)字處理的重要組部分,是各種算法實(shí)現(xiàn)的基本元素之一。乘法的執(zhí)行速度越快,DSP處理器的性能越高。相比與一般的處理器需要30-40個(gè)指令周期,DSP芯片的特征就是有一個(gè)專(zhuān)用的硬件乘法器,乘法可以在一個(gè)周期內(nèi)完成。

(4)特殊的DSP指令

DSP的另一特征是采用特殊的指令,專(zhuān)為數(shù)字信號(hào)處理中的一些常用算法優(yōu)化。這些特殊指令為一些典型的數(shù)字處理提供加速,可以大幅提高處理器的執(zhí)行效率。使一些高速系統(tǒng)的實(shí)時(shí)數(shù)據(jù)處理成為可能。

(5)獨(dú)立的DMA總線和控制器

有一組或多組獨(dú)立的DMA總線,與CPU的程序、數(shù)據(jù)總線并行工作。在不影響CPU工作的條件下,DMA的速度已經(jīng)達(dá)到800MB/S以上。這在需要大數(shù)據(jù)量進(jìn)行交換的場(chǎng)合可以減小CPU的開(kāi)銷(xiāo),提高數(shù)據(jù)的吞吐率。提高系統(tǒng)的并行執(zhí)行能力。

(6)多處理器接口

使多個(gè)處理器可以很方便的并行或串行工作以提高處理速度。

(7)JTAG(JointTestActionGroup)標(biāo)準(zhǔn)測(cè)試接口(IEEE1149標(biāo)準(zhǔn)接口)。

便于對(duì)DSP作片上的在線仿真和多DSP條件下的調(diào)試。

(8)快速的指令周期

哈佛結(jié)構(gòu),流水線操作,專(zhuān)用的硬件乘法器,特殊的DSP指令再加上集成電路的優(yōu)化設(shè)計(jì),可是DSP芯片的指令周期在10ns以下??焖俚闹噶钪芷诳梢允笵SP芯片能夠?qū)崟r(shí)實(shí)現(xiàn)許多DSP應(yīng)用。

FPGA與DSP區(qū)別介紹

總的來(lái)說(shuō),F(xiàn)PGA與DSP的區(qū)別主要是對(duì)處理數(shù)據(jù)速率的區(qū)別:

DSP適用于系統(tǒng)較低取樣速率、低數(shù)據(jù)率、多條件操作、處理復(fù)雜的多算法任務(wù)、使用C語(yǔ)言編程、系統(tǒng)使用浮點(diǎn)。適合于較低采樣速率下多條件進(jìn)程、特別是復(fù)雜的多算法任務(wù)。

FPAG適用于系統(tǒng)高速取樣速率、高數(shù)據(jù)率、框圖方式編程、處理任務(wù)固定或重復(fù)、使用定點(diǎn)。) 、適合于高速采樣頻率下,特別是任務(wù)比較固定或重復(fù)的情況以及試制樣機(jī)、系統(tǒng)開(kāi)發(fā)的場(chǎng)合。

現(xiàn)在常用的軟件無(wú)線電平臺(tái)就是利用FPGA+DSP+ARM的結(jié)構(gòu),F(xiàn)PGA主要對(duì)高速數(shù)據(jù)進(jìn)行預(yù)處理,降低數(shù)據(jù)的速率,然后將數(shù)據(jù)送給DSP,去實(shí)現(xiàn)復(fù)雜的算法,ARM主要用來(lái)做顯示控制。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    553

    文章

    7987

    瀏覽量

    348741
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21729

    瀏覽量

    602984
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    一文了解FPGADSP區(qū)別、特點(diǎn)及用途

    FPGA是一種可編程的硅芯片,DSP是數(shù)字信號(hào)處理,當(dāng)系統(tǒng)設(shè)計(jì)人員在項(xiàng)目的架構(gòu)設(shè)計(jì)階段就面臨到底采用FPGA還是DSP的重要問(wèn)題。本文將首先分別介紹
    發(fā)表于 09-01 10:15 ?3w次閱讀

    FPGA會(huì)取代DSP嗎?FPGADSP區(qū)別介紹

    DSP這幾年有點(diǎn)背,逐漸遠(yuǎn)離主流 話題 ,所以有人就有了這樣的問(wèn)題:DSP會(huì)被FPGA取代嗎? 網(wǎng)友一:獨(dú)立的DSP不會(huì)被
    的頭像 發(fā)表于 11-29 10:25 ?5495次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>會(huì)</b><b class='flag-5'>取代</b><b class='flag-5'>DSP</b>嗎?<b class='flag-5'>FPGA</b>與<b class='flag-5'>DSP</b><b class='flag-5'>區(qū)別介紹</b>

    FPGA DSP ARM 的區(qū)別

    FPGA DSP ARM 的區(qū)別
    發(fā)表于 08-06 14:53

    ARM、DSP、FPGA區(qū)別

    ARM、DSPFPGA區(qū)別
    發(fā)表于 08-16 23:09

    FPGADSP區(qū)別

    FPGA是一種可編程的硅芯片,DSP是數(shù)字信號(hào)處理,當(dāng)系統(tǒng)設(shè)計(jì)人員在項(xiàng)目的架構(gòu)設(shè)計(jì)階段就面臨到底采用FPGA還是DSP的重要問(wèn)題。本文將首先分別介紹
    發(fā)表于 05-07 01:28

    獨(dú)立的DSP會(huì)被FPGA替代嗎

    這幾年有點(diǎn)背,逐漸遠(yuǎn)離主流話題,所以有人就有了這樣的問(wèn)題:DSP會(huì)被FPGA取代嗎?小編總結(jié)了各個(gè)網(wǎng)友的回答:  網(wǎng)友一:獨(dú)立的DSP不會(huì)被FPGA
    發(fā)表于 07-16 08:12

    ARM/DSP/FPGA區(qū)別是什么?

    ARM/DSP/FPGA區(qū)別是什么?
    發(fā)表于 11-05 07:32

    ARM、MCU、DSP、FPGA、SoC的區(qū)別是什么

    STM32學(xué)習(xí)筆記①ARM、MCU、DSP、FPGA、SoC各是什么?區(qū)別是什么?(轉(zhuǎn))ARM、MCU、DSP、FPGA、SoC的比較CMS
    發(fā)表于 12-09 07:08

    ARM、DSP、FPGA區(qū)別與特點(diǎn)

    ARM、DSP、FPGA的特點(diǎn)和區(qū)別 ARM(Advanced RISC Machines)是微處理器行業(yè)的一家知名企業(yè),設(shè)計(jì)了大量高性能、廉價(jià)、耗能低的RISC處理器、相關(guān)技術(shù)及軟 件。ARM架構(gòu)是面向低預(yù)
    發(fā)表于 05-06 16:35 ?8063次閱讀

    ARM、DSP、FPGA的技術(shù)特點(diǎn)和區(qū)別

    ARM、DSP、FPGA的技術(shù)特點(diǎn)和區(qū)別
    發(fā)表于 09-03 21:41 ?2386次閱讀

    ARM、DSPFPGA區(qū)別

    電子發(fā)燒友為您提供了ARM、DSPFPGA三者的定義與其之間的區(qū)別!
    發(fā)表于 06-23 10:34 ?4048次閱讀

    FPGA與ARM、DSP區(qū)別

    FPGA與ARM、DSP區(qū)別
    發(fā)表于 03-15 08:00 ?9次下載

    最新FPGADSP性能介紹

    今天,FPGA越來(lái)越多地應(yīng)用在多種DSP中。我們預(yù)計(jì)這一趨勢(shì)在未來(lái)幾年會(huì)更加明顯。美國(guó)調(diào)查機(jī)構(gòu)Berkeley設(shè)計(jì)技術(shù)公司做了上述預(yù)測(cè)。以Xilinx和Altera為主的兩大FPGA廠商多年前就涉足
    發(fā)表于 11-06 13:58 ?7次下載
    最新<b class='flag-5'>FPGA</b>的<b class='flag-5'>DSP</b>性能<b class='flag-5'>介紹</b>

    FPGADSP有哪些區(qū)別、特點(diǎn)及用途?

    FPGA是一種可編程的硅芯片,DSP是數(shù)字信號(hào)處理,當(dāng)系統(tǒng)設(shè)計(jì)人員在項(xiàng)目的架構(gòu)設(shè)計(jì)階段就面臨到底采用FPGA還是DSP的重要問(wèn)題。本文將首先分別介紹
    發(fā)表于 09-29 16:43 ?3.1w次閱讀

    MCU、DSPFPGA區(qū)別

    MCU(Microcontroller Unit)、DSP(Digital Signal Processor)和FPGA(Field-Programmable Gate Array)是嵌入式系統(tǒng)中常見(jiàn)的三種處理器類(lèi)型,它們之間有以下主要
    的頭像 發(fā)表于 10-26 10:12 ?4962次閱讀
    RM新时代网站-首页