FPGA發(fā)展到今天,SerDes (Serializer - Deserializer) 基本上是標配了。從PCI到PCI Express,從ATA到SATA,從并行ADC接口到JESD204,從RIO到Serial RIO,……等等,都是在借助SerDes來提高性能。SerDes是非常復雜的數(shù)?;旌显O(shè)計,用戶手冊的內(nèi)容只是描述了森林里面的一棵小樹,并不能夠解釋SerDes是怎么工作的。而本文也主要是基于Lattice ECP3和ECP5 的SerDes UG,來簡單地介紹一下Lattice ECP3&ECP5 SerDes的一些基本特性。
廢話不多說,進入正題。
Lattice的ECP3/ECP5系列FPGA內(nèi)部集成了SerDes/PCS的硬核(Hard Core),其速率最高可達3.2Gbps,而ECP5-5G系列的SerDes最高可達5Gbps。Lattice的SerDes是基于CML信號的,借助 PCS(物理編碼子層,Physical Coding Sublayer)可以支持PCI Express、JESD204A/B、SD-SDI、HD-SDI、3G-SDI、GbE、CPRI、Gigabit Ethernet (1GbE and SGMII)和XAUI等多種串行通信協(xié)議,具體如下圖所示。
就PCIe(PCI Express)而言,ECP3/ECP5可支持1.0/1.1版本(2.5Gbps),而ECP5-5G還可支持2.0版本(5Gbps)。借助Lattice提供的PCIe相關(guān)的IP(Endpoint&Root),可以快速的完成基于FPGA的PCIe設(shè)備的開發(fā)。
Lattice ECP3,ECP5(ECP5-5G)的SerDes/PCS結(jié)構(gòu)基本相同,區(qū)別主要在于ECP5將兩個SerDes/PCS通道合并到一個叫做DCU的模塊中去。ECP5的每一個DCU均包含一個AUX通道(以及TxPLL),而ECP3每四個SerDes/PCS通道才包含一個AUX通道。ECP3和ECP5的結(jié)構(gòu)圖分別如下圖所示:
其中,ECP5的SerDes/PCS的單個通道的詳細結(jié)構(gòu)圖如下圖所示:
ECP5的SerDes時鐘結(jié)構(gòu)圖如下:
注:本文只是對Lattice ECP3/ECP5器件中的SerDes/PCS進行了簡要的介紹,具體還請閱讀參考閱讀中的相關(guān)UG。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
原文標題:【博文連載】PCIe掃盲——Lattice ECP3/ECP5 SerDes簡介
文章出處:【微信號:ChinaAET,微信公眾號:電子技術(shù)應用ChinaAET】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
相關(guān)推薦
萊迪思宣布推出適用于小型基站、微型服務(wù)器、寬帶連接、工業(yè)視頻等領(lǐng)域的低成本、低功耗、小尺寸的ECP5 FPGA產(chǎn)品。
發(fā)表于 04-29 18:30
?1287次閱讀
Lattice-ECP3想實現(xiàn)雙程序的動態(tài)加載,現(xiàn)在了解的信息如下: 1.ECP3的配置管腳中,CFG[2:0]配置為010時,可設(shè)置為SPIm模式,該模式加載程序為DUAL BOOT。實現(xiàn)流程大致
發(fā)表于 09-28 10:17
本人是剛?cè)肟拥牟锁B,使用的是lattice公司的ECP3芯片,現(xiàn)在想要設(shè)計驅(qū)動點亮液晶顯示屏,但是不知道怎么下手,求大佬指導下設(shè)計思路,感激不盡。
發(fā)表于 05-16 11:35
各位大俠有沒有LATTICE ECP3 的開發(fā)板資料或者是相關(guān)PCB原理圖,最好是帶4個DDR3的,求分享呀
發(fā)表于 09-12 01:41
還需要針對低功耗和低成本運算進行優(yōu)化,并為設(shè)計工程師提供業(yè)界領(lǐng)先的超小尺寸封裝。在本文中,我們將為您介紹ECP5?和LatticeECP3? FPGA如何為嵌入式設(shè)計實現(xiàn)協(xié)處理和互連解
發(fā)表于 10-21 11:53
Lattice ECP-35FN672,好東西,喜歡的朋友可以下載來學習。
發(fā)表于 02-17 15:20
?0次下載
Lattice EC-ECP Std Eval Board Rev B - TSK51
發(fā)表于 02-22 15:55
?0次下載
Lattice ECP_EC數(shù)據(jù)手冊
發(fā)表于 12-29 11:39
?0次下載
、寬帶接入、工業(yè)視頻等大批量應用。ECP5產(chǎn)品系列打破陳規(guī),提供基于SERDES的解決方案,幫助設(shè)計者快速添加功能和特性輔助ASIC和ASSP設(shè)計,降低開發(fā)風險,迅速克服產(chǎn)品上市時間帶來的挑戰(zhàn)。 萊迪思優(yōu)化了ECP5系列產(chǎn)品架構(gòu)
發(fā)表于 02-11 13:32
?2616次閱讀
lattice公司的ECP5/ECP5-5G FPGA系列提供了高性能特性如增強DSP架構(gòu),高速SERDES和高速源同步接口,采用40nm技術(shù),使得
發(fā)表于 04-06 10:19
?1.2w次閱讀
Lattice公司的ECP5/ECP5-5G系列FPGA具有高性能的特性如增強的DSP架構(gòu),高速SERDES和高速源同步接口,FPGA查找表達84K邏輯單元,高達365個I/O,并提供
發(fā)表于 04-10 14:32
?2633次閱讀
Lattice公司的ECP5-5G系列是低成本低功耗小尺寸的FPGA系列產(chǎn)品,提供高性能特性如增強的DSP架構(gòu),高速SERDES和高速源同步接口,以及高達84K邏輯單元的查找表(LUT),支持高達
發(fā)表于 04-17 03:38
?4803次閱讀
萊迪思半導體公司推出基于全新ECP5-5G器件的IP和解決方案,該器件是公司低功耗、小尺寸ECP5互連FPGA產(chǎn)品系列的最新成員,適用于工業(yè)和通信應用。該產(chǎn)品可在各類應用
發(fā)表于 07-31 09:03
?1474次閱讀
,以及Lattice ECP3 AMC評估板和接口板的主要特性,電路圖以及材料清單(BOM). The LatticeECP3 (EConomy Plus Third generation) family of FPGA d
發(fā)表于 02-13 16:41
?1197次閱讀
關(guān)鍵詞:AMC , ECP3 , FPGA Lattice公司的LatticeECP3 FPGA系列可提供高性能特性如增強的DSP架構(gòu),高速SERDES和高速源同步接口。Lattice
發(fā)表于 02-13 17:37
?774次閱讀
評論