RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

上拉電阻的作用原理

工程師 ? 來源:網(wǎng)絡(luò)整理 ? 作者:h1654155205.5246 ? 2018-08-30 18:33 ? 次閱讀

上拉電阻

上拉電阻,就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。上拉電阻一般是一端接電源,一端接芯片管腳的電路中的電阻,下拉電阻一般是指一端接芯片管腳一端接地的電阻。上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。下拉同理。也是將不確定的信號通過一個電阻鉗位在低電平。

上拉電阻的作用

1、當TTL電路驅(qū)動CMOS電路時,如果電路輸出的高電平低于CMOS電路的最低高電平(一般為3.5伏), 這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

2、OC門電路必須使用上拉電阻,以提高輸出的高電平值。

3、為增強輸出引腳的驅(qū)動能力,有的單片機管腳上也常使用上拉電阻。

4、在CMOS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻以降低輸入阻抗, 提供泄荷通路。

5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限,增強抗干擾能力。

6、提高總線的抗電磁干擾能力,管腳懸空就比較容易接受外界的電磁干擾。

7、長線傳輸中電阻不匹配容易引起反射波干擾,加上、下拉電阻是電阻匹配,有效的抑制反射波干擾。

上拉電阻的原理

數(shù)字電路通電初期,由于輸出狀態(tài)的高電平及低電平具有不確定性,為了能夠讓電路狀態(tài)正確,所以需要上拉或下拉電阻,將不確定的電路狀態(tài)穩(wěn)定下來。

上拉電阻就是就是將電阻接在該電源的狀態(tài)口即可,簡單的講就是將高的電壓加到該點,該店的電位即升高即可。而下拉電阻則是講電阻接到負極上,也有數(shù)字接地的情況。當輸入端口信號因為電路形式的不同而變化,該變化會反饋到輸出口,從而輸出口獲取一個狀態(tài),本來應(yīng)該完成的任務(wù),但是輸入口此時無信號,而輸出端卻依然是該狀態(tài)。

上拉電阻的作用原理

上拉電阻典型電阻電路分享

上拉電阻的作用原理

圖2-119所示是上拉電阻電路。這是數(shù)字電路中的反相器,當反相器輸入端Ui沒有輸入低電平時,上拉電阻R1可以使反相器輸入端穩(wěn)定地處于高電平狀態(tài),防止了可能出現(xiàn)的低電平干擾使反相器出現(xiàn)誤動作。

如果沒有上拉電阻R1,反相器輸入端懸空,外界的低電平干擾很容易從輸入端加入到反相器中,從而引起反相器朝輸出高電平方向翻轉(zhuǎn)的誤動作。

在接入上拉電阻R1后,電源電壓為+5V時,上拉電阻R1一般取值在4.7~10千歐之間,上拉電阻R1使輸入端為高電平狀態(tài),沒有足夠的低電平觸發(fā),反相器不會翻轉(zhuǎn),達到抗干擾的目的。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電阻
    +關(guān)注

    關(guān)注

    86

    文章

    5507

    瀏覽量

    171919
  • 上拉電阻
    +關(guān)注

    關(guān)注

    5

    文章

    359

    瀏覽量

    30606
收藏 人收藏

    評論

    相關(guān)推薦

    如何計算上電阻的值

    ,但在對性能有更高要求或特定條件下,則需要通過更為精確的計算來確定電阻值。本文將詳細介紹如何計算上電阻的值。 首先,我們需要理解
    的頭像 發(fā)表于 09-09 17:20 ?470次閱讀

    電路設(shè)計基礎(chǔ):電阻、下拉電阻分析

    。 在數(shù)字電路中不用的輸入腳都要接固定電平,通過1k電阻接高電平或接地。 1、定義 就是將不確定的信號通過一個電阻嵌位在高電平,電阻同時
    發(fā)表于 08-22 13:59

    求助,關(guān)于GPIO4和GPIO5電阻問題求解

    無上,其他的 GPIO 口均有。 由于是內(nèi)部配置,所以如需下拉,需外部加下拉方式或者加一個三級管的反相電路。 PS: GPIO不
    發(fā)表于 07-19 14:06

    電阻和下拉電阻的用處和區(qū)別介紹

    電阻和下拉電阻是電子電路設(shè)計中常用的兩種電阻。盡管它們有共同點,例如影響電路的阻抗特性和限制電流流過電路的能力,但它們的工作原理和應(yīng)用場
    的頭像 發(fā)表于 05-02 15:18 ?4760次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和下拉<b class='flag-5'>電阻</b>的用處和區(qū)別介紹

    電阻如何實現(xiàn)低功耗設(shè)計

    電阻有助于降低系統(tǒng)的總功耗,同時保持電路的功能性和穩(wěn)定性。那么電阻如何實現(xiàn)低功耗設(shè)計呢?
    的頭像 發(fā)表于 05-02 15:00 ?964次閱讀

    電阻作用是什么

    電阻是一種用于保證輸入信號為預(yù)期邏輯電平的電阻元件。
    的頭像 發(fā)表于 05-02 14:51 ?3677次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>的<b class='flag-5'>作用</b>是什么

    STM32cubemx在開漏和推挽輸出模式下電阻和下拉電阻有什么作用和區(qū)別?

    只配置過輸入的時候和下拉電阻。不知道在開漏和推挽輸出模式下電阻和下拉
    發(fā)表于 03-27 07:20

    STM32H723的USB內(nèi)嵌DP電阻如何控制?

    我在使用STM32H723ZGT6的USB功能時先采用了內(nèi)部USB控制器+外部電阻的方式,把板子接入電腦可以檢測到設(shè)備插入,我看到H723有內(nèi)部的
    發(fā)表于 03-07 07:21

    電阻和下拉電阻是什么

    就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。而下拉電阻是直接接到地上,接
    發(fā)表于 02-29 12:39 ?3929次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和下拉<b class='flag-5'>電阻</b>是什么

    請為cx3的io口沒有內(nèi)部電阻或下拉電阻嗎?

    ,CyU3PGpioSetValue,在配置參數(shù)里CyU3PGpioSimpleConfig_t的結(jié)構(gòu)里,沒有看到此io口是否可以配置內(nèi)部或下拉電阻。請為cx3的io口沒有內(nèi)部
    發(fā)表于 02-28 06:25

    IO內(nèi)置電阻的阻值是多少?所有IO都有內(nèi)置電阻么,阻值是否一樣?

    IO內(nèi)置電阻的阻值是多少?所有IO都有內(nèi)置電阻么,阻值是否一樣?
    發(fā)表于 02-21 06:17

    如何確定復(fù)位IC(電壓檢測器)的電阻、電壓浮動呢?

    在此說明由電阻引起的電壓浮動和選擇電阻的方法。
    的頭像 發(fā)表于 02-20 16:37 ?1221次閱讀
    如何確定復(fù)位IC(電壓檢測器)的<b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>、電壓浮動呢?

    電路板中上電阻和下拉電阻所起的作用

    電阻或下拉電阻是電路板維修技術(shù)中的兩個專業(yè)技術(shù)術(shù)語,在分析電路板中的電路控制原理時經(jīng)常會用到上電阻
    的頭像 發(fā)表于 02-03 12:26 ?794次閱讀

    集電極輸出上電阻的缺點

    在晶體管集電極輸出時需要電阻,電阻會導(dǎo)致開關(guān)速度變慢和噪聲增加,這是由于電源對
    發(fā)表于 01-30 13:10
    RM新时代网站-首页