可以使用許多工具來優(yōu)化PLL環(huán)路。 ADIsimCLK是用于ADI時鐘部件的好工具。優(yōu)化相位噪聲和抖動不一定是一回事。
如果在給定的偏移頻率下有一個相位噪聲規(guī)范,那么應該將VCO和參考相位噪聲信息提供給工具,例如ADIsimCLK,并使用它來優(yōu)化閉環(huán)帶寬實現預期目標。該過程實質上是調整閉環(huán)帶寬以折衷參考和VCO相位噪聲。
如果有一個具有抖動規(guī)格,則應調整閉環(huán)帶寬以實現最低抖動,這可能不一定對應于所有偏移頻率的最低相位噪聲。
例如,雖然可以通過擴展閉環(huán)帶寬來實現低近距相位噪聲,但由此產生的抖動可能大于可能的最小抖動,因為環(huán)路跟蹤參考的次數超過了是最佳抖動所必需的??梢酝ㄟ^降低閉環(huán)帶寬來實現更低的抖動,允許PLL在較低的偏移頻率下跟蹤VCO,即使得到的相位噪聲圖可能在閉環(huán)帶寬偏移頻率處顯示更多的峰值。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
相關推薦
作為最重要的設計參數之一,選擇環(huán)路帶寬涉及到抖動、相位噪聲、鎖定時間或雜散之間的平衡。適合抖動的最優(yōu)環(huán)路
發(fā)表于 07-18 14:24
?1.1w次閱讀
相位噪聲轉換到抖動的基本思想就是對相位噪聲曲線進行積分。
發(fā)表于 10-30 16:06
?3961次閱讀
這樣的電路甚至可以利用電源濾波來進一步減小電源噪聲的影響。 怎樣將單元模塊中的相位噪聲和抖動
發(fā)表于 10-13 17:23
做的仍是尋找最優(yōu)環(huán)路帶寬。圖1中,鎖相環(huán)(PLL)與壓控振蕩器(VCO)噪聲交叉處的偏移,BWJIT(約為140kHz)通過減少曲線下方的面積來優(yōu)化
發(fā)表于 08-29 16:02
帶寬器件(用于清除抖動),其后是一個環(huán) 路帶寬較寬的高頻器件。有些現代雙環(huán)路模擬 PLL 集成于單個芯片之上,允許設計師 減少低頻參考抖動,同時還能提供高頻、低
發(fā)表于 10-31 08:00
表示。抖動分為確定性和隨機性抖動。確定性抖動是可識別的干擾信號造成的,這種抖動的幅度有限。總抖動的構成如下:在時域中,
發(fā)表于 06-10 17:38
什么是抖動和相位噪聲?如何區(qū)分抖動和相位噪聲?
發(fā)表于 03-11 07:03
圖1中,鎖相環(huán)(PLL)與壓控振蕩器(VCO)噪聲交叉處的偏移,BWJIT(約為140kHz)通過減少曲線下方的面積來優(yōu)化抖動。 圖1:最優(yōu)
發(fā)表于 11-16 07:56
摘要:這是一篇關于時鐘(CLK)信號質量的應用筆記,介紹如何測量抖動和相位噪聲,包括周期抖動、逐周期抖動和累加
發(fā)表于 04-22 10:16
?4293次閱讀
相對應,彼此之間又有著怎樣的數學關系,這些疑問都將在文中找到答案。 1.相位噪聲與時間抖動概述 相位噪聲
發(fā)表于 10-26 09:48
?3558次閱讀
發(fā)現抖動、相位噪聲、鎖定時間或雜散問題?請檢查鎖相環(huán)的環(huán)路濾波器帶寬
發(fā)表于 11-02 08:16
?15次下載
時鐘抖動使隨機抖動和相位噪聲不再神秘
發(fā)表于 11-07 08:07
?4次下載
作為最重要的設計參數之一,選擇環(huán)路帶寬涉及到抖動、相位噪聲、鎖定時間或雜散之間的平衡。適合抖動的最優(yōu)環(huán)路
發(fā)表于 04-12 10:32
?2775次閱讀
。本文將詳細介紹相位噪聲和時間抖動的定義、關系和測試方法。 首先,我們來了解相位噪聲的概念。相位
發(fā)表于 01-31 09:29
?981次閱讀
鎖相環(huán)(PLL)是一種反饋控制系統(tǒng),它通過比較輸入信號和輸出信號的相位差異,調整輸出信號以實現相位鎖定。在許多應用中,如無線通信、頻率合成和時鐘同步,PLL的性能直接關系到系統(tǒng)的整體性
發(fā)表于 11-06 10:55
?776次閱讀
評論