RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

16nm產(chǎn)品核心技術(shù)及介紹

Xilinx賽靈思官微 ? 來源:djl ? 作者:賽靈思 ? 2019-07-25 09:53 ? 次閱讀

引言

賽靈思 20nm UltraScale 系列的成功為基礎(chǔ),賽靈思現(xiàn)又推出了全新的 16nm UltraScale+ 系列 FPGA、3D ICMPSoC,憑借新型存儲器、3D-on-3D 和多處理SoC(MPSoC)技術(shù),再次領(lǐng)先一代提供了遙遙領(lǐng)先的價值優(yōu)勢。此外,為了實現(xiàn)更高的性能和集成度,UltraScale+ 系列還采用了全新的互聯(lián)優(yōu)化技術(shù)——SmartConnect。這些新的器件進(jìn)一步擴(kuò)展了賽靈思的 UltraScale 產(chǎn)品系列(現(xiàn)在從 20nm 跨越至 16nm FPGA、SoC 和 3D IC 器件),同時利用臺積公司的 16FF+ FinFET 3D 晶體管技術(shù)大幅提升了性能功耗比。 因為該系列是基于業(yè)經(jīng)驗證的 20nm UltraScale 架構(gòu)、Vivado 設(shè)計工具以及全球第一大服務(wù)代工廠臺積公司的 16nmFF+ 技術(shù)而打造的,所以賽靈思為行業(yè)所提供的是具有最低風(fēng)險和最大價值的 FinFET 可編程技術(shù)。

通過系統(tǒng)級的優(yōu)化,UltraScale+ 所提供的價值遠(yuǎn)遠(yuǎn)超過了傳統(tǒng)工藝節(jié)點移植所帶來的價值,系統(tǒng)級性能功耗比相比28nm 器件提升了2 至5 倍,還實現(xiàn)了遙遙領(lǐng)先的系統(tǒng)集成度和智能化,以及最高級別的保密性和安全性。

新擴(kuò)展的賽靈思UltraScale+ FPGA 產(chǎn)品組合包含賽靈思市場領(lǐng)先的Kintex UltraScale+ FPGA、Virtex UltraScale+ FPGA 以及3D IC 系列,而Zynq UltraScale+ 系列則包含業(yè)界首款全可編程MPSoC。憑借該產(chǎn)品組合,賽靈思能滿足各種下一代應(yīng)用需求,包括LTE Advanced 與早期5G無線、Tb 級有線通信、汽車駕駛員輔助系統(tǒng)以及工業(yè)物聯(lián)網(wǎng)IoT)應(yīng)用等。

UltraScale+ FPGA 和3D IC

賽靈思選用了業(yè)界性能最高的 16nm FinFET+ 技術(shù),并與全球首屈一指的服務(wù)代工廠臺積公司(TSMC)攜手合作,臺積公司預(yù)計2015 年有50 項16nmFF+ 客戶芯片將完成流片。采用FinFET,單就平面提升而言,UltraScale+ FPGA 系統(tǒng)的系統(tǒng)級性能功耗比就能提高2倍。

UltraScale+ 產(chǎn)品可解決高強(qiáng)度處理任務(wù)中最大的瓶頸問題:存儲器接口問題。這些新型存儲器增強(qiáng)型可編程器件包涵UltraRAM,容量高達(dá)432Mb。UltraRAM 可提供最佳系統(tǒng)功耗、靈活性和可預(yù)見的性能,同時能取代外部存儲器,從而降低系統(tǒng)材料清單(BOM)總成本。采用UltraRAM,不僅能讓典型設(shè)計的系統(tǒng)級性能功耗比提升至少25%,而且還能大幅提升存儲器密集型設(shè)計的性能、顯著降低功耗及材料清單(BOM)成本。

賽靈思專門針對FPGA 開發(fā)了一項基于工具的互聯(lián)優(yōu)化技術(shù)SmartConnect。這項技術(shù)能夠根據(jù)特定設(shè)計的吞吐量、時延和面積要求自動優(yōu)化互聯(lián),同時提供最佳性能功耗比,從而解決系統(tǒng)級IP互聯(lián)瓶頸。SmartConnect 還能智能連接不同接口類型,根據(jù)特定應(yīng)用要求匹配合適的互聯(lián)方案。僅憑這項技術(shù)就能提升系統(tǒng)級性能功耗比和縮減面積20% 到30%。

高端UltraScale+ 系列集合了3D 晶體管和賽靈思第三代3D IC 的組合功耗優(yōu)勢。正如FinFET 相比平面晶體管實現(xiàn)性能功耗比非線性提升一樣,3D IC 相比單芯片器件也能實現(xiàn)系統(tǒng)集成度和帶寬功耗比的非線性提升。

16nm產(chǎn)品核心技術(shù)及介紹

Zynq UltraScale+ MPSoC

賽靈思正在推出異構(gòu)MPSoC 領(lǐng)域又一項業(yè)界首創(chuàng)技術(shù),那就是全可編程UltraScale MPSoC 架構(gòu)。UltraScale MPSoC 架構(gòu)通過虛擬化支持可提供32 位到64 位的處理器可擴(kuò)展性;軟和硬引擎的結(jié)合可實現(xiàn)實時控制、圖形/ 視頻處理,把波形和包處理與新一代互聯(lián)和存儲器、高級電源管理及其他技術(shù)增強(qiáng)功能相結(jié)合,能實現(xiàn)多種不同級別的保密性、安全性和可靠性。這些新架構(gòu)元素結(jié)合Vivado 設(shè)計套件和抽象設(shè)計環(huán)境,不僅能顯著簡化編程工作,而且還可大幅提高生產(chǎn)力。

全新的Zynq UltraScale+ MPSoC 通過部署上述所有UltraScale+ FPGA 技術(shù),不僅能實現(xiàn)前所未有的異構(gòu)多處理,而且還能夠?qū)崿F(xiàn)“為合適任務(wù)提供合適引擎”。這些新器件相對于此前解決方案可將系統(tǒng)級性能功耗比提升約5 倍。位于處理子系統(tǒng)中心的是64 位四核ARM Cortex-A53處理器,能實現(xiàn)硬件虛擬化和非對稱處理,并全面支持ARM TrustZone。

處理子系統(tǒng)還包括支持確定性操作(deterministic operation)的雙核ARM Cortex-R5 實時處理器,從而可確保實時響應(yīng)、高吞吐量和低時延,實現(xiàn)最高級別的安全性和可靠性。單獨的安全單元可實現(xiàn)軍事級的安全解決方案,諸如安全啟動、密鑰與庫管理和防破壞功能等,這都是設(shè)備間通信以及工業(yè)物聯(lián)網(wǎng)應(yīng)用的標(biāo)準(zhǔn)需求。

為實現(xiàn)全面的圖形加速和視頻壓縮/ 解壓縮功能,這一新的器件集成了ARM Mali TM-400MP 專用圖形處理器和H.265 視頻編解碼器單元,同時還支持Displayport、MIPI D-PHY 和HDMI。最后,該新器件還添加專用平臺和電源管理單元(PMU),其可支持系統(tǒng)監(jiān)控、系統(tǒng)管理以及每個處理引擎的動態(tài)電源門控。

16nm產(chǎn)品核心技術(shù)及介紹

結(jié)論

最新16nm UltraScale+ 系列FPGA、3D IC 和MPSoC 憑借新型存儲器、3D-on-3D 和多處理SoC(MPSoC)技術(shù),再次實現(xiàn)了領(lǐng)先一代的價值優(yōu)勢。因為該系列是基于業(yè)經(jīng)驗證的 20nm UltraScale 架構(gòu)、Vivado 設(shè)計工具以及全球第一大服務(wù)代工廠臺積公司的 16nmFF+ 技術(shù)而打造的,所以賽靈思為行業(yè)所提供的是具有最低風(fēng)險和最大價值的 FinFET 可編程技術(shù)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 3D晶體管
    +關(guān)注

    關(guān)注

    0

    文章

    24

    瀏覽量

    17371
  • 工業(yè)物聯(lián)網(wǎng)

    關(guān)注

    25

    文章

    2375

    瀏覽量

    64103
  • 16nm
    +關(guān)注

    關(guān)注

    0

    文章

    32

    瀏覽量

    27930
收藏 人收藏

    評論

    相關(guān)推薦

    16納米來了!臺積電試產(chǎn)16nm FinFET Plus

    昨日臺積電官方宣布,16nm FinFET Plus(簡稱16FF+)工藝已經(jīng)開始風(fēng)險性試產(chǎn)。16FF+是標(biāo)準(zhǔn)的16nm FinFET的增強(qiáng)版本,同樣有立體晶體管
    發(fā)表于 11-14 09:31 ?2332次閱讀

    藍(lán)牙核心技術(shù)概述

    藍(lán)牙核心技術(shù)概述(一):藍(lán)牙概述藍(lán)牙核心技術(shù)概述(二):藍(lán)牙使用場景藍(lán)牙核心技術(shù)概述(三): 藍(lán)牙協(xié)議規(guī)范(射頻、基帶鏈路控制、鏈路管理)藍(lán)牙核心技術(shù)概述(四):藍(lán)牙協(xié)議規(guī)范(HCI、
    發(fā)表于 11-24 16:06

    Xilinx Ultrascale 16nm FPGA/SoC電源解決方案

    描述PMP10555 參考設(shè)計提供為移動無線基站應(yīng)用中的 Xilinx? Ultrascale? 16nm 系列 FPGA/SoC 供電所需的所有電源軌。此設(shè)計對內(nèi)核及兩個多輸出降壓型穩(wěn)壓器 IC
    發(fā)表于 11-19 14:58

    20/16nm將成主流 先進(jìn)工藝怎適應(yīng)?

    017年20nm16nm及以下的先進(jìn)工藝將成為主流,這對我們設(shè)計業(yè)、制造業(yè)是一個很大的啟示:我們怎么樣適應(yīng)全球先進(jìn)工藝。
    發(fā)表于 12-16 09:40 ?2087次閱讀

    Xilinx宣布16nm UltraScale+ 產(chǎn)品提前量產(chǎn)

    All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. )宣布,16nm UltraScale+? 產(chǎn)品組合提前達(dá)成重要的量產(chǎn)里程碑,本季度開始接受量產(chǎn)器件訂單。
    發(fā)表于 10-13 11:10 ?1508次閱讀

    解密業(yè)界首款16nm產(chǎn)品核心技術(shù)

    以賽靈思 20nm UltraScale 系列的成功為基礎(chǔ),賽靈思現(xiàn)又推出了全新的 16nm UltraScale+ 系列 FPGA、3D IC 和 MPSoC,憑借新型存儲器、3D-on-3D 和多處理SoC(MPSoC)技術(shù)
    發(fā)表于 02-11 16:08 ?798次閱讀

    什么是半導(dǎo)體工藝制程,16nm、10nm都代表了什么

    隨著智能手機(jī)的發(fā)展,半導(dǎo)體工藝也急速提升,從28nm16nm、10nm到7nm這些半導(dǎo)體代工廠們每天爭相發(fā)布最新的工藝制程,讓很多吃瓜群眾一臉懵逼不知道有啥用。
    發(fā)表于 06-10 01:38 ?4.8w次閱讀

    Xilinx宣布擴(kuò)展其16nm UltraScale+ 產(chǎn)品路線圖,加速強(qiáng)化技術(shù)

    賽靈思公司 (Xilinx)今天宣布擴(kuò)展其16nm UltraScale+ 產(chǎn)品路線圖,面向數(shù)據(jù)中心新增加速強(qiáng)化技術(shù)。其成品將可以提供賽靈思業(yè)界領(lǐng)先的16nm FinFET+ FPG
    發(fā)表于 08-19 09:19 ?1167次閱讀

    Xilinx 16nm Kintex UltraScale+器件的性能、功耗和靈活性介紹

    該視頻重點介紹了Xilinx 16nm Kintex UltraScale +器件中雙工作電壓的性能,功耗和靈活性。
    的頭像 發(fā)表于 11-21 06:11 ?5002次閱讀

    16nm UltraScale+ FPGA的集成100G以太網(wǎng)解決方案介紹

    本視頻重點介紹了針對16nm UltraScale + FPGA和MPSoC的Xilinx集成100G以太網(wǎng)解決方案,增強(qiáng)了基于IEEE 802.3bj規(guī)范的Reed-Solomon前向糾錯模塊(RS-FEC)模塊。
    的頭像 發(fā)表于 11-28 06:40 ?4797次閱讀

    Xilinx 16nm Virtex UltraScale+ FPGA器件的功能

    在本視頻中,了解Xilinx采用高帶寬存儲器(HBM)和CCIX技術(shù)16nm Virtex UltraScale + FPGA的功能和存儲器帶寬。
    的頭像 發(fā)表于 11-27 06:20 ?3964次閱讀

    Xilinx 16nm UltraScale+系列產(chǎn)品的發(fā)布

    賽靈思率先發(fā)布業(yè)界首款16nm產(chǎn)品,Xilinx 16nm UltraScale +系列產(chǎn)品(FPGA,3D IC和MPSoC)結(jié)合了全新的內(nèi)存,3D-on-3D,以及多處理SoC(M
    的頭像 發(fā)表于 11-22 06:49 ?4618次閱讀

    賽靈思開始接受16nm器件訂單

    All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布:16nm UltraScale+ 產(chǎn)品組合提前達(dá)成重要的量產(chǎn)里程碑,本季度開始接受量產(chǎn)器件訂單。
    的頭像 發(fā)表于 08-01 16:10 ?2611次閱讀

    IP_數(shù)據(jù)表(Z-3):GPIO for TSMC 16nm FF+

    IP_數(shù)據(jù)表(Z-3):GPIO for TSMC 16nm FF+
    發(fā)表于 03-16 19:34 ?1次下載
    IP_數(shù)據(jù)表(Z-3):GPIO for TSMC <b class='flag-5'>16nm</b> FF+

    IP_數(shù)據(jù)表(Z-3):GPIO for TSMC 16nm FF+

    IP_數(shù)據(jù)表(Z-3):GPIO for TSMC 16nm FF+
    發(fā)表于 07-06 20:20 ?1次下載
    IP_數(shù)據(jù)表(Z-3):GPIO for TSMC <b class='flag-5'>16nm</b> FF+
    RM新时代网站-首页