基于TI DSP TMS320C6455、Xilinx V5 FPGA XC5VSX95T的高速數(shù)據(jù)處理核心板一、板卡概述 該DSP+FPGA高速信號采集處理板由我公司自主研發(fā),包含一片TI
2014-06-03 15:58:56
,FPGA ESD二極管幾乎肯定不會發(fā)揮作用而且沒有正向偏置。在V5數(shù)據(jù)表(DS202)中,有“100mA電流施加到I / O引腳,有電或無電”的總電流。非常高,看起來我很清楚(假設(shè)驅(qū)動強(qiáng)度為12mA意味著
2020-06-16 14:26:14
最近要設(shè)計(jì)一款V5 系統(tǒng)板,哪位大??梢蕴峁┮幌略韴D,參考一下 謝謝
2021-01-21 11:59:51
大家好,下載了V5嵌入式三態(tài)以太網(wǎng)MAC xapp957應(yīng)用程序。注意事項(xiàng)支持設(shè)計(jì)文件,我正在嘗試設(shè)置示例設(shè)計(jì)demo_tb.vhd模擬項(xiàng)目,但我收到了一個(gè)錯(cuò)誤。我的工具在ISE9.2i SP3上
2020-05-29 14:11:32
我有兩個(gè)PCB板,每塊板上都有一個(gè)XC5VSX95T,四個(gè)MGT的TX fpga1連接四個(gè)MGT的fpga2 RX,所以我有8個(gè)GTP進(jìn)行通道綁定。現(xiàn)在fpga1的GTP被設(shè)計(jì)為
2020-06-02 14:52:59
本程序只用于康草科技生產(chǎn)的V5系列開發(fā)板簡單檢測。并只適合2009年8月以后生產(chǎn)的V5系列開發(fā)板使用。8月份之前購買的開發(fā)板可能部分功能無法檢測。
2011-06-14 18:21:13
我已經(jīng)看到有一個(gè)用于 v4.3 的 web 套接字客戶端示例,但沒有用于 v5,任何原因?可以參考https://github.com/espressif/esp-protoc ... t/examples。
2023-04-14 07:34:10
FPGA內(nèi)部直接下載比特流后)獲得回讀crc_error。當(dāng)我們讀取狀態(tài)時(shí),除了“1”而不是“0”的回讀CRC錯(cuò)誤之外,所有參數(shù)都是正常的。問題發(fā)生在+/-通常取決于4 FPGA。太多次懷疑真正的SEU問題。有什么想法來調(diào)試這個(gè)問題?謝謝。Pascal.MED
2020-06-11 10:50:22
你好, 我做了一個(gè)關(guān)于回讀virtex-4 FPGA的項(xiàng)目。 我想只使用沒有.msk文件的CRC-32進(jìn)行CRC校驗(yàn),當(dāng)然,我只回讀MGT,CLB,IOB,DSP,CLK。無論FPGA工作與否,我認(rèn)為這些都不可變。這是正確的?并告訴怎么做? 非常感謝!
2020-06-08 08:48:59
嗨,我有一臺正在編程的Agilent 6702A電源。我試圖回讀編程的電流限制。我想出了回讀過壓限制的命令,VOLT:PROT? (@ 1),但這個(gè)技巧不能用于回讀當(dāng)前限制(IE CURR:PROT
2019-08-05 09:01:39
嗨 我正在讀回XC4VSX55??,但當(dāng)我回讀塊內(nèi)存互連的內(nèi)容時(shí),我得到的幀數(shù)據(jù)與下載到FPGA的幀日期不同,并且指定了不同幀數(shù)據(jù)的幀地址。第一行地址為上半部分是0x00080113,0x000800d3,0x00080153,0x00080193。對于其他行,幀地址的差異只是行地址部分。 有人知道嗎?我需要你的幫助。謝謝 !handoujack。
2020-06-17 14:29:10
現(xiàn)在的項(xiàng)目用到了AD2S1210,用FPGA和這個(gè)片子通過SPI通信,現(xiàn)在調(diào)試過程中發(fā)現(xiàn)如下問題:周期性對該AD芯片的激勵(lì)頻率設(shè)置寄存器(0x91)設(shè)置不同頻率并回讀該寄存器,發(fā)現(xiàn)設(shè)置值小于0x40時(shí),回讀時(shí)返回值不正確,有工程師遇到過類似問題么?
工作條件:配置模式,控制寄存器設(shè)置為0x7F;
2023-12-07 08:05:27
_inx_ 7 @ com_ com_ pgia_ 10v24 @ mux_ afe_ seq_ 基礎(chǔ)@temp_ 殘疾@ refn_ 殘疾@ cms_ 正常@ chpa_ 正常
)宏定義來自ExampleCode_ADC_ADAS3022.zip
回讀內(nèi)容為0x78FB
2023-12-14 07:38:27
本帖最后由 一只耳朵怪 于 2018-5-25 17:21 編輯
您好,又來打擾您了!我有3個(gè)問題,1)CPU協(xié)處理器控制寄存器配置的軟件回讀怎么讀啊?2)《安全手冊》中外設(shè)中央資源(PCR
2018-05-25 04:28:07
Keil v5新建項(xiàng)目工程(HC32F460PETB)1.新建工程文件夾2.拷貝驅(qū)動庫文件及文件到工程文件夾3.創(chuàng)建MDK文件夾->打開keil5->Project->new
2021-12-07 07:08:06
你好,是否存在一些手冊,詳細(xì)解釋了“回讀相關(guān)”約束的使用(即在UG-470中完成的更多)。例如... isPOST_CRC_FREQa以MHz為單位的時(shí)鐘頻率......或以ms為單位的兩次后續(xù)回讀
2020-06-10 09:31:14
STM32CubeMX 創(chuàng)建工程后提示無法用MDK-ARM V5打開,我裝的是MDKV5,第一次試用STM32Cube
2018-11-05 08:41:09
想通過SelectMAP方式回讀Virtex-II的配置存儲器,遇到一些問題,想請問大神。(1)手冊說回讀捕捉要在設(shè)計(jì)中實(shí)例化名字為 CAPTURE_VIRTEX2這個(gè)庫原語,下圖為我實(shí)例化的庫原語
2015-10-24 10:35:45
有沒有搞過Xilinx FPGA回讀驗(yàn)證的,尋人共同討論
2014-09-20 09:15:09
我有一塊Xilinx 的FPGA板子,兩塊 VLX5 LX330的v5芯片,一塊VLX FF1513 的V4芯片,還有一塊ARM9的芯片。帶一個(gè)網(wǎng)口。這玩意閑置了很久,放在哪兒也是放著,能不能搞成一個(gè)比特幣挖礦機(jī)呢?搞成了效率大概能達(dá)到多少?
2013-11-24 11:38:39
在ccs v5里看每個(gè)函數(shù)花費(fèi)時(shí)間呢,希望能給出詳細(xì)的步驟,謝謝!
2018-06-21 13:16:52
的時(shí)間差對使用體驗(yàn)的影響可以忽略)3:ARMCC的V5 和 V6 都是keil的自帶編譯器,所以 IDE 是keil。 GCC的IDE是visual studio 2017 + visualGDB插件
2019-09-06 23:46:21
嗨,我使用V5 Xc5Vlx330t是V5系列中的佼佼者。我在地圖階段失敗了..錯(cuò)誤:地點(diǎn):836- 沒有足夠的免費(fèi)網(wǎng)站可用于組件 以下類型。 BLOCKRAM組件數(shù)量725站點(diǎn)數(shù)量648以下是合成
2018-10-11 14:49:11
V5芯片有9層銅。那么信號通過V5芯片上的銅線的傳輸速度是多少?你能給我一些關(guān)于信號傳輸速度與銅線,溫度和電壓之間關(guān)系的公式嗎?
2020-06-04 10:20:44
最近要做個(gè)FPGA配置碼點(diǎn)回讀的方案出來,是通過JTAG來實(shí)現(xiàn)的,目前還沒啥思路,求教大神指點(diǎn)??!
2017-05-09 08:43:40
1.關(guān)于keil v5安裝包地址:(MDK-Arm)2.ST公司的庫函數(shù)包:開發(fā)資料:工程搭建1.在任意位置創(chuàng)建一個(gè)文件夾,取名可為中文。2.打開keil5,點(diǎn)擊New uVision Project3.選擇路徑,并輸入一個(gè)工程名,點(diǎn)擊保存4.選擇芯片型號,點(diǎn)擊OK5.選擇所需
2021-08-10 07:56:52
有哪位大神有寫過通過JTAG對FPGA進(jìn)行配置和回讀的verilog程序嗎?求分享求學(xué)習(xí) !萬分感謝!
2017-05-11 11:32:59
你好在7系列和超級FPGA器件中,可以回讀捕獲的任何寄存器數(shù)據(jù)嗎?例如:CLB寄存器,Blcok RAM寄存器,SRL,分布式RAM
2020-08-21 10:59:02
我有一個(gè)XC5VLX110-1FF1153C,連接到一個(gè)測試電路,它簡單地將一堆輸出引腳環(huán)回到一堆輸入引腳。如果V5保持在未配置狀態(tài),則運(yùn)行邊界掃描“環(huán)回”測試(所有外部信號)都能正常工作。如果我
2020-06-03 14:06:20
你好我在JTAG模型中使用icap回讀FPGA(xc7a200t)狀態(tài)寄存器,但它不起作用。有人告訴我它有什么問題嗎?icap CLK有什么要求嗎?謝謝
2020-07-28 08:14:10
在keil v5環(huán)境下STM32是怎樣去使用printf函數(shù)的?有哪幾個(gè)步驟呢?
2021-12-01 07:01:46
需要生成一個(gè)低速單端時(shí)鐘來測試非常慢的serdes通道(長篇故事為什么它如此低和單端)。我試圖在低頻模式下使用V5 DCM接受2.5MHz的輸入時(shí)鐘并產(chǎn)生15MHz-17.5MHz。當(dāng)我使用GUI
2020-06-15 16:11:09
嗨,我正在嘗試Xapp870的例子。它在V5 lx50t上成功編譯。但我的開發(fā)板ML505是110T。如何更改ucf。請幫幫我?。?!
2019-09-09 09:32:41
嗨,有沒有辦法在V5的GTP收發(fā)器中進(jìn)行串行環(huán)回模式?手冊提供了4種環(huán)回模式,但它們都涉及解串器之后的路徑,我需要通過接收器循環(huán)串行數(shù)據(jù)并在CDR之后將其路由到發(fā)送器,而不通過重新鎖定的并行路徑。這可能嗎?謝謝,戴夫
2020-05-27 17:17:02
你好,我用Kintex-7制作了一塊電路板,它在配置JTAG模式下工作(沒有外部配置存儲器)。這個(gè)電路板將在一些討厭的環(huán)境中進(jìn)行測試,我想在FPGA中刻錄位文件后的特定時(shí)間,以回讀FPGA。我已經(jīng)
2020-07-30 16:42:31
如何在Keil for ARM V5中編寫代碼實(shí)現(xiàn)學(xué)號自循環(huán)?
2021-12-03 06:06:59
我想使用Slave selectMAP接口為Spartan-6執(zhí)行回讀操作。我在8位模式下使用MPC 8313處理器與FPGA通信。 MPC和FPGA都以相同的時(shí)鐘速率運(yùn)行?,F(xiàn)在問題是MPC通過
2019-11-04 09:42:34
你好,我必須實(shí)現(xiàn)一個(gè)使用V5上至少80%可用切片的設(shè)計(jì)。實(shí)現(xiàn)它的最佳方法是什么?是否有可用的示例設(shè)計(jì)使用80%或更多的邏輯?切片數(shù)量切片LUTS的數(shù)量Slice LUT-Flip Flop對的數(shù)量感謝您的任何意見和想法。
2020-06-17 14:22:06
它們是否匹配? - 當(dāng)我給電路板供電時(shí),FPGA沒有啟動(再也沒有)。 - 電力循環(huán)后我做了一次成功的“回讀”,DONE變高了?!拔覀儚哪睦镩_始......” -Alan Parsons
2019-07-12 13:27:41
嗨,現(xiàn)在我有一個(gè)大型項(xiàng)目,包含來自不同組的大量模塊。我想合成這個(gè)項(xiàng)目(使用ise11.1和fpga v5)。由于某些原因,我無法獲得所有源文件,但* .ngc文件。在我看來,在一個(gè)大型項(xiàng)目中,我不
2018-10-09 15:40:24
請問安全手冊中,寫入配置的軟件回讀是怎么實(shí)現(xiàn)的?即“
為了在系統(tǒng)模塊中確保內(nèi)存映射控制寄存器的正確配置,強(qiáng)烈建議軟件執(zhí)行一個(gè)測試來確認(rèn)所有控制寄存器
寫入的正確運(yùn)行。為了支持這個(gè)軟件測試,強(qiáng)烈建議將
2018-05-25 05:20:07
posedge reset0)開始//現(xiàn)在不要使用重置if(reset0)開始計(jì)數(shù)我可以在我的V7485板上運(yùn)行這個(gè)設(shè)計(jì),并在LED上看到4位計(jì)數(shù)變量。我想使用這個(gè)簡單的設(shè)計(jì)來測試使用ICAPE2原語的回讀功能
2020-04-06 15:55:01
怎樣去安裝Keil v5軟件呢?其安裝流程有哪些?
2021-12-16 07:24:50
怎樣在Keil V5下新建一種STM32F407工程嗎?有哪些步驟?
2021-10-15 07:13:14
使用沒有MDIO接口的GMII Tri-mode。根據(jù)在EDK的地方和路線報(bào)告中,我發(fā)現(xiàn)了一個(gè)TEMAC資源被占領(lǐng)了。在v5 FX30T上下載比特流文件后評估板,我發(fā)現(xiàn)PHY有效鏈路LED不亮向上。我嘗試
2020-06-02 17:04:34
你好,我最近正在進(jìn)行FPGA測試工作,我碰巧使用xilinx文檔中描述的回讀捕獲UG191.i可以使用回讀驗(yàn)證功能回讀配置存儲器數(shù)據(jù),但我無法使用CAPTURE_VIRTEX5原語讀回FF
2020-06-11 08:37:48
你好任何人都可以幫助我如何從帶有庫 st 的交流感應(yīng)電機(jī)的 stm32 開始需要一些示例是否可以使用電機(jī)工作臺 v5 進(jìn)行設(shè)置感應(yīng)?
2022-12-30 08:11:31
買的奮斗v5的光盤跪了,求光盤內(nèi)容鏈接或者下載,謝謝分享
2014-10-13 09:54:48
在開放源碼的μC/OS操作系統(tǒng)上如何去實(shí)現(xiàn)V5接口?
2021-04-27 06:15:26
在配置之前,V5 JOB默認(rèn)是否有上拉?配置后默認(rèn)情況下未使用的V5 JOB是否有上拉?這記錄在哪里?
2020-06-01 17:00:00
CCS V5 不能創(chuàng)建C5416工程。
2018-07-31 06:22:40
TI網(wǎng)站上能找到的支持C6457及SYS/BIOS的MCSDK只有v1.0版,在CCS v5和v6中安裝后,在配置SYS/BIOS的驅(qū)動時(shí)均無法選取MCSDK提供的EMAC驅(qū)動、EDMA LLD驅(qū)動
2020-05-26 07:49:26
親愛的Xilinx:光纖通道IP核支持VII pro,V4 FX,它們都有ppc硬核,但自從V5 FXT宣布這么長時(shí)間以來,為什么V5 FXT不支持這個(gè)核心?V4 FX中的光纖通道IP核可以4Gbps運(yùn)行,但V5 LXT只能運(yùn)行2Gbps。謝謝
2020-06-02 12:30:33
請教下,我需要寫一個(gè)DSP的程序,使用的是CCS V5, 需要如何開始啊?(我使用的芯片是。TMS320VC5407PGE)請問有沒有教程,可以給我看看。是否可以全部使用C語言,不使用匯編語言。
2018-07-30 06:18:25
我想要通過controlsuit來學(xué)習(xí)28027launchpad,但是安裝了controlsuit過后發(fā)現(xiàn)里面都是關(guān)于ccs v4的例程,請問一下我在哪里可以找到ccs v5的關(guān)于28027的例程,O(∩_∩)O謝謝
2020-05-14 09:23:57
) and IO User’s Guide.pdf文檔的介紹部分,說明在“/packages/ti/sdo/ipc/examples/multicore/”下有關(guān)于notify的示例。在使用CCS V5的Import工程導(dǎo)入時(shí),卻找不到工程文件。如何在CCS v5中導(dǎo)入該例程?謝謝了
2018-06-25 00:33:47
各位大蝦 有沒有ccs v5 的教程像是原子大 教keil c 一樣的 教程...現(xiàn)在加入檔案出了問題..頭疼
2019-03-04 04:03:23
嗨,我使用的是spartan6 FPFA板,我已經(jīng)使用iMPACT將mcs文件配置到FPGA板中。有沒有辦法從FPGA讀回mcs文件?如果有辦法從fpga板讀回mcs文件,請告訴我。謝謝,拉胡爾庫
2019-07-11 07:28:53
嗨,任何人都可以建議我使用什么樣的/品牌的風(fēng)扇或散熱器來冷卻高科技全球主板上的V5 LX330T FPGA?謝謝。
2020-06-02 10:12:02
管理模塊 此模塊主要完成AN的管理相關(guān)任務(wù)。其中包括PSTN端口的狀態(tài)管理,V5界面管理,E1鏈路上承載時(shí)隙資源管理和5個(gè)核心協(xié)議C-PATH的管理。狀態(tài)管理完成鏈路和端口的狀態(tài)管理,界面管理用來
2019-05-06 09:18:15
各種高速AD采集卡大體硬件功能相同時(shí),使用不同的FPGA 時(shí),如V5和V6系列,單就高速AD采集卡的邏輯和性能來說,帶來一些差異。通過簡單對比北京坤馳科技有限公司的使用了交織采樣技術(shù)的高性能同系
2016-03-10 14:10:43
V5協(xié)議,V5協(xié)議內(nèi)容有哪些?
(1) V5協(xié)議概述 V5接口協(xié)議簇規(guī)定了接入網(wǎng)(Access Network)和本地交換網(wǎng)(Local Exchange)之間互聯(lián)的信號物理標(biāo)準(zhǔn)、呼叫控制信
2010-03-29 16:04:221369 Ncstudio V5操作說明Ncstudio V5操作說明。
2016-05-04 10:00:452
評論
查看更多