RM新时代网站-首页

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>基于FPGA的高精度同步時(shí)鐘系統(tǒng)設(shè)計(jì)

基于FPGA的高精度同步時(shí)鐘系統(tǒng)設(shè)計(jì)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

FPGA異步時(shí)鐘設(shè)計(jì)中的同步策略

摘要:FPGA異步時(shí)鐘設(shè)計(jì)中如何避免亞穩(wěn)態(tài)的產(chǎn)生是一個(gè)必須考慮的問(wèn)題。本文介紹了FPGA異步時(shí)鐘設(shè)計(jì)中容易產(chǎn)生的亞穩(wěn)態(tài)現(xiàn)象及其可能造成的危害,同時(shí)根據(jù)實(shí)踐經(jīng)驗(yàn)給出了解決這些問(wèn)題的幾種同步策略。關(guān)鍵詞
2009-04-21 16:52:37

FPGA電源需要高精度的理由

BD95601MUV與BD95602MUV是支持近年來(lái)的低電壓大電流電源規(guī)格的開關(guān)穩(wěn)壓器控制器IC,不僅效率高、具備多種保護(hù)功能,作為需要高精度、高穩(wěn)定性的FPGA與CPU的電源,還具備最佳的性能
2018-12-04 10:02:35

時(shí)鐘同步怎樣組網(wǎng)呢?

工作。唯有通過(guò)參考時(shí)鐘來(lái)同步這樣的“對(duì)表操作”,才能讓它們步調(diào)一致,從而緊密連接形成網(wǎng)絡(luò)。   對(duì)于參考時(shí)鐘,它首先要確定一個(gè)參考源,然后再是不同節(jié)點(diǎn)之間的同步關(guān)系。在通信系統(tǒng)中,一般來(lái)說(shuō)精度較低的節(jié)點(diǎn)
2023-05-10 17:09:50

高精度時(shí)鐘

1602 ds18b20 ds1302高精度時(shí)鐘
2013-08-21 19:19:34

高精度時(shí)鐘

51高精度時(shí)鐘c程序
2013-09-07 11:03:09

高精度實(shí)時(shí)時(shí)鐘芯片SD2003A相關(guān)資料分享

概述:SD2003A是一種具有內(nèi)置晶振、支持I2C總線接口的高精度實(shí)時(shí)時(shí)鐘芯片。該系列芯片可保證時(shí)鐘精度為±4ppm(在25±1℃下),即年誤差小于2 分鐘;該系列芯片可滿足對(duì)實(shí)時(shí)時(shí)鐘芯片的各種需要,有工業(yè)級(jí)產(chǎn)品可供選擇,是在選用高精度實(shí)時(shí)時(shí)鐘時(shí)的理想選擇。
2021-05-17 06:34:04

高精度數(shù)據(jù)采集系統(tǒng)如何進(jìn)行調(diào)試?

MSC1210 是一款內(nèi)置 8051內(nèi)核及其他高性能外圍設(shè)備的24位Delta-sigma 模數(shù)轉(zhuǎn)換器,可為高精度數(shù)據(jù)采集系統(tǒng)提供片上解決方案。因此,MSC1210成為高精度智能傳感器優(yōu)選方案
2019-07-08 06:02:37

高精度時(shí)間系統(tǒng)短穩(wěn)精度對(duì)于晶振和PLL有些要求?

想做一個(gè)高精度時(shí)間系統(tǒng),工作頻率為2.4G。對(duì)于長(zhǎng)期穩(wěn)定性要求不是特別高,但是對(duì)短穩(wěn)要求很高,需要達(dá)到1*10-9/1秒級(jí)別,那么對(duì)于晶振和PLL有些要求?你們的產(chǎn)品適合我這個(gè)系統(tǒng)的有哪些能達(dá)到這個(gè)精度要求。
2018-12-11 11:34:43

高精度電機(jī)

什么電機(jī)可以實(shí)現(xiàn)高精度的位置控制,同樣其控制方式較為容易?
2019-09-20 09:49:03

DAC幫助激光打標(biāo)系統(tǒng)高精度的方法

DAC如何幫助激光打標(biāo)系統(tǒng)高精度
2021-01-15 07:02:27

cc2640如何與節(jié)點(diǎn)時(shí)間高精度同步?

cc2640如何與節(jié)點(diǎn)時(shí)間高精度同步?cc2640在toa或者tdoa定位過(guò)程中,需要時(shí)間高精度同步。通過(guò)GPS方案對(duì)節(jié)點(diǎn)同步,假設(shè)每隔一小時(shí)校準(zhǔn)一次,可是CC2540或者CC2640沒有連接時(shí)會(huì)處于休眠狀態(tài)。這對(duì)時(shí)間的同步有影響嗎?還是說(shuō)這種定位方法,節(jié)點(diǎn)必須一直工作,不能休眠?
2016-04-05 16:03:11

FPGA干貨分享五】基于FPGA高精度時(shí)間數(shù)字轉(zhuǎn)換電路

和 Cyclone系列 FPGA芯片具有嵌入式鎖相環(huán)( PLL)模塊,該模塊可對(duì)外部時(shí)鐘進(jìn)行倍頻分頻及相移操作,可編程占空比和外部時(shí)鐘輸出,進(jìn)行系統(tǒng)級(jí)的時(shí)鐘管理和偏移控制,常用于同步內(nèi)部器件時(shí)鐘和外部時(shí)鐘
2015-02-02 14:04:52

交流小信號(hào)怎么高精度測(cè)量

交流小信號(hào)怎么高精度測(cè)量
2022-05-11 12:01:02

各位大佬,求分享基于SOC的高精度傾角測(cè)量系統(tǒng)的設(shè)計(jì)

求大神分享基于SOC的高精度傾角測(cè)量系統(tǒng)的設(shè)計(jì)方案
2021-04-15 06:15:37

基于FPGA時(shí)鐘恢復(fù)以及系統(tǒng)同步方案設(shè)計(jì)

摘要:隨著石油勘探的發(fā)展,在地震勘探儀器中越來(lái)越需要高精度同步技術(shù)來(lái)支持高效采集。基于這種目的,采用FPGA技術(shù)設(shè)計(jì)了一種時(shí)鐘恢復(fù)以及系統(tǒng)同步方案,并完成了系統(tǒng)的固件和嵌入式軟件設(shè)計(jì)。通過(guò)室內(nèi)測(cè)試
2019-06-18 08:15:35

基于FPGA高精度頻率電壓線性F/V轉(zhuǎn)換系統(tǒng)設(shè)計(jì)

與頻率大小成線性關(guān)系的D/A轉(zhuǎn)換的數(shù)字量,控制串行DAC7551輸出相應(yīng)的電壓值。實(shí)驗(yàn)結(jié)果表明,系統(tǒng)的轉(zhuǎn)換精度優(yōu)于0.1%,改變系統(tǒng)的設(shè)計(jì)參數(shù)可實(shí)現(xiàn)更高精度的頻率信號(hào)到電壓信號(hào)的轉(zhuǎn)換。關(guān)鍵詞 F/V轉(zhuǎn)換;精度;FPGA;Q8定點(diǎn)運(yùn)算;DAC7551
2019-06-28 07:50:19

基于DS3231的高精度時(shí)鐘接口設(shè)計(jì)

【作者】:方潔;陳偉;【來(lái)源】:《電子設(shè)計(jì)工程》2010年02期【摘要】:為避免電路系統(tǒng)在上電或斷電后出現(xiàn)計(jì)時(shí)不準(zhǔn)確的異常狀況,提出采用高精度時(shí)鐘芯片DS3231的解決方案。介紹DS3231的特點(diǎn)
2010-04-24 09:01:26

基于NTP的高精度時(shí)鐘同步系統(tǒng)實(shí)現(xiàn)

基于NTP的高精度時(shí)鐘同步系統(tǒng)實(shí)現(xiàn)Windows操作系統(tǒng)內(nèi)置的NTP授時(shí)精度不高,分辨率最高只有10 ms。給出一個(gè)基于Windows操作系統(tǒng)的計(jì)算機(jī)網(wǎng)絡(luò)同步時(shí)鐘實(shí)現(xiàn)方案,該方案可以有效提高計(jì)算機(jī)時(shí)鐘
2009-09-19 09:21:43

基于zigbee技術(shù)的高精度溫度監(jiān)測(cè)系統(tǒng)

本帖最后由 心海迭舞 于 2012-11-30 10:40 編輯 基于zigbee技術(shù)的高精度溫度監(jiān)測(cè)系統(tǒng),對(duì)高精度溫度監(jiān)測(cè)系統(tǒng)進(jìn)行了改進(jìn)
2012-11-30 10:36:59

基于半導(dǎo)體制冷片的高精度溫度控制系統(tǒng),總結(jié)的太棒了

基于半導(dǎo)體制冷片的高精度溫度控制系統(tǒng),總結(jié)的太棒了
2021-05-08 06:20:22

多個(gè)FPGA系統(tǒng)板的同步問(wèn)題。

我想做多個(gè)FPGA時(shí)鐘同步,目前的想法是用一個(gè)FPGA的內(nèi)部時(shí)鐘,復(fù)制到外接IO口,接到另一個(gè)FPGA的外部時(shí)鐘引腳,波形有較小的相移但是可以保證同步。想問(wèn)一下可以復(fù)制多次,驅(qū)動(dòng)多個(gè)FPGA同步嗎。對(duì)驅(qū)動(dòng)能力有什么要求?其中每一個(gè)FPGA都用的是一個(gè)EP4CE的最小系統(tǒng)板。
2019-01-21 15:07:41

如何利用GPS設(shè)計(jì)適合于需要精確授時(shí)的高精度時(shí)鐘系統(tǒng)?

如何通過(guò)利用GPS所提供的精確授時(shí)的功能,采用單片機(jī)技術(shù),設(shè)計(jì)適合于需要精確授時(shí)的高精度時(shí)鐘系統(tǒng)?
2021-04-07 06:25:25

如何用FPGA和SRAM實(shí)現(xiàn)高精度數(shù)控振蕩器?

本文介紹如何用FPGA(現(xiàn)場(chǎng)可編程邏輯門陣列)和SRAM(靜態(tài)隨機(jī)存儲(chǔ)器)實(shí)現(xiàn)高精度數(shù)控振蕩器。
2021-05-08 09:30:28

如何采用MAX197和AT89S52設(shè)計(jì)高精度數(shù)據(jù)采集系統(tǒng)?

MAX197芯片具有哪些特點(diǎn)及性能?如何采用高精度模數(shù)轉(zhuǎn)換芯片MAX197和51系列單片機(jī)AT89S52設(shè)計(jì)高精度數(shù)據(jù)采集系統(tǒng)?
2021-04-12 06:47:57

年誤差小于1分鐘高精度時(shí)鐘DS3231相關(guān)資料分享

大,同時(shí)電源掉電不能保持時(shí)鐘繼續(xù)運(yùn)行。在相對(duì)要求較高的場(chǎng)合,則使用廉價(jià)的時(shí)鐘芯片(如DS1302等等)輔以備用電池,計(jì)時(shí)精度略高,可滿足一般的要求。 在這篇文章中,我們重點(diǎn)介紹高精度時(shí)鐘電路DS3231
2021-05-17 06:39:18

提高FPGA時(shí)鐘精度的方案有哪些?

提高FPGA時(shí)鐘精度的方案有哪些,哪位大神告訴一下
2015-10-13 08:22:31

智慧分揀高精度定位管理系統(tǒng)

發(fā)送同步指令進(jìn)行高精度時(shí)間同步矯正,打造UWB 系統(tǒng)根據(jù)信號(hào)傳播時(shí)間進(jìn)行高精度位置解算的先決條件。實(shí)時(shí)定位過(guò)程中,UWB標(biāo)簽不停廣播UWB信號(hào),附近已實(shí)現(xiàn)時(shí)間同步的基站接收到信號(hào)后,通過(guò)有線傳輸?shù)胶笈_(tái)
2018-11-29 15:15:26

求一種基于FPGA高精度時(shí)間數(shù)字轉(zhuǎn)換電路的設(shè)計(jì)方法

本文介紹一種基于FPGA高精度時(shí)間數(shù)字轉(zhuǎn)換電路的設(shè)計(jì)方法,利用片內(nèi)鎖相環(huán)(PLL)和環(huán)形移位寄存器,采用不高的系統(tǒng)時(shí)鐘便可得到很高的時(shí)間分辨率,且占用較少邏輯資源??勺鳛楣δ茈娐藩?dú)立使用,也可作為 IP核方便地移植到其他片上系統(tǒng)(SOC)中。
2021-05-07 06:10:43

用51設(shè)計(jì)高精度時(shí)鐘

本人菜鳥,剛做了個(gè)用51單片機(jī)和ds12c887時(shí)鐘芯片控制的高精度時(shí)鐘??墒莇s12c887的時(shí)序圖看的不太懂,因此部分代碼很難下手,希望大家?guī)蛶兔?,幫我分析一下ds12c887的時(shí)序圖!謝了!
2013-07-25 21:49:23

造成高精度AC電流檢測(cè)系統(tǒng)測(cè)量誤差的原因是什么?

高精度AC電流檢測(cè)系統(tǒng)是什么工作原理?造成高精度AC電流檢測(cè)系統(tǒng)測(cè)量誤差的原因是什么?非接觸式高精度AC電流檢測(cè)系統(tǒng)及其實(shí)驗(yàn)和誤差分析
2021-04-13 06:54:17

高精度子母時(shí)鐘系統(tǒng)

TS8000是一款高精度時(shí)鐘產(chǎn)品,可以結(jié)合數(shù)字子鐘組成子母鐘系統(tǒng),主要應(yīng)用于要求有統(tǒng)一的時(shí)間進(jìn)行生產(chǎn)、調(diào)度的單位,如:地鐵、有軌電車、體育館、醫(yī)院、大型火車站、飛機(jī)場(chǎng)等。產(chǎn)品可支持
2022-08-11 17:10:19

基于FPGA 的GPS高精度短時(shí)標(biāo)設(shè)計(jì)

鑒于短時(shí)標(biāo)在航天、電子及電力系統(tǒng)中的需求,本文闡述了以FPGA 為主處理器對(duì)GPS 接收機(jī)進(jìn)行數(shù)據(jù)采集處理,提供高精度短時(shí)標(biāo)及短時(shí)標(biāo)對(duì)應(yīng)的時(shí)間碼相關(guān)信息。為了確保時(shí)標(biāo)的精
2009-06-16 08:10:4816

基于FPGA的GPS同步時(shí)鐘裝置的設(shè)計(jì)

在介紹了GPS 同步時(shí)鐘基本原理和FPGA 特點(diǎn)的基礎(chǔ)上,提出了一種基于FPGA 的GPS同步時(shí)鐘裝置的設(shè)計(jì)方案,實(shí)現(xiàn)了高精度同步時(shí)間信號(hào)和同步脈沖的輸出,以及GPS 失步后秒脈沖的平
2009-07-30 11:51:4540

高精度自動(dòng)測(cè)重系統(tǒng)的設(shè)計(jì)

設(shè)計(jì)并實(shí)現(xiàn)一種高精度自動(dòng)測(cè)重系統(tǒng)。簡(jiǎn)要介紹利用斬波運(yùn)放lCL7652、高精度A/DMAXll56和8051單片機(jī)進(jìn)行數(shù)據(jù)測(cè)量的電路設(shè)計(jì);詳細(xì)分析微弱信號(hào)放大的主要限制因素,零輸入誤差和噪
2009-12-01 13:32:0311

基于DS3231的高精度時(shí)鐘接口設(shè)計(jì)

  為避免電路系統(tǒng)在上電或斷電后出現(xiàn)計(jì)時(shí)不準(zhǔn)確的異常狀況,提出采用高精度時(shí)鐘芯片DS3231的解決方案。介紹DS3231的特點(diǎn)、工作原理以及引腳功能,設(shè)計(jì)其與微控制器進(jìn)行通信
2010-02-11 14:10:4681

FPGA中實(shí)現(xiàn)高精度快速除法

FPGA中實(shí)現(xiàn)高精度快速除法
2010-07-17 16:33:1825

高精度時(shí)鐘同步芯片

服務(wù)器·4G、5G基站設(shè)備·電力通信系統(tǒng)高精度時(shí)鐘同步芯片高精度時(shí)鐘芯片主要特性:·內(nèi)部集成兩套高性能的系統(tǒng)時(shí)鐘環(huán)路,產(chǎn)生系統(tǒng)需要的兩套不同題率的系統(tǒng)時(shí)鐘,輸出2
2023-12-29 09:37:02

高精度網(wǎng)同步設(shè)備時(shí)頻融合平臺(tái)

高精度網(wǎng)同步設(shè)備時(shí)頻融合平臺(tái)是一款支持IEEE1588的電信級(jí)高精度網(wǎng)同步設(shè)備/時(shí)頻融合平臺(tái),采用數(shù)字鎖相環(huán)技術(shù)和基于FPGA(現(xiàn)場(chǎng)可編程邏輯門陣列)的自主守時(shí)算法,提供高精度、高可靠性的時(shí)間頻率
2024-01-04 21:42:18

時(shí)鐘服務(wù)器同步系統(tǒng)

時(shí)鐘服務(wù)器同步系統(tǒng)廠家是一款高精度時(shí)鐘產(chǎn)品,結(jié)合數(shù)字子鐘組成子母鐘系統(tǒng),主要應(yīng)用于要求有統(tǒng)一的時(shí)間進(jìn)行生產(chǎn)、調(diào)度的單位,如:地鐵、有軌電車、體育館、醫(yī)院、大型火車站、飛機(jī)場(chǎng)等。產(chǎn)品可支持
2024-01-11 13:06:16

同步系統(tǒng)FPGA設(shè)計(jì)

從時(shí)分復(fù)接系統(tǒng)對(duì)幀同步系統(tǒng)的性能要求出發(fā),提出了一種采用FPGA實(shí)現(xiàn)幀同步系統(tǒng)的設(shè)計(jì)方案,重點(diǎn)介紹了同步保護(hù)電路的設(shè)計(jì),并給出了FPGA設(shè)計(jì)的實(shí)驗(yàn)仿真,實(shí)驗(yàn)結(jié)果表明該電路
2010-08-06 16:46:5924

高精度DDFS信號(hào)源FPGA實(shí)現(xiàn)

為進(jìn)行高精度信號(hào)源的設(shè)計(jì),同時(shí)降低設(shè)計(jì)成本,以Cyclone II系列低端FPGA為核心,利用直接頻率合成技術(shù),對(duì)正弦信號(hào)等數(shù)據(jù)進(jìn)行1/4周期壓縮存儲(chǔ)到ROM中,在外部時(shí)鐘頻率為50 MHz,實(shí)
2010-12-11 15:31:3033

鐵電存儲(chǔ)器的高精度實(shí)時(shí)時(shí)鐘優(yōu)勢(shì)分析

鐵電存儲(chǔ)器的高精度實(shí)時(shí)時(shí)鐘優(yōu)勢(shì)分析
2010-12-11 16:34:2738

基于IEEE1588協(xié)議的分布式系統(tǒng)時(shí)鐘同步方法

為實(shí)現(xiàn)分布式系統(tǒng)高精度同步數(shù)據(jù)采集及實(shí)時(shí)控制,提出一種基于IEEE1588協(xié)議的分布式系統(tǒng)時(shí)鐘同步方法。通過(guò)分析影響同步精度的因素,采用FPGA設(shè)計(jì)時(shí)間戳生成器,并且采用晶振
2010-12-30 15:52:2241

基于FPGA同步測(cè)周期高精度數(shù)字頻率計(jì)的設(shè)計(jì)

摘    要:本文介紹了一種同步測(cè)周期計(jì)數(shù)器的設(shè)計(jì),并基于該計(jì)數(shù)器設(shè)計(jì)了一個(gè)高精度的數(shù)字頻率計(jì)。文中給出了計(jì)數(shù)器的VHDL編碼,并對(duì)頻率計(jì)的FPGA實(shí)現(xiàn)進(jìn)行了仿真
2006-03-24 13:31:551910

高精度實(shí)時(shí)時(shí)鐘的供電考慮

摘要:DS3231/DS3232通過(guò)設(shè)置溫度更新周期,能夠在保持較高時(shí)鐘精度的同時(shí)大大降低器件的電流損耗。 概述隨著DS3231超高精度、I²C*兼容的集成RTC/TCXO/晶振的
2009-04-21 11:20:331186

基于數(shù)字移相的高精度脈寬測(cè)量系統(tǒng)及其FPGA實(shí)現(xiàn)

摘要:采用XILINX公司的SpartanII系列FPGA芯片設(shè)計(jì)了一種基于數(shù)字移相技術(shù)的高精度脈寬測(cè)量系統(tǒng),同時(shí)給出了系統(tǒng)的仿真結(jié)果和精度分析。與通常的脈沖計(jì)
2009-06-20 14:59:561693

基于FPGA的高速高精度頻率測(cè)量的研究

摘要:以FPGA為核心的高速高精度的頻率測(cè)量,不同于常用測(cè)頻法和測(cè)周期法。本文介紹的測(cè)頻方法,不僅消除了直接測(cè)頻方法中對(duì)測(cè)量頻率需要采用分段測(cè)試的局
2009-06-20 15:08:40843

基于FPGA的提取位同步時(shí)鐘DPLL設(shè)計(jì)

基于FPGA的提取位同步時(shí)鐘DPLL設(shè)計(jì)   在數(shù)字通信系統(tǒng)中,同步技術(shù)是非常重要的,而位同步是最基本的同步。位同步時(shí)鐘信號(hào)不僅用于監(jiān)測(cè)輸入碼元信號(hào),確保收發(fā)
2010-01-25 09:36:182890

USB的高精度多通道數(shù)據(jù)采集卡設(shè)計(jì)

USB的高精度多通道數(shù)據(jù)采集卡設(shè)計(jì) 摘要:詳細(xì)敘述了用USB控制器CY7C68013與A/D轉(zhuǎn)換器ADS8364,構(gòu)成高精度多路同步數(shù)據(jù)采集卡的過(guò)程,并給出了相應(yīng)的前端電路和FPGA的控制
2010-04-13 13:28:391560

采用DS3231設(shè)計(jì)的高精度時(shí)鐘接口

采用DS3231設(shè)計(jì)的高精度時(shí)鐘接口 DS3231是Maxim/Dallas公司生產(chǎn)的一款低成本、超高精度的I2C實(shí)時(shí)時(shí)鐘
2010-04-20 15:23:413147

FPGA時(shí)鐘頻率同步設(shè)計(jì)

FPGA時(shí)鐘頻率同步設(shè)計(jì) 網(wǎng)絡(luò)化運(yùn)動(dòng)控制是未來(lái)運(yùn)動(dòng)控制的發(fā)展趨勢(shì),隨著高速加工技術(shù)的發(fā)展,對(duì)網(wǎng)絡(luò)節(jié)點(diǎn)間的時(shí)間同步精度提出了更高的要求。如造紙機(jī)械,運(yùn)行速
2010-01-04 09:54:322762

GPS時(shí)鐘發(fā)生器(GPS同步時(shí)鐘)的相關(guān)討論

在電力系統(tǒng)、CDMA2000、DVB、DMB等系統(tǒng)中,高精度的GPS時(shí)鐘發(fā)生器(GPS同步時(shí)鐘)對(duì)維持系統(tǒng)正常運(yùn)轉(zhuǎn)有至關(guān)重要的意義。 那如何利用GPS OEM來(lái)進(jìn)行二次開發(fā),產(chǎn)生高精度時(shí)鐘發(fā)生
2010-09-17 22:02:441273

DS3231高精度I2C實(shí)時(shí)時(shí)鐘(RTC)

  DS3231是低成本、高精度I2C實(shí)時(shí)時(shí)鐘(RTC),具有集成的溫補(bǔ)
2010-11-12 09:17:514211

基于FPGA的實(shí)時(shí)可編程高精度信號(hào)源設(shè)計(jì)

  以16 位高精度D/A轉(zhuǎn)換器為核心構(gòu)建波形重構(gòu)電路,將單片機(jī)和FPGA 組合實(shí)現(xiàn)總體控制,完成了基于FPGA的實(shí)時(shí)可編程高精度信號(hào)源設(shè)計(jì)。利用單片機(jī)集成的16 位高精度A/D 構(gòu)建了一個(gè)閉
2012-05-28 10:06:08930

基于GPS校準(zhǔn)晶振的高精度時(shí)鐘的設(shè)計(jì)

文章結(jié)合高精度晶振無(wú)隨機(jī)誤差和GPS秒時(shí)鐘無(wú)累計(jì)誤差的特點(diǎn),采用GPS測(cè)量監(jiān)控技術(shù),對(duì)高精度晶體振蕩器的輸出頻率進(jìn)行精密測(cè)量和調(diào)節(jié),使晶振的輸出頻率同步在GPS系統(tǒng)上,從而提
2012-08-09 14:07:295152

基于FPGA的跳頻系統(tǒng)快速同步算法設(shè)計(jì)與實(shí)現(xiàn)

同步技術(shù)是跳頻系統(tǒng)的核心。本文針對(duì)FPGA的跳頻系統(tǒng),設(shè)計(jì)了一種基于獨(dú)立信道法,同步字頭法和精準(zhǔn)時(shí)鐘相結(jié)合的快速同步方法,同時(shí)設(shè)計(jì)了基于雙圖案的改進(jìn)型獨(dú)立信道法,同步
2013-05-06 14:09:2022

DS12C887高精度電子時(shí)鐘設(shè)計(jì)

DS12C887高精度電子時(shí)鐘設(shè)單片機(jī)設(shè)計(jì)課程。DS12C887高精度電子時(shí)鐘設(shè)
2015-10-29 16:18:3815

基于FPGA高精度時(shí)間數(shù)字轉(zhuǎn)換方法研究

基于FPGA高精度時(shí)間數(shù)字轉(zhuǎn)換 方法研究
2015-10-30 10:59:134

一種分布式納秒級(jí)精度時(shí)頻同步系統(tǒng)設(shè)計(jì)

為滿足時(shí)頻設(shè)備高精度同步的需求,提出了一種基于主從站工作方式的分布式時(shí)頻同步系統(tǒng)設(shè)計(jì)方案,并完成系統(tǒng)的軟硬件設(shè)計(jì)。該系統(tǒng)采用模擬內(nèi)插法等精度頻率測(cè)量進(jìn)行誤差修正,采用直接數(shù)字合成技術(shù)對(duì)從站時(shí)基進(jìn)行
2016-01-04 14:55:230

基于FPGA的交流伺服高精度反饋系統(tǒng)

基于FPGA的交流伺服高精度反饋系統(tǒng)_謝強(qiáng)強(qiáng),感興趣的小伙伴們可以看看。
2016-08-03 18:36:2517

GPS高精度時(shí)鐘的設(shè)計(jì)和實(shí)現(xiàn)

GPS高精度時(shí)鐘的設(shè)計(jì)和實(shí)現(xiàn)
2017-01-23 20:48:1623

基于FPGA和USB2.0的高精度數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于FPGA和USB2.0的高精度數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
2017-01-22 20:29:2125

基于FPGA高精度電流實(shí)時(shí)監(jiān)測(cè)系統(tǒng)設(shè)計(jì)_楊鷗寧

基于FPGA高精度電流實(shí)時(shí)監(jiān)測(cè)系統(tǒng)設(shè)計(jì)_楊鷗寧
2017-01-31 21:14:564

一種利用高精度時(shí)鐘測(cè)量中斷延遲的方法_賀俊

一種利用高精度時(shí)鐘測(cè)量中斷延遲的方法_賀俊
2017-03-19 11:46:131

基于FPGA高精度薄膜寬度控制儀設(shè)計(jì)_仲驥

基于FPGA高精度薄膜寬度控制儀設(shè)計(jì)_仲驥
2017-03-19 19:07:170

基于FPGA的精確時(shí)鐘同步方法研究

Powerlink、EtherCAT等多種工業(yè)以太網(wǎng)協(xié)議。將傳統(tǒng)的商用以太網(wǎng)應(yīng)用于工業(yè)控制系統(tǒng)的現(xiàn)場(chǎng)設(shè)備層的最大障礙是以太網(wǎng)的非實(shí)時(shí)性,而實(shí)現(xiàn)現(xiàn)場(chǎng)設(shè)備間的高精度時(shí)鐘同步是保證以太網(wǎng)高實(shí)時(shí)性的前提
2017-08-31 11:26:1016

多級(jí)電機(jī)同步驅(qū)動(dòng)系統(tǒng)的特點(diǎn)及其控制系統(tǒng)的設(shè)計(jì)

本文根據(jù)多級(jí)電機(jī)同步驅(qū)動(dòng)系統(tǒng)的運(yùn)動(dòng)特點(diǎn),設(shè)計(jì)了基于DSP+FPGA 的多交流電機(jī)同步運(yùn)行控制系統(tǒng),并運(yùn)用PID 控制方法,通過(guò)對(duì)同步驅(qū)動(dòng)系統(tǒng)中的傳動(dòng)電機(jī)實(shí)施速度同步補(bǔ)償,達(dá)到了高精度同步
2017-10-26 16:46:5711

基于總線同步時(shí)鐘卡設(shè)計(jì)與實(shí)現(xiàn)(PCI Express)

中各個(gè)設(shè)備之間時(shí)間的一致性和準(zhǔn)確性,系統(tǒng)中配備時(shí)鐘源進(jìn)行授時(shí),同步時(shí)鐘卡從時(shí)鐘源獲取高精度的時(shí)間,使系統(tǒng)中各個(gè)設(shè)備與主機(jī)時(shí)鐘源保持高精度同步。同步時(shí)鐘卡采用PCI-E總線的方式,PCI-E總線具有點(diǎn)對(duì)點(diǎn)串行互聯(lián),雙通道、
2017-10-30 13:25:170

嵌入式同步時(shí)鐘系統(tǒng)的設(shè)計(jì)方案

分享到:標(biāo)簽:嵌入式; 同步時(shí)鐘 同步時(shí)鐘系統(tǒng)同步設(shè)備中實(shí)現(xiàn)同步通信的核心,因此,要實(shí)現(xiàn)數(shù)字同步網(wǎng)的設(shè)備同步就要求同步時(shí)鐘系統(tǒng)一方面要能提供精確的定時(shí)同步,另一方面還要能方便實(shí)現(xiàn)網(wǎng)絡(luò)管理中心對(duì)同步
2017-11-04 10:21:446

低成本的采用FPGA實(shí)現(xiàn)SDH設(shè)備時(shí)鐘芯片技術(shù)

介紹一種采用FPGA(現(xiàn)場(chǎng)可編程門陣列電路)實(shí)現(xiàn)SDH(同步數(shù)字體系)設(shè)備時(shí)鐘芯片設(shè)計(jì)技術(shù),硬件主要由1 個(gè)FPGA 和1 個(gè)高精度溫補(bǔ)時(shí)鐘組成.通過(guò)該技術(shù),可以在FPGA 中實(shí)現(xiàn)需要專用芯片才能實(shí)現(xiàn)的時(shí)鐘芯片各種功能,而且輸入時(shí)鐘數(shù)量對(duì)比專用芯片更加靈活,實(shí)現(xiàn)該功能的成本降低三分之一.
2017-11-21 09:59:001840

基于FPCA可編程邏輯技術(shù)的時(shí)鐘恢復(fù)技術(shù)與系統(tǒng)同步詳解及應(yīng)用

隨著石油勘探的發(fā)展,在地震勘探儀器中越來(lái)越需要高精度同步技術(shù)來(lái)支持高效采集。基于這種目的,采用FPGA技術(shù)設(shè)計(jì)了一種時(shí)鐘恢復(fù)以及系統(tǒng)同步方案,并完成了系統(tǒng)的固件和嵌入式軟件設(shè)計(jì)。通過(guò)室內(nèi)測(cè)試、野外
2017-11-18 06:28:421330

基于FPGA高精度三維成像聲吶系統(tǒng)

高精度三維成像聲吶的實(shí)現(xiàn)需要完成大規(guī)模信號(hào)同步采集和海量數(shù)據(jù)并行計(jì)算,為此,提出基于現(xiàn)場(chǎng)可編程邏輯門陣列的并行計(jì)算系統(tǒng)。在使用同源時(shí)鐘的前提下,利用Spartan-3對(duì)平面陣2304 路換能器信號(hào)
2017-11-18 10:29:003292

一種北斗/GPS秒脈沖高穩(wěn)同步時(shí)鐘

本文致力于解決系統(tǒng)時(shí)鐘高精度和高穩(wěn)定度的問(wèn)題。通過(guò)UM220IIIN雙系統(tǒng)接收機(jī)和FPGA的結(jié)合,輸出北斗/GPS中精度最高的秒脈沖作為時(shí)鐘源,若兩者的秒脈沖都失效,就利用FPGA來(lái)預(yù)測(cè)下一
2017-12-05 17:26:209

采用FPGA技術(shù)實(shí)現(xiàn)高精度時(shí)鐘頻率同步的方法

分布式網(wǎng)絡(luò)中節(jié)點(diǎn)的時(shí)鐘通常是采用晶振+計(jì)數(shù)器的方式來(lái)實(shí)現(xiàn),由于晶振本身的精度以及穩(wěn)定性問(wèn)題,造成了時(shí)間運(yùn)行的誤差。時(shí)鐘同步通常是選定一個(gè)節(jié)點(diǎn)時(shí)鐘作為主時(shí)鐘,其他節(jié)點(diǎn)時(shí)鐘作為從時(shí)鐘。主節(jié)點(diǎn)周期性地通過(guò)
2019-05-05 08:17:0011795

如何利用FPGA設(shè)計(jì)一個(gè)跨時(shí)鐘域的同步策略?

基于FPGA的數(shù)字系統(tǒng)設(shè)計(jì)中大都推薦采用同步時(shí)序的設(shè)計(jì),也就是單時(shí)鐘系統(tǒng)。但是實(shí)際的工程中,純粹單時(shí)鐘系統(tǒng)設(shè)計(jì)的情況很少,特別是設(shè)計(jì)模塊與外圍芯片的通信中,跨時(shí)鐘域的情況經(jīng)常不可避免。如果對(duì)跨時(shí)鐘
2018-09-01 08:29:215302

基于LabVIEW FPGA的3D測(cè)量提高精度

在本次演示中,NI的LabVIEW FPGA用于創(chuàng)建自定義視覺算法,使用3D非接觸式測(cè)量提高精度。 LabVIEW FPGA還將LabVIEW圖形化開發(fā)平臺(tái)擴(kuò)展到FPGA,使用戶更容易使用
2018-11-22 06:09:004162

FPGA設(shè)計(jì)要點(diǎn)之一:時(shí)鐘

對(duì)于 FPGA 來(lái)說(shuō),要盡可能避免異步設(shè)計(jì),盡可能采用同步設(shè)計(jì)。 同步設(shè)計(jì)的第一個(gè)關(guān)鍵,也是關(guān)鍵中的關(guān)鍵,就是時(shí)鐘樹?!∫粋€(gè)糟糕的時(shí)鐘樹,對(duì) FPGA 設(shè)計(jì)來(lái)說(shuō),是一場(chǎng)無(wú)法彌補(bǔ)的災(zāi)難,是一個(gè)沒有打好地基的樓,崩潰是必然的。
2020-11-11 09:45:543656

中國(guó)移動(dòng)高精度時(shí)間同步1PPS和TOD接口規(guī)范詳細(xì)說(shuō)明

 本標(biāo)準(zhǔn)的目的: 隨著TD-SCDMA、TD-LTE系統(tǒng)高精度時(shí)間地面?zhèn)魉托枨蟮某霈F(xiàn),要求網(wǎng)絡(luò)設(shè)備和基站設(shè)備等提供各種類型的高精度時(shí)間同步接口。此標(biāo)準(zhǔn)提供了1PPS+TOD高精度時(shí)間同步接口的技術(shù)要求。
2020-11-20 08:00:0026

高精度正余弦函數(shù)的FPGA實(shí)現(xiàn)(打印)

高精度正余弦函數(shù)的FPGA實(shí)現(xiàn)(打印)實(shí)現(xiàn)。
2021-04-27 14:14:315

可實(shí)現(xiàn)高精度時(shí)間同步的數(shù)據(jù)傳輸方法

據(jù)傳輸問(wèn)題,提出一種可實(shí)現(xiàn)高精度時(shí)間同步的數(shù)據(jù)傳輸方法。借助 TCP/IP協(xié)議棧和 White rabbit時(shí)鐘同步技術(shù)融合時(shí)鐘網(wǎng)絡(luò)與數(shù)據(jù)網(wǎng)絡(luò),TCP/P協(xié)議棧在僅保留PC通信協(xié)議的基礎(chǔ)上,無(wú)需增加額外硬件,即可實(shí)現(xiàn)高效可靠的數(shù)據(jù)傳輸和高精度時(shí)鐘同步。測(cè)試結(jié)果表明,該方
2021-05-11 13:57:4320

基于FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)(開關(guān)電源技術(shù)發(fā)展綜述)-該文檔為基于FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)講解文檔,是一份不錯(cuò)的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,,,,
2021-09-24 11:32:0134

FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)(電源技術(shù)是什么檔次的期刊)-為基于FPGADSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)講解文檔摘 要:提出了一種新的基于FPGA+DSP的高精度數(shù)字化電源
2021-09-27 11:16:4511

工程師筆記|高精度定時(shí)器的同步功能

關(guān)鍵詞:高精度定時(shí)器, 同步 目錄預(yù)覽 1.引言 2.定時(shí)器同步結(jié)構(gòu) 3.高精度定時(shí)器內(nèi)部同步 4.高精度定時(shí)器外部同步 5. 小結(jié) STM32G474 所含的高精度定時(shí)器(HRTIMER)其實(shí)包含
2022-11-22 18:15:01924

高精度定時(shí)器的同步功能

電子發(fā)燒友網(wǎng)站提供《高精度定時(shí)器的同步功能.pdf》資料免費(fèi)下載
2023-09-19 14:17:430

fpga與dsp通訊怎樣同步時(shí)鐘頻率?dsp和fpga通信如何測(cè)試?

fpga與dsp通訊怎樣同步時(shí)鐘頻率?dsp和fpga通信如何測(cè)試? 在FPGA與DSP通訊時(shí),同步時(shí)鐘頻率非常重要,因?yàn)椴煌脑O(shè)備有不同的時(shí)鐘頻率,如果兩者的時(shí)鐘頻率不同步,會(huì)導(dǎo)致通訊數(shù)據(jù)的錯(cuò)誤
2023-10-18 15:28:131060

什么是TCXO晶振?它為什么能提供高精度時(shí)鐘信號(hào)?

什么是TCXO晶振?它為什么能提供高精度時(shí)鐘信號(hào)? TCXO(Temperature-Compensated Crystal Oscillator),即溫度補(bǔ)償晶體振蕩器,是一種用于提供高精度時(shí)鐘
2023-12-18 14:30:48465

如何實(shí)現(xiàn)更高精度同步測(cè)量?如何做好同步數(shù)據(jù)采集的時(shí)間校準(zhǔn)?

如何實(shí)現(xiàn)更高精度同步測(cè)量?如何做好同步數(shù)據(jù)采集的時(shí)間校準(zhǔn)? 實(shí)現(xiàn)更高精度同步測(cè)量是科研和工程領(lǐng)域中的一個(gè)重要問(wèn)題。同步測(cè)量一般是指多個(gè)傳感器或測(cè)量系統(tǒng)在時(shí)間上完全一致地對(duì)同一現(xiàn)象進(jìn)行測(cè)量,以獲取
2024-01-16 15:10:11213

網(wǎng)絡(luò)時(shí)鐘同步有哪些要求?如何在5G網(wǎng)絡(luò)中測(cè)試時(shí)間與時(shí)鐘同步

實(shí)現(xiàn)數(shù)據(jù)的正確傳輸和協(xié)調(diào)。 網(wǎng)絡(luò)時(shí)鐘同步的要求主要包括以下幾個(gè)方面: 1. 精度要求:根據(jù)不同的應(yīng)用場(chǎng)景和需求,對(duì)網(wǎng)絡(luò)時(shí)鐘同步精度要求也有所不同。例如,對(duì)于金融交易系統(tǒng)來(lái)說(shuō),時(shí)鐘同步精度要求非常高,通常要求在毫
2024-01-16 16:03:25277

GPS衛(wèi)星同步時(shí)鐘的工作原理及應(yīng)用場(chǎng)景介紹

GPS衛(wèi)星同步時(shí)鐘是一種基于全球定位系統(tǒng)(GPS)的授時(shí)系統(tǒng),它利用GPS衛(wèi)星原子鐘的高精度時(shí)間信息,對(duì)地面接收設(shè)備進(jìn)行時(shí)間同步。該系統(tǒng)具有高精度、高可靠性、易于部署等特點(diǎn),在通信、電力、金融、交通
2024-03-19 10:28:0460

如何解決同步時(shí)鐘系統(tǒng)中的常見問(wèn)題和故障?

天線是時(shí)鐘同步系統(tǒng)中至關(guān)重要的組成部分,其故障可能會(huì)導(dǎo)致時(shí)間同步精度下降或無(wú)法正常工作。故障原因可能包括天線損壞、連接線松動(dòng)等。 時(shí)間同步精度不夠 時(shí)鐘同步系統(tǒng)精度直接影響著整個(gè)系統(tǒng)的運(yùn)行效果,時(shí)間同步精度不夠可能導(dǎo)致
2024-03-19 10:42:27110

如何選擇適合自己需求的衛(wèi)星同步時(shí)鐘設(shè)備?

同步時(shí)鐘設(shè)備的要求不同。例如,在電力系統(tǒng)中,需要使用高精度的衛(wèi)星同步時(shí)鐘設(shè)備來(lái)保證電網(wǎng)的安全穩(wěn)定運(yùn)行;在通信系統(tǒng)中,需要使用具有快速同步能力的衛(wèi)星同步時(shí)鐘設(shè)備來(lái)保證網(wǎng)絡(luò)的穩(wěn)定性。 2. 時(shí)間同步精度 時(shí)間同步精度是衛(wèi)星
2024-03-19 10:50:1783

已全部加載完成

RM新时代网站-首页