RM新时代网站-首页

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)> - 賽靈思 FPGA 芯片對模擬輸入信號的數(shù)字化介紹

- 賽靈思 FPGA 芯片對模擬輸入信號的數(shù)字化介紹

上一頁12全文
收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

7系列FPGA芯片-的“雄韜偉略”

  的最新7系列FPGA芯片包括3個子系列,Artix-7、 Kintex-7和Virtex-7。在介紹芯片之前,先看看三個子系列芯片介紹表,如下表1所示:  表1 全新Xilinx FPGA 7
2012-09-21 13:46:16

FPGA芯片選型

做pcie3.0協(xié)議分析儀,需要選取什么樣的FPGA芯片,請大神指點(diǎn)一下,最好是
2016-08-11 15:19:45

FPGA就像是一張精密的畫布 - DSP 專家給你一個選擇 FPGA 的理由

了。打個比喻來說,對于熱愛樂高的人來說 FPGA 設(shè)計(jì)就像搭積木,對于愛涂鴉的我來說 FPGA 就像是一張精密的畫布。借助這樣的 FPGA 廠商提供給設(shè)計(jì)師的易用的“畫筆”,有創(chuàng)意的設(shè)計(jì)師就能
2018-08-13 09:31:45

FPGA就像是一張精密的畫布 - DSP 專家給你一個選擇 FPGA 的理由

的系統(tǒng)了。打個比喻來說,對于熱愛樂高的人來說 FPGA 設(shè)計(jì)就像搭積木,對于愛涂鴉的我來說 FPGA 就像是一張精密的畫布。借助這樣的 FPGA 廠商提供給設(shè)計(jì)師的易用的“畫筆”,有創(chuàng)意的設(shè)計(jì)師就能
2018-08-10 09:16:48

FPGA是用altera多還是的多呢

FPGA是用altera多還是的多呢,我買的開發(fā)板是altera的,但是很多人推薦說學(xué)習(xí)的好
2016-01-09 21:27:25

FPGA設(shè)計(jì)之浮點(diǎn)DSP算法實(shí)現(xiàn)【工程師作品】

FPGA設(shè)計(jì)之浮點(diǎn)DSP算法實(shí)現(xiàn),DSP算法是很多工程師在設(shè)計(jì)過程中都會遇到的問題,本文將從FPGA設(shè)計(jì)的角度來講解浮點(diǎn)DSP算法的實(shí)現(xiàn)。FPGA設(shè)計(jì)之浮點(diǎn)DSP算法實(shí)現(xiàn)是工程師最新力作,資料不可多得,大家珍惜啊1FPGA設(shè)計(jì)之浮點(diǎn)DSP算法實(shí)現(xiàn)[hide][/hide]
2012-03-01 15:23:56

FPGA設(shè)計(jì)時序約束指南【工程師力作】

的一條或多條路徑。在 FPGA 設(shè)計(jì)中主要有四種類型的時序約束:PERIOD、OFFSET IN、OFFSET OUT 以及 FROM: TO(多周期)約束。FPGA設(shè)計(jì)時序約束指南[hide][/hide]`
2012-03-01 15:08:40

數(shù)字化改變生活,數(shù)字化具有什么意義?

數(shù)字化是時下炙手可熱的話題,近幾年內(nèi)可能沒有哪家企業(yè)不在戰(zhàn)略規(guī)劃里提到數(shù)字化的。但數(shù)字化的具體定義,各行各業(yè)都有不同見解與看法,唯一達(dá)成共識的可能是上IT管理系統(tǒng)。普遍的人都認(rèn)為,可以在行業(yè)中勝出
2020-05-13 16:23:11

數(shù)字化測量系統(tǒng)的主要技術(shù)特性

數(shù)字化測量系統(tǒng)具有與上述不同的一些特點(diǎn),需要考慮以下一些技術(shù)特性。1.最高數(shù)字化速率(采樣速率)最高數(shù)字化速率是單位時間 對模擬輸入信號的采樣數(shù)。常以每秒采樣樣本點(diǎn)數(shù)(Sample/second
2018-01-25 11:38:18

7系列采用FPGA電源模塊

。ROHM與安富利公司共同開發(fā)7系列FPGA及Zynq?–7000 All Programmable SoC的評估套件Mini-Module Plus 用的電源模塊。安富利公司已經(jīng)開發(fā)出多款
2018-12-04 10:02:08

FPGA原理圖例子之s3astarter

`FPGA原理圖例子之s3astarter 一向是FPGA領(lǐng)域里的領(lǐng)先者,運(yùn)用FPGA需要深入的理解它的工作原理,小編親子整理了s3astarter 的經(jīng)典fpga原理圖分享給電子工程師們。FPGA原理圖例子之s3astarter [hide][/hide]`
2012-03-16 10:41:19

FPGA對DLP數(shù)字影院投影儀產(chǎn)生了哪些影響?

公司(Xilinx)日前宣布NEC子公司NEC Display Solutions有限公司的三款DLP數(shù)字影院投影儀產(chǎn)品,均采用了Virtex?-5 FPGA系列產(chǎn)品。
2019-08-19 07:12:03

FPGA設(shè)計(jì)大賽參賽者自評分表格下載

FPGA設(shè)計(jì)大賽參賽者自評分表格下載自評分表填寫指引:參賽者須于提交設(shè)計(jì)作品時一并呈交自評分表。每一個參賽作品最高可獲得10分自評分。請?jiān)谶m當(dāng)?shù)姆礁裆洗蚬?。參賽者作品自評分表格下載:[hide
2012-04-24 15:07:27

FPGA該怎么應(yīng)對內(nèi)窺鏡系統(tǒng)架構(gòu)的挑戰(zhàn)?

  什么是FPGA?如何幫助內(nèi)窺鏡制造商克服復(fù)雜的設(shè)計(jì)約束,生產(chǎn)出極具競爭優(yōu)勢的產(chǎn)品?如何幫助他們成功構(gòu)建外形小巧的低功耗內(nèi)窺鏡攝像頭、高性價比的攝像機(jī)控制單元(CCU),以及多功能、低成本的圖像管理設(shè)備?  
2019-09-17 06:31:55

fpga設(shè)計(jì)比賽火爆進(jìn)行中

fpga設(shè)計(jì)比賽于4月23日上線,得到了廣大電子工程師特別是fpga愛好者的大力關(guān)注和廣泛支持。本次大賽支持個人報名和團(tuán)體報名,其中團(tuán)隊(duì)報名數(shù)量達(dá)到了20個團(tuán)隊(duì)。還沒有參加比賽的電子工程師
2012-06-06 14:49:12

ISE? 設(shè)計(jì)套件11.1版對FPGA有什么優(yōu)化作用?

每一版本都提供了完整的FPGA設(shè)計(jì)流程,并且專門針對特定的用戶群體(工程師)和特定領(lǐng)域的設(shè)計(jì)方法及設(shè)計(jì)環(huán)境要求進(jìn)行了優(yōu)化。那大家知道ISE? 設(shè)計(jì)套件11.1版對FPGA有什么優(yōu)化作用嗎?
2019-07-30 06:52:50

Spartan開發(fā)板使用困境記錄 精選資料分享

Spartan開發(fā)板使用困境記錄原理圖和接口主要是對照核心板的原理圖,一般的接法就是系列的單片機(jī),連接好電源和下載器,記得預(yù)先安好驅(qū)動,驅(qū)動安裝成功與否能夠在設(shè)備管理器處查看。作者困境
2021-07-13 08:42:10

Verilog(FPGACPLD)設(shè)計(jì)小技巧

Verilog(FPGACPLD)設(shè)計(jì)小技巧
2012-08-19 22:52:02

Virtex-6 HXT FPGA ML630提供參考時鐘電路圖

Virtex-6 HXT FPGA ML630評估套件采用SiTime電子發(fā)燒友振具體型號為:SIT9102AI-243N25E200.0000,而目前針對這一型號sitime推出了抖動更低
2014-11-17 15:07:35

Zynq-7000可擴(kuò)展處理平臺讓編程流程更簡單

Zynq-7000可擴(kuò)展處理平臺(EPP)將雙ARM Cortex-A9 MPCore處理器系統(tǒng)與可編程邏輯和硬IP外設(shè)緊密集成在一起,提供了靈活性、可配置性和性能的完美組合。圍繞其剛剛推出
2019-05-16 10:44:42

公司亞太區(qū)銷售與市場副總裁給XILINX客戶的信

尊敬的客戶朋友們:在此,我謹(jǐn)代表公司與您分享一個激動人心的喜訊: 3 月1 日,公司宣布全球第一片28nmFPGA 芯片(7K325T) 成功量產(chǎn)了!該里程碑式信息的發(fā)布,不僅是
2012-03-22 15:17:12

推出全球最大容量的FPGA – Virtex UltraScale+ VU19P

自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布推出全球最大容量的 FPGA – Virtex UltraScale+ VU19P,從而進(jìn)一步
2020-11-02 08:34:50

有哪幾種ISE設(shè)計(jì)套件配置版本 ?

有哪幾種ISE設(shè)計(jì)套件配置版本 ?
2021-04-30 06:30:50

FPGA用什么開發(fā)工具編程,有沒有大佬分享一下安裝包

FPGA用什么開發(fā)工具編程,有沒有大佬分享一下安裝包
2018-05-24 17:51:38

高性能40nm Virtex-6 FPGA系列通過全生產(chǎn)驗(yàn)證

【來源】:《電子設(shè)計(jì)工程》2010年02期【摘要】:<正>公司與聯(lián)華電子共同宣布,采用聯(lián)華電子高性能40nm工藝的Virtex-6FPGA,已經(jīng)完全通過生產(chǎn)前的驗(yàn)證
2010-04-24 09:06:05

(XILINX)全新7系列FPGA詳述

(XILINX)全新7系列FPGA詳述
2012-08-14 12:20:22

EIMKT求購Xilinx()微處理器 原裝現(xiàn)貨

。Xilinx()微處理器是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商,具有廣泛的高級集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級功能的IP核,其產(chǎn)品被廣泛運(yùn)用在無線電話基站、DVD播放機(jī)的數(shù)字電子應(yīng)用技術(shù)中
2019-10-18 11:46:45

USB數(shù)字化儀/示波器

中一種用途非常廣泛的圖形輸入設(shè)備,指任何用于將模擬信號轉(zhuǎn)換為數(shù)字信號的設(shè)備,例如:手機(jī)就是一種最常見數(shù)字化儀,可將聲音(模擬信號)轉(zhuǎn)換為數(shù)字信號并將其發(fā)送至另一部手機(jī)。在電子測試儀器領(lǐng)域,科學(xué)家和工程師常用
2017-08-01 10:05:44

USB數(shù)字化儀/示波器

中一種用途非常廣泛的圖形輸入設(shè)備,指任何用于將模擬信號轉(zhuǎn)換為數(shù)字信號的設(shè)備,例如:手機(jī)就是一種最常見數(shù)字化儀,可將聲音(模擬信號)轉(zhuǎn)換為數(shù)字信號并將其發(fā)送至另一部手機(jī)。在電子測試儀器領(lǐng)域,科學(xué)家和工程師常用
2017-08-02 10:52:32

USB數(shù)字化儀/示波器:6407高性能USB數(shù)字化儀/示波器

中一種用途非常廣泛的圖形輸入設(shè)備,指任何用于將模擬信號轉(zhuǎn)換為數(shù)字信號的設(shè)備,例如:手機(jī)就是一種最常見數(shù)字化儀,可將聲音(模擬信號)轉(zhuǎn)換為數(shù)字信號并將其發(fā)送至另一部手機(jī)。在電子測試儀器領(lǐng)域,科學(xué)家和工程師常用
2017-08-03 10:29:47

XilinxFPGA技術(shù)及應(yīng)用線上公開課

` 本帖最后由 MGJOY 于 2017-4-10 15:07 編輯 本周三,4月12日,FPGA技術(shù)及應(yīng)用線上公開課。歡迎大家觀看、學(xué)習(xí)交流~分享主題【FPGA人工智能領(lǐng)域技術(shù)及應(yīng)用】嵌入式視覺領(lǐng)域技術(shù)和解決方案機(jī)器學(xué)習(xí)方面的技術(shù)和解決方案ADAS/自動駕駛方面的應(yīng)用`
2017-04-10 15:06:16

Xilinx方案

能做方案的,請聯(lián)系
2019-01-21 19:31:40

”搶樓活動第二輪,中獎樓層公布!

`{:4_122:}{:4_122:}搶樓啦??!“”搶樓活動第二輪中獎樓層公布號外號外{:4_104:}:為了答謝各位壇友們的大力支持,我和我的小伙伴們決定在增加5個中獎樓層,讓各位中獎的幾率
2013-10-11 10:40:34

FPGA參賽作品】基于FPGA的簡易DDS信號源設(shè)計(jì)

設(shè)計(jì)用大賽要求的芯片,研究基于FPGA的DDS信號發(fā)生器設(shè)計(jì),實(shí)現(xiàn)了滿足預(yù)定指標(biāo)的多波形輸出。我的設(shè)計(jì)方案在附件中,謝謝
2012-05-12 23:01:54

【AD新聞】新CEO訪華繪藍(lán)圖,7nm ACAP平臺要讓CPU/GPU難企及

我們業(yè)務(wù)的核心,但今后將不再僅僅是一家FPGA企業(yè)?!盤eng強(qiáng)調(diào)稱,FPGA技術(shù)是的傳統(tǒng),已發(fā)展多年,包括在可編程芯片上全面集成了SoC,開發(fā)出了3D IC,構(gòu)建了軟件開發(fā)框架,并創(chuàng)建
2018-03-23 14:31:40

【PYNQ-Z2申請】基于PYNQ-Z2平臺的圖像實(shí)時力學(xué)測量

項(xiàng)目名稱:基于PYNQ-Z2平臺的圖像實(shí)時力學(xué)測量試用計(jì)劃:申請理由本人在圖像輔助力學(xué)測量領(lǐng)域有三年的研究經(jīng)驗(yàn),曾設(shè)計(jì)過類似基于光學(xué)及圖像的微納力學(xué)傳感器,想借助發(fā)燒友論壇和
2019-01-09 14:49:25

中頻數(shù)字化基帶硬件電路設(shè)計(jì)

基于FPGA 的中頻信號處理通用硬件平臺,該硬件平臺主要包括A/D、FPGA 最小系統(tǒng)、接口電路、電源轉(zhuǎn)換電路等,硬件電路主要功能是將遙控中頻模擬信號功率調(diào)整,然后數(shù)字化處理,送FPGA 解調(diào),并將解調(diào)數(shù)據(jù)輸出。
2018-08-13 07:18:30

為什么說已經(jīng)遠(yuǎn)遠(yuǎn)領(lǐng)先于Altera?

Altera和20年來都在FPGA這個窄眾市場激烈的競爭者,然而Peter Larson基于對兩個公司現(xiàn)金流折現(xiàn)法的研究表明,是目前FPGA市場的絕對領(lǐng)先者。
2019-09-02 06:04:21

什么是豐富目標(biāo)設(shè)計(jì)平臺?

今年年初,率先在FPGA領(lǐng)域提出目標(biāo)設(shè)計(jì)平臺概念,旨在通過選用開放的標(biāo)準(zhǔn)、通用的開發(fā)流程以及類似的設(shè)計(jì)環(huán)境,減少通用工作對設(shè)計(jì)人員時間的占用,確保他們能集中精力從事創(chuàng)新性的開發(fā)工作。
2019-08-13 07:27:15

使用FPGA的時鐘資源小技巧

)。PLL會一直存儲相位和頻率信息,而DLL只存儲相位信息。因此,DLL略比PLL穩(wěn)定。DLL和PLL這兩種類型都可以使用模擬數(shù)字技術(shù)設(shè)計(jì),或者混合兩種技術(shù)設(shè)計(jì)。但器件中的DCM采用全數(shù)字化
2020-04-25 07:00:00

使用MATLAB & Simulink Add-on插件面向Versal AI引擎設(shè)計(jì)

MATLAB & Simulink Add-on插件是將 ModelComposer 和 System Generator forDSP完美結(jié)合的統(tǒng)一工具。
2021-01-28 06:33:40

數(shù)字化超聲成像技術(shù)

進(jìn)的平臺。全數(shù)字化技術(shù)的關(guān)鍵是用計(jì)算機(jī)控制的數(shù)字聲束形成及控制系統(tǒng)。這種系統(tǒng)再與工作在射頻下的高采集率AD變換器及高速數(shù)字信號處理技術(shù)結(jié)臺起來形成數(shù)字化的核心。</div&gt
2010-01-21 16:25:00

回收Xilinx芯片 收購芯片

回收Xilinx帶板芯片, 回收工廠XILINX系列IC:XC3S1500FGG676EGQ、XC5VLX50-1FFG676、XC5VLX110-1FFG676C
2021-12-17 10:02:19

回顧Elecfans開放日之“跟安富利學(xué)FPGA的工業(yè)應(yīng)用“

Programmable技術(shù),助力智能工業(yè)系統(tǒng)”15:00-15:10 休息時間15:10-16:30 自由分享+主題討論16:30-17:00 結(jié)束【活動獎品】黑色雙肩包,圓珠筆,筆記本【活動咨詢】活動咨詢
2013-11-01 13:48:38

FPGA中使用ARM及AMBA總線

國外的融合技術(shù)專家展示了一項(xiàng)基于FPGA的數(shù)據(jù)采集系統(tǒng),用于合成孔徑成像技術(shù)。采用了Xilinx ISE設(shè)計(jì)軟件,支持ARM AMBA AXI4接口。文風(fēng)犀利,觀點(diǎn)新穎,FPGA中使用ARM及AMBA總線中不可多得的資料在FPGA中使用ARM及AMBA總線[hide][/hide]
2012-03-01 15:48:17

基于FPGA模擬電路來處理漸變信號設(shè)計(jì)

得很好.對于連續(xù)漸變的信號不能夠很好地處理,而這恰恰正是模擬電路的優(yōu)勢所在。本文將數(shù)字電路與模擬電路相結(jié)合,即通過FPGA來產(chǎn)生所需各種模擬波形的控制信號,然后通過模擬電路來處理漸變信號,這樣町以得到各種清晰的波形。
2019-07-11 07:10:18

基于FPGA的EtherCAT主站運(yùn)動控制

基于FPGA的EtherCAT主站總線控制 ,論壇有做運(yùn)動控制這方面的技術(shù)嗎?目前我已實(shí)現(xiàn)帶32軸同步運(yùn)行,同步抖動±75ns,控制精度125us。感興趣的可以一起探討下
2018-07-23 12:00:39

基于FPGA的卷積神經(jīng)網(wǎng)絡(luò)實(shí)現(xiàn)設(shè)計(jì)

作者:Nagesh Gupta 創(chuàng)始人兼 CEOAuviz Systems Nagesh@auvizsystems.com憑借出色的性能和功耗指標(biāo), FPGA 成為設(shè)計(jì)人員構(gòu)建卷積神經(jīng)網(wǎng)絡(luò)
2019-06-19 07:24:41

基于Virtex-5 FPGA的LTE仿真器設(shè)計(jì)

和功能測試覆蓋了完整LTE協(xié)議棧及其應(yīng)用。射頻前端采用本地多輸入多輸出(MIMO)設(shè)計(jì),可支持5MHz、10MHz、15MHz和20MHz多種不同帶寬?! ∵@個仿真器中心采用三個Virtex?-5
2019-06-17 06:36:10

基于DSP+FPGA數(shù)字化繼電保護(hù)測試儀

,時間信號解碼器,時序控制觸發(fā)器。FPGA芯片通過16位HPI接口與DSP相連,同時外擴(kuò)32位以太網(wǎng)控制總線與以太網(wǎng)接口芯片相連。實(shí)現(xiàn)網(wǎng)絡(luò)報文從接口芯片到DSP之間的數(shù)據(jù)鏈橋接。 3]數(shù)字化繼電保護(hù)
2018-09-06 10:21:51

如何使用FPGA加速包處理?

FAST包處理器的核心功能是什么如何使用FPGA加速包處理?
2021-04-30 06:32:20

如何利用FPGA設(shè)計(jì)數(shù)字化水表?

等優(yōu)點(diǎn),可以滿足不同的需要[1]-[3]。隨著電于技術(shù)和網(wǎng)絡(luò)技術(shù)的不斷發(fā)展,以可編程邏輯器件為核心設(shè)計(jì)制作的全電子式計(jì)量表必將取代傳統(tǒng)的感應(yīng)式計(jì)量表。尤其是集群式、模塊、全電子數(shù)字化計(jì)量表,將會成為民用主導(dǎo)產(chǎn)品[4]。如何利用電子技術(shù)和傳感技術(shù),對傳統(tǒng)水表加以改進(jìn)?。
2019-08-01 06:56:06

如何利用28納米工藝加速平臺開發(fā)?

全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商公司 (Xilinx Inc.) 宣布,為推進(jìn)可編程勢在必行之必然趨勢,正對系統(tǒng)工程師在全球發(fā)布新一代可編程FPGA平臺。和前代產(chǎn)品相比,全新的平臺功耗降低
2019-08-09 07:27:00

如何處理突如其來的電平變化的信號數(shù)字化

親愛的開發(fā)人員,這可能是非?;A(chǔ)的。如何處理突如其來的電平變化的信號數(shù)字化,通過ADC,它目前在轉(zhuǎn)換模式。在PSoC芯片ADC有內(nèi)置采樣保持功能,在其輸入轉(zhuǎn)換期間保持恒定的輸入信號電平的還是只有一個垃圾的價值時,這種情況會發(fā)生嗎?請澄清。
2019-09-06 08:00:30

如何采用PXI總線接口實(shí)現(xiàn)高速數(shù)字化儀模塊的設(shè)計(jì)?

本文給出了基于PXI總線接口的高速數(shù)字化儀模塊的設(shè)計(jì)實(shí)現(xiàn)方法,介紹了高速數(shù)據(jù)采集系統(tǒng)中LVDS接口、LVPECL接口電路結(jié)構(gòu)及連接方式,并在所設(shè)計(jì)的數(shù)字化儀模塊中得到應(yīng)用。
2021-04-14 06:18:38

寬頻ADC中的數(shù)字下變頻研究

針對頻分復(fù)用(FDM) 應(yīng)用進(jìn)行額外濾波。高性能GSPS ADC現(xiàn)將數(shù)字下變頻(DDC)功能在信號鏈中進(jìn)一步提升,以使其位于基于FPGA的設(shè)計(jì)解決方案的ADC之中。該方案為高速系統(tǒng)架構(gòu)師提供了多種
2019-07-29 07:14:03

怎么利用FGPA實(shí)現(xiàn)降采樣FIR濾波器?

怎么利用FGPA實(shí)現(xiàn)降采樣FIR濾波器?這種濾波器在軟件無線電與數(shù)據(jù)采集類應(yīng)用中都很常見。
2019-08-15 08:21:22

怎么實(shí)現(xiàn)PDP中的模擬視頻數(shù)字化電路的設(shè)計(jì)?

本文主要介紹了一套為PDP設(shè)計(jì)地模擬視頻數(shù)字化電路,它分別利用THS8083和SAA7111a實(shí)現(xiàn)計(jì)算機(jī)視頻信號和CV/S-Video信號的解碼和數(shù)字化,并支持包括PAL、NTSC、VGA、SVGA等在內(nèi)的多種視頻制式和分辨率。
2021-06-08 06:32:32

控制數(shù)字化信號的采樣率

數(shù)字儀器采樣模擬波形并對樣本進(jìn)行操作,確保數(shù)據(jù)可以恢復(fù)為連續(xù)的模擬形式。采樣定理表明,通過均勻采樣數(shù)字化信號大于最高頻率分量的兩倍,可以無錯誤地恢復(fù)或重建。但是,你知道你可以改變數(shù)字化數(shù)據(jù)的采樣率
2019-02-23 13:41:27

提交FPGA設(shè)計(jì)方案,贏取FPGA開發(fā)板

“玩轉(zhuǎn)FPGA:iPad2,開發(fā)板等你拿”活動持續(xù)火爆進(jìn)行中……………………活動得到了廣大電子工程師積極強(qiáng)烈的支持,為了回報電子工程師和網(wǎng)站會員,現(xiàn)在只需提交fpga設(shè)計(jì)方案,就有機(jī)會獲得
2012-07-06 17:24:41

的開發(fā)環(huán)境ISE軟件下載地址

剛開始學(xué)FPGA,求他的ISE軟件下載地址,我在網(wǎng)上沒搜到。謝謝了
2012-08-02 09:52:12

求一款應(yīng)用于數(shù)字化中頻頻譜分析儀的數(shù)字下變頻電路

 本文介紹了一種應(yīng)用于數(shù)字化中頻頻譜分析儀的數(shù)字下變頻電路,整個電路基于FPGA實(shí)現(xiàn),結(jié)構(gòu)簡單,易于編程實(shí)現(xiàn)。
2021-04-15 06:21:22

玩轉(zhuǎn)FPGA (xilinx)FPGA設(shè)計(jì)大賽圓滿結(jié)束

了解產(chǎn)品的機(jī)會,利用FPGA器件,開發(fā)設(shè)計(jì)產(chǎn)品,進(jìn)一步提高FPGA設(shè)計(jì)能力和水平。  大賽參與情況  本次大賽主題是基于(xilinx)FPGA芯片進(jìn)行作品設(shè)計(jì)(芯片型號和應(yīng)用領(lǐng)域不限
2012-09-06 11:52:48

玩轉(zhuǎn)FPGA (xilinx)FPGA設(shè)計(jì)大賽獲獎名單?。。?/a>

玩轉(zhuǎn)FPGA,FPGA設(shè)計(jì)大賽開賽啦

經(jīng)歷過和牛人一起進(jìn)行FPGA設(shè)計(jì)比賽的激烈競爭嗎?你感受過FPGA原廠開發(fā)板和fpga行業(yè)泰斗直接帶來的強(qiáng)烈震撼嗎? 沒經(jīng)歷過沒關(guān)系,電子發(fā)燒友網(wǎng)主辦,贊助的“FPGA方案開發(fā)設(shè)計(jì)大賽”已經(jīng)為
2012-04-23 09:31:16

玩轉(zhuǎn)FPGA,FPGA設(shè)計(jì)大賽活動細(xì)則,參賽必看

本帖最后由 eehome 于 2013-1-5 10:00 編輯 玩轉(zhuǎn)FPGA,FPGA設(shè)計(jì)大賽 本次大賽鼓勵參賽者使用當(dāng)前最受歡迎的熱點(diǎn)技術(shù)領(lǐng)域和熱點(diǎn)芯片為主的方案,來作為大賽
2012-04-24 14:40:58

電量隔離傳感器在數(shù)字化技術(shù)中的應(yīng)用

和小信號處理方面,模擬產(chǎn)品是不可比擬的。因此,電量隔離傳感器的數(shù)字化是一種必然趨勢?! ∠旅婢碗娏扛綦x傳感器的工作原理和其數(shù)字化技術(shù)問題作一個簡述,供大家參考?! 《?、電量隔離傳感器基本工作原理  由于
2018-11-16 16:09:35

詳解All Programmable Smarter Vision解決方案

詳解All Programmable Smarter Vision解決方案
2021-06-02 06:56:12

詳解汽車電子中的數(shù)字化應(yīng)用技術(shù)

本文僅探討汽車電子中基于DSP和FPGA數(shù)字化應(yīng)用技術(shù)。
2021-05-17 06:51:35

請教關(guān)于FPGA國產(chǎn)芯片選型的問題?

以前的設(shè)備,數(shù)據(jù)處理用FPGA+單片機(jī)的方式,FPGA用于數(shù)據(jù)正交計(jì)算處理,單片機(jī)用于觸摸屏顯示,FPGA芯片Spartan6系列,單片機(jī)用MSP430?,F(xiàn)在要求國產(chǎn),需要重新選型
2020-09-21 18:59:27

這顆是限制料還是翻新料?

絲印查不到系列型號,引腳數(shù)量也對不上所有型號規(guī)格,也沒有韓國產(chǎn)地
2023-02-24 17:01:32

選擇(Xilinx)FPGA 7系列芯片的N個理由

  電子發(fā)燒友網(wǎng)訊:FPGA 7系列芯片正以燎原之勢席卷整個行業(yè)。在本文,電子發(fā)燒友網(wǎng)小編將帶領(lǐng)大家一起走近Xilinx的FPGA 7系列芯片,從全新FPGA 7系列芯片介紹、芯片優(yōu)點(diǎn)、芯片
2012-09-06 16:24:35

采用FPGA實(shí)現(xiàn)DisplayPort詳細(xì)教程【內(nèi)部資料】

一些芯片制造商已針對上述應(yīng)用推出了現(xiàn)成的標(biāo)準(zhǔn)發(fā)送器和接收機(jī),而推出了名為 Xilinx LogiCORETMDisplayPort v1.1(v1.2 將在 IDS 12.1中配套提供
2012-03-01 11:10:18

高價回收系列IC

(XILILNX )系列IC,高價回收C-MEDIA系列IC.芯片. 高價回收.CAT系列IC.芯片..高價回收GENSIS系列IC.芯片..高價回收FTDI系列主控IC.芯片..高價回收
2021-04-06 18:07:50

高性能GSPS ADC為基于FPGA的設(shè)計(jì)解決方案帶來板載DDC功能

的混疊現(xiàn)象。單個8抽取DDC能夠使Artix-7 FPGA系統(tǒng)可支持的ADC數(shù)量提高至四倍。將輸入信號通過混頻降至基帶時,由于過濾了負(fù)像,因而會出現(xiàn)6 dB的信號損失。NCO還會額外產(chǎn)生一個
2019-06-14 05:00:09

:“玩轉(zhuǎn)FPGA (xilinx)FPGA設(shè)計(jì)大賽”獲獎獎品展示

  電子發(fā)燒友網(wǎng)訊:由(xilinx)公司和華強(qiáng)PCB網(wǎng)贊助,電子發(fā)燒友網(wǎng)主辦的玩轉(zhuǎn)FPGA,設(shè)計(jì)大賽已經(jīng)圓滿結(jié)束。本活動獲獎名單已經(jīng)公布,詳見:玩轉(zhuǎn)FPGA (xilinx
2012-09-06 14:33:50

Xilinx/ XCS40XL-5PQ240C FPGA現(xiàn)場可編程邏輯器件 IC FPGA 192 I/O 240QFP

品牌XILINX/封裝240-PQFP批次08+數(shù)量3500濕氣敏感性等級 (MSL)3(168 小時)產(chǎn)品族嵌入式 - FPGA(現(xiàn)場可編程門陣列)系列Spartan?-XLLAB/CLB
2022-04-19 09:45:33

XC7A50T-1FGG484C FPGA可編程邏輯器件XILINX/

XC7A50T-1FGG484C FPGA可編程邏輯器件XILINX/ALINX SoM AC7A50T,基于Artix-7 XC7A50T-1FGG484C,由FPGA + 2 DDR3
2022-06-17 17:53:59

790.被并入AMD對中國FPGA廠商有什么意義?

fpga
小凡發(fā)布于 2022-10-05 02:52:44

如何用單個賽靈思FPGA數(shù)字化數(shù)百個信號

  在新型賽靈思 FPGA 上使用低電壓差分信號(LVDS),只需一個電阻和一個電容就能夠數(shù)字化輸入信號。由于目前這一代賽靈思器件上提供有數(shù)百個 LVDS 輸入,理論上使用單個 FPGA 就能夠數(shù)字化數(shù)百個模擬信號。
2016-05-30 11:37:311557

基于FPGA的LVDS結(jié)合ADC架構(gòu)實(shí)現(xiàn)數(shù)百模擬信號數(shù)字化

現(xiàn)如今,賽靈思 FPGA 上采用低電壓差分信令 (LVDS) 輸入,僅需一個電阻器和一個電容器就能實(shí)現(xiàn)模擬輸入信號數(shù)字化。由于數(shù)百組 LVDS 輸入駐留在生成電流的賽靈思器件上,因此理論上可通過
2017-11-17 01:34:434745

已全部加載完成

RM新时代网站-首页