數(shù)字顯示電路顯示出便于人們觀測、查看的十進(jìn)制數(shù)字。顯示譯碼器主要由譯碼器和驅(qū)動器兩部分組成,通常這二者都集成在一塊芯片中。
2011-11-16 14:40:125479 138譯碼器的設(shè)置目的是為了實(shí)現(xiàn)IO復(fù)用,單片機(jī)上IO資源緊張,掛載的外設(shè)較多,為了解決這一矛盾,引入了138譯碼器單個(gè)138譯碼器能夠利用3個(gè)IO實(shí)現(xiàn)8路選擇(在邏輯上相當(dāng)于擴(kuò)展了5個(gè)IO),比賽
2022-01-12 07:25:11
看完74hl138譯碼器的技術(shù)文檔,就編了這個(gè)。很好用的芯片。{:soso_e130:}
2012-08-19 00:54:06
3 -8譯碼器 不知怎么仿真波形弄不出來,主要是輸出引腳的波形有問題,希望大家能給以指導(dǎo),感謝大家?。?!
2014-06-12 21:41:50
3-8譯碼器希望大家能夠指導(dǎo)指導(dǎo)一下!出問題的地方我已用紅色箭頭表明,感謝大家!??!
2014-06-12 22:33:56
的是74HC138,也叫38譯碼器。2. 工作原理38譯碼器,從名字來分析就是把3種輸入狀態(tài)翻譯成8種輸出狀態(tài)。對于數(shù)字器件的引腳,如果一個(gè)引腳輸入的時(shí)候,有 0 和 1 兩種狀態(tài);對于兩個(gè)引腳輸入的時(shí)候,就會
2021-11-25 09:27:16
74LS00芯片資料及真值表
2012-12-07 13:03:28
74LS138譯碼器是什么?74LS138譯碼器的擴(kuò)展方法是什么?
2022-01-19 07:14:36
第一次發(fā)帖,自己仿真的一個(gè)譯碼器,謝謝大家!
2016-03-22 13:34:35
譯碼器及其應(yīng)用實(shí)驗(yàn)
2017-03-21 13:36:44
那位大大能教一下bcd譯碼器和usp模塊的連接方式,需要什么過度嗎?
2012-07-15 01:06:12
譯碼器1. 譯碼器定義譯碼器是一種用以檢測輸入位(碼)的特定組合是否存在,并以特定的輸出電平來指示這種特定碼的存在的數(shù)字電路?!稊?shù)字電子技術(shù)基礎(chǔ)系統(tǒng)方法》譯碼器的功能是將具有特定含義的二進(jìn)制碼
2021-12-07 09:37:27
這是譯碼器的一些資料。
2014-07-13 11:59:08
) ); endmoduleRTL級仿真波形如下優(yōu)先編碼器真值表如下,參考艾米電子代碼如下module encoder (input [3:0] iA,output reg [1:0] oQ ); always
2012-02-20 15:36:48
。TTL、CMOS又沒有現(xiàn)成譯碼器可用。故而用二極管搭建此特殊譯碼器,簡單、可靠低成本與現(xiàn)有系統(tǒng)親和度高。我的高一級的產(chǎn)品顯示部分用的是人機(jī)界面。
2016-11-17 09:40:39
你好我使用了VIVADO 2016.1,但我遇到了一個(gè)問題。我找到一些關(guān)鍵的真值表& nbsp;在實(shí)現(xiàn)后,LUT被更改,因此導(dǎo)致我不希望的邏輯錯誤。我怎樣才能避免這種情況發(fā)生?有什么辦法可以
2018-11-01 16:13:23
LUT與真值表有何關(guān)系?FPGA是如何通過兩個(gè)相同輸入的LUT5和一個(gè)MUX組成LUT6的?
2021-11-02 06:12:32
本帖最后由 gk320830 于 2015-3-5 19:27 編輯
我想把TTL的輸出和74HC138譯碼器的輸入端接起來,不知道具體的接線方式應(yīng)該是什么樣子的,求大神指導(dǎo)一下線路應(yīng)該怎么連接
2014-04-03 15:19:43
`Xilinx FPGA入門連載20:3-8譯碼器實(shí)驗(yàn)特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1jGjAhEm 1 功能簡介所有3-8譯碼器,大家
2015-11-02 13:17:03
verilog HDL建模分三種方式:1、模塊建模2、門級建模3、開關(guān)建模這里用38譯碼器感受下1、2的區(qū)別:開發(fā)平臺:STEP-MXO2-C在官網(wǎng),我找到了38譯碼器的模塊級建模代碼:module
2017-09-16 21:35:32
用的很多的一個(gè)芯片就是SN74LV138了,可以查看這個(gè)芯片的手冊,其中真值表是最重要的了。邏輯圖為:由此,我們要在FPGA上所實(shí)現(xiàn)的3-8譯碼器與這個(gè)芯片的功能是一樣的,只是沒有多余的使用引腳輸入
2016-09-14 21:44:39
芯片,這種數(shù)字芯片由簡單的輸入邏輯來控制輸出邏輯,比如 74HC138這個(gè)三八譯碼器,圖 3-15 是 74HC138 在我們原理圖上的一個(gè)應(yīng)用。從這個(gè)名字來分析,三八譯碼器,就是把 3 種輸入狀態(tài)...
2021-07-19 09:08:52
什么是3-8譯碼器,急啊,速求
2013-03-26 16:52:38
將譯碼器的使能端看做輸入端、譯碼器的輸入端看做地址端,則全譯碼器可作什么使用
2015-05-18 11:41:06
關(guān)于138譯碼器位運(yùn)算簡化代碼的思路分享
2022-02-25 07:43:15
在復(fù)雜的數(shù)字電路中,用真值表的方法化簡邏輯表達(dá)式很復(fù)雜,很麻煩,請問諸位高手有沒有簡單的方法化簡邏輯表達(dá)式?。啃〉茉谶@里不勝感激
2013-07-11 15:20:53
標(biāo)段選和位選的接口信息,這時(shí)候就要用到138譯碼器了。138譯碼器原理圖初識單片機(jī)的小白肯定對原理圖不清楚,以我對原理圖的理解就是138譯碼器是通過控制A,B,C三個(gè)端口傳遞不同的信號來對Y0-Y7進(jìn)行不同的信號控制,而Y0-Y7恰恰對應(yīng)的是數(shù)碼管的位選值,控制哪一個(gè)數(shù)碼管亮和滅。數(shù)碼管真值表真值表上H
2022-02-23 06:59:52
可以baidu或bing一下。相信學(xué)習(xí)FPGA的讀者一定都上過數(shù)字電路的課程,所以這里對3-8譯碼器功能的實(shí)現(xiàn)給個(gè)真值表,如表8.1所示,一目了然。表8.1 3-8譯碼器真值表[tr
2018-03-26 16:13:33
譯碼器有哪些功能?Viterbi譯碼器是由哪幾部分組成的?
2021-05-07 07:28:33
的?還有這篇文章是2010年發(fā)表的了,如今漢明碼譯碼器的FPGA實(shí)現(xiàn)是否有更好的實(shí)現(xiàn)方法呢?有大神可以給我提供一個(gè)思路嗎?or2萬分感謝
2020-02-26 23:29:41
【摘要】:Viterbi譯碼器在通信系統(tǒng)中應(yīng)用非常普遍,針對采用DSP只能進(jìn)行相對較低速率的Vit-erbi譯碼的問題,人們開始采用FPGA實(shí)現(xiàn)高速率Viterbi譯碼。本文首先簡單描述了
2010-04-26 16:08:39
在DIY的時(shí)候,有多元的選擇是最好的。不同品種,不同的廠家,可必免斷供,不同的型號可避免漲價(jià)打消制作的想法。在CPU或MCU中譯碼器器至關(guān)重要,多位譯碼器可使用74138多片聯(lián)級,4位譯碼器可選
2022-10-02 16:40:44
顯示譯碼器是什么?如何準(zhǔn)確設(shè)計(jì)出符合功能要求的顯示譯碼器?
2021-06-01 06:58:12
集成電路編碼器和譯碼器的工作原理即邏輯功能是什么?如何利用邏輯門去實(shí)現(xiàn)一種集成電路編碼器呢?如何利用譯碼器進(jìn)行組合邏輯電路的設(shè)計(jì)呢?
2021-11-03 06:55:24
幫忙看看啊,是不是哪里出問題啊,和真值表完全不一樣啊
2013-10-08 12:10:43
、74HC595、APM495374HC138也就是我們常說的38譯碼器,原理圖如下:通過對ABC三位二進(jìn)制的譯碼,在Y0-Y7中對應(yīng)的端口輸出,低電平有效。其中E1#、E2#和E3為使...
2021-12-06 07:19:08
最近學(xué)這款軟件,教材上說,打開幫助文件macrofunction,選messages項(xiàng),繼而選Macrofunction項(xiàng)和old_style macrofunction項(xiàng),最后選Decoder中的74138,即可見到其真值表。哪位大神幫幫忙吧,最好截個(gè)圖,非常感謝
2012-11-15 20:15:04
本帖最后由 gk320830 于 2015-3-8 20:32 編輯
QuartusII 7.2版本,想知道真值表,比如74ls138,7ls39
2012-12-20 13:53:48
本文通過對長BCH碼優(yōu)化方法的研究與討論,針對標(biāo)準(zhǔn)中二進(jìn)制BCH碼的特性,設(shè)計(jì)了實(shí)現(xiàn)該譯碼器的FPGA硬件結(jié)構(gòu)。
2021-06-15 09:23:27
本文研究了RS碼的實(shí)現(xiàn)方法,并基于Xilinx的FPGA芯片Spartan-6 XC6SLX45完成了RS編譯碼器的設(shè)計(jì),同時(shí)對其進(jìn)行了仿真和在線調(diào)試,并給出了功能仿真圖和測試結(jié)果。時(shí)序仿真結(jié)果表明,該編譯碼器能實(shí)現(xiàn)預(yù)期功能。
2021-06-21 06:23:53
求multisim數(shù)碼顯示譯碼器仿真?。。?!譯碼器是CC4511。。。。。我的調(diào)不太通,希望看看大神做的成品,參考一下?。。。?,很急!
2015-12-21 21:13:26
真值表可以寫出表3.1 3-8譯碼器真值表功能模塊圖與輸入輸出引腳說明譯碼器工程包含頂層模塊decode38與底層模塊decode_module,圖3.1是整個(gè)工程的模塊功能圖。下面介紹一下頂層模塊各引腳的功能:原作者:語雀
2022-07-01 15:26:26
各位大神:本人菜鳥一枚,剛開始接觸單片機(jī)。想請問大神們,求常用單片機(jī)的功能表、引腳圖、真值表。請發(fā)郵箱中164810174@qq.com 謝謝!
2013-04-25 18:18:35
我先寫了一個(gè)2-4譯碼器 通過testbench確定2-4譯碼器寫的沒有錯誤 但是將2-4譯碼器連接成3-8譯碼器的時(shí)候出現(xiàn)錯誤Error (10663): Verilog HDL Port
2020-08-23 20:36:24
用AT89C51和38譯碼器做一個(gè)00-59的秒表
2017-04-13 14:04:36
與編碼器相反。譯碼器一般分為通用譯碼器和數(shù)字顯示譯碼器兩大類。本節(jié)設(shè)計(jì)的是通用譯碼器,數(shù)字顯示譯碼器會在后面數(shù)碼管章節(jié)中涉及。以三八譯碼器為例,即將3種輸入翻譯成8種輸出狀態(tài),其真值表如表3-1所示,其中
2016-12-20 18:54:10
三八譯碼器為例,即將3種輸入翻譯成8種輸出狀態(tài),其真值表如表3-1所示,其中ABC為數(shù)據(jù)輸入,OUT為輸出數(shù)據(jù)。表3-1 3-8譯碼器真值表實(shí)驗(yàn)步驟:按照02章所講,建立工程子文件夾后,新建一個(gè)以名為
2016-12-20 18:45:04
編碼器和譯碼器一、 實(shí)驗(yàn)?zāi)康恼莆沼眠壿嬮T實(shí)現(xiàn)編碼器的方法掌握中規(guī)模集成電路編碼器和譯碼器的工作原理即邏輯功能掌握 74LS138 用作數(shù)據(jù)分配器的方法熟悉編碼器和譯碼器的級聯(lián)方法能夠利用譯碼器進(jìn)行
2021-07-30 07:41:16
本文介紹了視頻編碼器和譯碼器主要特性。
2021-06-02 06:39:47
設(shè)計(jì)一個(gè)虛擬3-8譯碼器,實(shí)現(xiàn)138譯碼器的功能
2012-05-15 15:16:39
設(shè)計(jì)一個(gè)虛擬3-8譯碼器,實(shí)現(xiàn)138譯碼器的功能!急急急{:soso_e183:}
2012-05-15 15:12:44
求助一個(gè)4 16譯碼器,要求只出一個(gè)高電平其余低電平。不要告訴我加反相器,我也不想用CC4514,還有沒有別的芯片了。
2019-06-24 00:36:28
?
第4章
? 編碼器與譯碼器
2007-12-20 23:14:1857 19.4 譯碼器譯碼器的分類 1. 譯碼器 —輸入為非十進(jìn)制編碼, 輸出為十進(jìn)制編碼;2. 編碼器 —輸入為十進(jìn)制編碼, 輸
2008-09-27 13:04:230 實(shí)驗(yàn)四 譯碼器和數(shù)據(jù)選擇器一、 實(shí)驗(yàn)?zāi)康氖煜ぜ?b class="flag-6" style="color: red">譯碼器、數(shù)據(jù)選擇器,了解其應(yīng)用二、 實(shí)驗(yàn)器材雙蹤示波器74LS139 2-4線譯碼器 &nb
2009-03-20 17:57:0837 譯碼器
譯碼是編碼的逆過程,即將某個(gè)二進(jìn)制翻譯成電路的某種狀態(tài)。實(shí)現(xiàn)譯碼操作的電路稱為譯碼器。
2008-09-27 12:59:0612537 數(shù)碼譯碼器的應(yīng)用:譯碼器課件ppt
2008-12-17 14:31:201056
顯示譯碼器的應(yīng)用:
2008-12-17 14:35:061260 第十七講 譯碼器
6.4.1 二進(jìn)制譯碼器一、二進(jìn)制譯碼器 二、譯碼器CT74LS1381.邏輯圖。2.真值表。3.邏輯功能:4.
2009-03-30 16:22:267525
十六種字符譯碼器
2009-04-10 10:11:01633 譯碼器,譯碼器是什么意思
譯碼器是組合邏輯電路的一個(gè)重要的器件,其可以分為:變量譯碼和顯示譯碼兩類?! ∽兞?b class="flag-6" style="color: red">譯碼一
2010-03-08 16:32:185304 譯碼器在數(shù)字系統(tǒng)中除了常為其它集成電路產(chǎn)生片選信號之外,還可以作為數(shù)據(jù)分配器、函數(shù)發(fā)生器用。以TTL系列中規(guī)模芯片3/8線譯碼器74HCl38為例介紹了譯碼器在電路設(shè)計(jì)中的應(yīng)
2010-06-28 09:19:2826275 Turbo碼雖然具有優(yōu)異的譯碼性能,但是由于其譯碼復(fù)雜度高,譯碼延時(shí)大等問題,嚴(yán)重制約了Turbo碼在高速通信系統(tǒng)中的應(yīng)用。因此,如何設(shè)計(jì)一個(gè)簡單有效的譯碼器是目前Turb
2010-11-25 10:10:261772 譯碼器的功能是將一種數(shù)碼變換成另一種數(shù)碼。譯碼器的輸出狀態(tài)是其輸入變量各種組合的結(jié)果。譯碼器的輸出既可以用于驅(qū)動或控制系統(tǒng)其他部分。
2011-11-16 14:32:386505 本軟件內(nèi)容為 電子工程師DIY:LED立方 中用到的74譯碼器的相關(guān)資料:74譯碼器數(shù)據(jù)表
2012-06-25 12:00:3199 介紹了符合CCSDS標(biāo)準(zhǔn)的RS(255,223)碼譯碼器的硬件實(shí)現(xiàn)結(jié)構(gòu)。譯碼器采用8位并行時(shí)域譯碼算法,主要包括了修正后的無逆BM迭代譯碼算法,錢搜索算法和Forney算法。采用了三級流水線結(jié)構(gòu)實(shí)現(xiàn)
2013-01-25 16:43:4668 動態(tài)顯示-譯碼器片選實(shí)現(xiàn)【匯編版】動態(tài)顯示-譯碼器片選實(shí)現(xiàn)【匯編版】動態(tài)顯示-譯碼器片選實(shí)現(xiàn)【匯編版】
2015-12-29 15:51:290 動態(tài)顯示-譯碼器片選實(shí)現(xiàn)【C語言】動態(tài)顯示-譯碼器片選實(shí)現(xiàn)【C語言】動態(tài)顯示-譯碼器片選實(shí)現(xiàn)【C語言】動態(tài)顯示-譯碼器片選實(shí)現(xiàn)【C語言】
2015-12-29 15:51:360 譯碼器及其應(yīng)用實(shí)驗(yàn)
2016-12-29 19:01:450 38譯碼器控制LED燈每次亮一個(gè)
2017-04-21 10:52:3816 74LS48芯片是一種常用的七段數(shù)碼管譯碼器驅(qū)動器,常用在各種數(shù)字電路和單片機(jī)系統(tǒng)的顯示系統(tǒng)中,下面我就給大家介紹一下這個(gè)元件的一些參數(shù)與應(yīng)用技術(shù)等資料?!?4LS48除了有實(shí)現(xiàn)7段顯示譯碼器
2017-10-19 17:13:5240837 為了解決在RS譯碼中存在的譯碼過程復(fù)雜、譯碼速度慢和專用譯碼器價(jià)格高等問題,以RS(255,239)碼為例,采用了基于改進(jìn)的無求逆運(yùn)算的Berlekamp-Massey( BM)迭代算法。結(jié)合FP
2017-11-07 15:27:0615 通過正確配置譯碼器的使能輸入端,可以將譯碼器的位數(shù)進(jìn)行擴(kuò)展。例如,實(shí)驗(yàn)室現(xiàn)在只有3線- 8線譯碼器(如74138),要求我{ ]實(shí)現(xiàn)一個(gè)4線-16線的譯碼器。該如何設(shè)計(jì)呢?圖1是其中的一種解決方案
2017-11-23 08:44:5333057 在輸入端輸入D3、D2、D1、D0相對應(yīng)的二進(jìn)制編碼(0/1),通過譯碼器“翻譯”得出輸出端的結(jié)果 Y0-Y15,如:當(dāng)D3、D2、D1、D0分別為1010時(shí),輸出端為Y10(10)。4LS138僅有3個(gè)地址輸入端。如果想對4位二進(jìn)制代碼,只能利用一個(gè)附加控制端(當(dāng)中的一個(gè))作為第四個(gè)地址輸入端
2017-11-23 09:08:05210727 74LS139為兩個(gè)2線-4 線譯碼器,共有 54/74S139和 54/74LS139 兩種線路結(jié)構(gòu)型式??蓪?位高位地址進(jìn)行譯碼,產(chǎn)生4個(gè)片選信號,最多可外接4個(gè)芯片。
2017-11-23 17:05:02124029 本文首先介紹了譯碼器的定義與譯碼器的分類,其次介紹了譯碼器的作用和譯碼器的工作原理,最后介紹了譯碼器的邏輯功能。
2018-02-08 14:04:06107557 本文主要介紹了譯碼器的分類和應(yīng)用。譯碼器指的是具有譯碼功能的邏輯電路,譯碼是編碼的逆過程,它能將二進(jìn)制代碼翻譯成代表某一特定含義的信號(即電路的某種狀態(tài)),以表示其原來的含義。譯碼器可以分為:變量
2018-04-04 11:51:1237754 38譯碼器也就是三線八線譯碼器,那么38譯碼器真值表以及功能與原理是什么呢,下面小編就為大家來帶38譯碼器真值表以及功能與原理。 三線八線譯碼器的三線是指三位二進(jìn)制數(shù)字,其會組成000到111共八個(gè)
2021-07-08 15:55:54102017 的是74HC138,也叫38譯碼器。2. 工作原理38譯碼器,從名字來分析就是把3種輸入狀態(tài)翻譯成8種輸出狀態(tài)。對于數(shù)字器件的引腳,如果一個(gè)引腳輸入的時(shí)候,有 0 和 1 兩種狀態(tài);對于兩個(gè)引腳輸入的時(shí)候,就會有 00、01、10、11 這四種狀態(tài)了,那么對于 3 個(gè)輸入的時(shí)候,就會
2021-11-17 10:36:0211 38譯碼器文件資料
2022-06-06 14:23:074 譯碼的邏輯電路成為譯碼器。譯碼器輸出與輸入代碼有唯一的對應(yīng)關(guān)系 74LS47 是輸出低電平有效的七段字形譯碼器,它在這里與數(shù)碼管配合使用,列出了74LS47的真值表,表示出了它與數(shù)碼管之間的關(guān)系。
2023-04-26 15:39:404078 輸入:二進(jìn)制代碼,有n個(gè);
輸出:2^n 個(gè)特定信息。
1.譯碼器電路結(jié)構(gòu)
以2線— 4線譯碼器為例說明
2線— 4線譯碼器的真值表為:
2023-04-30 16:29:002335
評論
查看更多