電子發(fā)燒友網(wǎng)訊:新的一周悄然而至,PLD行業(yè)在過去的一周發(fā)生哪些讓工程師們流連忘返的行業(yè)大事件。PLD市場呈現(xiàn)何種發(fā)展之勢?PLD廠商推出了哪些新產(chǎn)品?各大PLD廠商之間的拉鋸戰(zhàn)戰(zhàn)況如何?電子發(fā)燒友網(wǎng)將為您對過去一周PLD行業(yè)焦點(diǎn)進(jìn)行梳理和整合,特此推出最新一期《PLD每周焦點(diǎn)聚焦 (10.22-10.28)》,以饗讀者。
1. PLD廠商資訊快遞
1.1 Altera率先測試浮點(diǎn)DSP設(shè)計(jì) 助力簡化算法和成本
電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理(DSP)設(shè)計(jì)。獨(dú)立技術(shù)分析公司Berkeley設(shè)計(jì)技術(shù)有限公司(BDTI)驗(yàn)證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計(jì)流程,同時驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。請?jiān)L問【對Altera 28nm FPGA浮點(diǎn)DSP設(shè)計(jì)流程和性能的獨(dú)立分析 】,閱讀BDTI完整的FPGA浮點(diǎn)DSP分析報告。
Altera的浮點(diǎn)DSP設(shè)計(jì)流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計(jì)更改,其工作環(huán)境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設(shè)計(jì)人員比傳統(tǒng)HDL設(shè)計(jì)更迅速的實(shí)現(xiàn)并驗(yàn)證復(fù)數(shù)浮點(diǎn)算法。這一設(shè)計(jì)流程非常適合設(shè)計(jì)人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無線基站、工業(yè)自動化、儀表和醫(yī)療圖像等。
1.2 Mentor:EDA工具推進(jìn)國際航空航天設(shè)計(jì)
?
近日,Mentor在北京舉行了“IESF China2012航空航天電氣技術(shù)論壇”。Mentor董事長兼CEO Walden C. Rhines在主題演講中指出,EDA工具推進(jìn)軍工與航空航天系統(tǒng)設(shè)計(jì)?! ?/p>
圖 Mentor董事長兼CEO Walden C. Rhines
將多個廠商研發(fā)制造的上百套系統(tǒng)集成在一個平臺上,還要遵守電氣線路互聯(lián)系統(tǒng)(EWIS)、DO254和DO178B等標(biāo)準(zhǔn),這些使設(shè)計(jì)更加復(fù)雜、嚴(yán)苛。同時,還面臨著知識產(chǎn)權(quán)保護(hù)與涉密數(shù)據(jù)的保護(hù)問題。
以往用繪圖軟件研發(fā)復(fù)雜系統(tǒng)的方法很難滿足上述設(shè)計(jì)挑戰(zhàn),而EDA軟件可自動生成線束設(shè)計(jì),實(shí)現(xiàn)電氣系統(tǒng)互聯(lián)和集成,即邏輯圖+拓?fù)鋱D形成可設(shè)計(jì)制造(DFM)的線束圖。因此,EDA工具參與設(shè)計(jì)正成為發(fā)展趨勢。
中國航空航天市場潛力巨大、國防開支持續(xù)增加,這些都要求高水平的設(shè)計(jì)能力,相應(yīng)的設(shè)計(jì)需求也在不斷增長。因此,EDA工具能助力軍工與航空航天系統(tǒng)設(shè)計(jì)。
2. PLD芯品新知
2.1 Altera推出Serial RapidIO Gen2 IP,滿足通信帶寬需求
Altera公司近日宣布,開始提供新的Serial RapidIO Gen2 MegaCore功能知識產(chǎn)權(quán)(IP),滿足全球通信基礎(chǔ)設(shè)施系統(tǒng)日益增長的帶寬需求。
?
該IP新解決方案成功實(shí)現(xiàn)了所有硬件與最新Integrated Device Technology (IDT?) RapidIO芯片的互操作性,并支持28 nm Altera Stratix? V FPGA,每通路工作速率高達(dá)6.25 Gbaud。通過提前驗(yàn)證互操作性,Altera和IDT支持客戶采用RapidIO減少接口調(diào)試時間,而將重點(diǎn)放在系統(tǒng)設(shè)計(jì)的核心功能上。
Altera與IDT密切合作,實(shí)現(xiàn)了Serial RapidIO Gen2 MegaCore功能IP與IDT 80HCPS1848交換芯片的互操作性,支持6.25G到最高25G總帶寬的x1、x2和x4通路配置。IDT提供一系列高性能、低功耗、低延時 Gen2 Serial RapidIO解決方案,與這些成熟可靠的解決方案實(shí)現(xiàn)互操作性是Altera的Serial RapidIO IP重要的里程碑。
2.2 萊迪思MachXO2套件:專用原型開發(fā)套件
萊迪思半導(dǎo)體公司宣布推出MachXO2系列超低密度FPGA控制開發(fā)套件,適用于低成本的復(fù)雜系統(tǒng)控制和視訊界面設(shè)計(jì)的原型開發(fā)?! ?/p>
新加入了 MachXO2-4000HC組件,包括4,320個可程式設(shè)計(jì)邏輯的查閱資料表(LUT)和222Kbit單晶片記憶體,滿足了通訊、計(jì)算、工業(yè)、消費(fèi)電子和醫(yī)療市場對于系統(tǒng)控制和介面應(yīng)用的需求。
工程師們可以將MachXO2控制開發(fā)套件用作一種低成本、全功能、用于系統(tǒng)控制功能開發(fā)的開發(fā)平臺。該套件內(nèi)建的DVI和7:1 LVDS(Camera Link)視訊輸入和輸出連接器,也是視訊界面和處理設(shè)計(jì)的理想選擇。
為了縮短開發(fā)周期,萊迪思提供了超過35款廣受歡迎的參考設(shè)計(jì)和IP核、一塊低成本的分接板(Breakout Board),還有易于使用的Pico和控制開發(fā)套件。
2.3 Xilinx擴(kuò)大Zynq-7000 All Programmable SoC在可信系統(tǒng)的應(yīng)用
近日,賽靈思公司(Xilinx)在2012 年ARM技術(shù)大會(ARM TechCon? 2012)上宣布推出系列解決方案,進(jìn)一步擴(kuò)大Zynq?-7000 All Programmable SoC在可信系統(tǒng)中的應(yīng)用,確保其滿足嚴(yán)格的安全標(biāo)準(zhǔn)要求。
開發(fā)人員現(xiàn)可獲得片上解密、認(rèn)證、ARM TrustZone?架構(gòu)、商用管理程序和開源管理程序、IP核以及開發(fā)板等關(guān)鍵軟/硬件技術(shù)。賽靈思、賽靈思聯(lián)盟計(jì)劃成員和ARM Connected Community?提供的這些技術(shù)通過結(jié)合使用,能確保系統(tǒng)滿足安全啟動、獨(dú)立軟件協(xié)議棧的分離與隔離、信息安全和防篡改等要求。
Zynq-7000All Programmable SoC架構(gòu)在單一器件上集成了功能豐富的ARM雙核Cortex?-A9 MPCore?處理系統(tǒng)和賽靈思28nm可編程邏輯。Zynq-7000器件主要面向航空航天與軍用、汽車以及工業(yè)科學(xué)和醫(yī)療等一系列不同市場應(yīng)用。所有這些市場都有不同的安全啟動、實(shí)時和安全要求。
3. PLD市場動態(tài)掃描
3.1 深入剖析FPGA 20nm工藝 Altera創(chuàng)新發(fā)展之道
電子發(fā)燒友網(wǎng)核心提示:本文就可編程邏輯廠商阿爾特拉(Altera)公司首次公開的20nm創(chuàng)新技術(shù)展開調(diào)查以及深入的分析;深入闡述了FPGA邁向20nm工藝,Altera憑借其異構(gòu)3D IC、高速收發(fā)器和高運(yùn)算性能的DSP三大創(chuàng)新技術(shù)在PLD市場的表現(xiàn),以及向高性能化和低功耗化發(fā)展之道。
在工業(yè)設(shè)備及精密儀器等產(chǎn)品中,配備超尖端半導(dǎo)體的趨勢日益明顯。其原因在于,適于多品種少量型產(chǎn)品的 FPGA(Field Programmable Gate Array)技術(shù)進(jìn)步突飛猛進(jìn)。FPGA是指電子產(chǎn)品設(shè)計(jì)人員可在開發(fā)現(xiàn)場靈活變更電路構(gòu)造的半導(dǎo)體。在該領(lǐng)域,美國賽靈思(Xilinx)和美國阿爾特拉(Altera)兩大廠商合計(jì)占有80%左右的市場份額,處于基本被兩公司壟斷的狀態(tài)。
從第二季度(2012年4~6月)兩大廠商的銷售額營業(yè)利潤率來看,賽靈思(Xilinx)約為28%,阿爾特拉(Altera)約為34%,勢頭極好。那么Altera公司20nm FPGA創(chuàng)新技術(shù)有哪些亮點(diǎn)?Altera公司20nm技術(shù)對整個PLD市場會有何影響?想要了解詳情,點(diǎn)擊鏈接,繼續(xù)瀏覽原文:【深入剖析FPGA 20nm工藝 Altera創(chuàng)新發(fā)展之道 】
?
——電子發(fā)燒友網(wǎng)整合,本站版權(quán)所有,轉(zhuǎn)載請注明出處!
?
評論
查看更多