在5G無線、衛(wèi)星通信、雷達(dá)探測、航天測控等復(fù)雜系統(tǒng)設(shè)計中,FPGA工程師扮演著重要角色。
對于一個FPGA團隊來說,需要根據(jù)項目需要完成產(chǎn)品的設(shè)計和驗證,保證項目的交付。為了在越來越復(fù)雜的系統(tǒng)設(shè)計中,F(xiàn)PGA工程師之間保持高效溝通和工作推進,這就需要找到一個適合的設(shè)計方法論。目標(biāo)是通過在設(shè)計團隊之間建立一個通用的方法來提高FPGA設(shè)計團隊的生產(chǎn)力,同時允許跨團隊交換設(shè)計模塊。
FPGA設(shè)計中的三個關(guān)鍵因素:
FPGA工程管理
FPGA設(shè)計方法
FPGA芯片選擇
首先,需要建立FPGA中實現(xiàn)系統(tǒng)設(shè)計的可預(yù)測性路線圖。實現(xiàn)可預(yù)測結(jié)果的三個步驟是:
適當(dāng)?shù)捻椖坑媱澓头秶?/p>
準(zhǔn)確選擇FPGA芯片,以確保當(dāng)今和未來的項目可以使用正確、成熟的技術(shù)。
遵循FPGA設(shè)計開發(fā)的最佳實踐,以縮短設(shè)計周期,并確保設(shè)計按時完成,設(shè)計模塊可以在未來的項目中以最小的代價進行復(fù)用。
所有三個元素需要順利地一起工作,以確保成功的FPGA設(shè)計,如圖1所示。
圖1?成功進行FPGA設(shè)計的三個步驟
供應(yīng)商的選擇應(yīng)該是兩家公司之間的長期合作關(guān)系,特別是設(shè)計軟件和IP Core的授權(quán)。通過共享路線圖和共同管理現(xiàn)有項目,不僅可以確保當(dāng)前項目的成功,還可以及時為未來的項目提供正確的解決方案。一個基于經(jīng)驗的微調(diào)過程,以確保項目的成功。
FPGA設(shè)計方法,這是最佳實踐方法的主要焦點。這涵蓋了從基礎(chǔ)到高級技術(shù)的完整FPGA設(shè)計流程。這種方法是獨立于FPGA供應(yīng)商,因為適用于FPGA的設(shè)計實踐,但同時需要結(jié)合FPGA的設(shè)計軟件,比如Vivado和Quartus的設(shè)計環(huán)境不同,相關(guān)的設(shè)計流程有所不同。對于FPGA工程師而言,設(shè)計流程大同小異,可以快速切換。圖2所示的圖表顯示了最佳實踐設(shè)計方法論。
圖2?FPGA設(shè)計最佳實踐設(shè)計方法
Board Layout、RTL設(shè)計、IP重用、功能驗證和時序收斂,往往是設(shè)計團隊擁有不同設(shè)計方法的領(lǐng)域,工程師需要獲得一致的結(jié)果和縮短設(shè)計周期。
FPGA設(shè)計中面臨的許多挑戰(zhàn)并不是FPGA設(shè)計所特有的,而是設(shè)計中常見的挑戰(zhàn)。與ASIC設(shè)計相比,F(xiàn)PGA設(shè)備本身確實提供了獨特的挑戰(zhàn)和機會。FPGA設(shè)備性能的提高導(dǎo)致針對FPGA的設(shè)計更加復(fù)雜,ASIC工程師與FPGA工程師可以相互轉(zhuǎn)換。這導(dǎo)致許多設(shè)計團隊將ASIC設(shè)計原則遷移到FPGA設(shè)計??偟膩碚f,這對FPGA設(shè)計流程有好處。然而,它需要與FPGA帶來的設(shè)計流程的好處相平衡。FPGA的可編程特性為在系統(tǒng)中執(zhí)行更多的驗證打開了大門。當(dāng)正確使用時,這可以大大加快驗證周期,但如果濫用,它會延長設(shè)計周期。I/O的可配置特性提供了ASIC設(shè)計中不存在的挑戰(zhàn)。同時,行業(yè)使用的EDA工具在功能和成本上,F(xiàn)PGA和ASIC也有所不同。
FPGA工程師需要熟悉FPGA廠商軟件,比如Vivado或者Quartus設(shè)計軟件。FPGA工程師通常負(fù)責(zé)編寫和驗證設(shè)計的RTL代碼,負(fù)責(zé)在FPGA中實現(xiàn)設(shè)計,并幫助在最終系統(tǒng)中進行聯(lián)調(diào)。FPGA工程師在PCB設(shè)計中扮演著重要的角色。負(fù)責(zé)從FPGA設(shè)計軟件生成FPGA引腳輸出。因此,F(xiàn)PGA工程師需要與硬件PCB設(shè)計工程師進行原理圖確認(rèn),任何修改都需要提供更新的引腳分配,并最終進行實現(xiàn)和驗證。
在實際的FPGA設(shè)計過程中,F(xiàn)PGA工程師除了最基本的RTL代碼設(shè)計、仿真和調(diào)試外,還需要非常熟悉項目所涉及的技術(shù)路線、信號處理過程、系統(tǒng)架構(gòu)等,常常也需要參與到系統(tǒng)方案的設(shè)計制定,并給出最佳實現(xiàn)方案。
因此,對于FPGA工程師而言,最難的不是寫RTL代碼,而是在一個復(fù)雜系統(tǒng)設(shè)計中,需要涉及技術(shù)方案制定、架構(gòu)設(shè)計、深入理解技術(shù)協(xié)議、模塊設(shè)計與驗證、系統(tǒng)集成、整個系統(tǒng)的聯(lián)調(diào),以及與其他部門的協(xié)作。
此外,需要有好的領(lǐng)導(dǎo)來帶領(lǐng)FPGA團隊,避免非專業(yè)領(lǐng)導(dǎo)過多干預(yù)FPGA團隊的正常工作。
在系統(tǒng)設(shè)計過程中,經(jīng)常會遇到各種問題,尤其是在系統(tǒng)調(diào)試階段,F(xiàn)PGA常常成為“背鍋俠”。FPGA工程師又要通過各種手段去證明自己的設(shè)計沒問題,還需要定位出問題出現(xiàn)的原因。每一款產(chǎn)品的成功推出,背后都是一部“研發(fā)風(fēng)云錄”。
總結(jié)起來,為了實現(xiàn)復(fù)雜系統(tǒng)設(shè)計,F(xiàn)PGA工程師需要:
制定詳細(xì)的設(shè)計方案和系統(tǒng)架構(gòu)
掌握FPGA信號處理與接口設(shè)計方法
做好工程管理和維護
掌握儀器設(shè)備的使用和問題排故
審核編輯:湯梓紅
?
評論
查看更多