RM新时代网站-首页

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>AXI FIFO和AXI virtual FIFO兩個(gè)IP的使用方法

AXI FIFO和AXI virtual FIFO兩個(gè)IP的使用方法

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

玩轉(zhuǎn)賽靈思Zedboard開發(fā)板(5):基于AXI Lite總線的從設(shè)備IP設(shè)計(jì)

本小節(jié)通過使用XPS中的定制IP向?qū)?ipwiz),為已經(jīng)存在的ARM PS 系統(tǒng)添加用戶自定IP(Custom IP ),了解AXI Lite IP基本結(jié)構(gòu),并掌握AXI Lite IP的定制方法,為后續(xù)編寫復(fù)雜AXI IP打下基礎(chǔ)。同時(shí)本小
2012-12-23 15:39:1211129

ARM+FPGA開發(fā):基于AXI總線的GPIO IP創(chuàng)建

FPGA+ARM是ZYNQ的特點(diǎn),那么PL部分怎么和ARM通信呢,依靠的就是AXI總線。這個(gè)實(shí)驗(yàn)是創(chuàng)建一個(gè)基于AXI總線的GPIO IP,利用PL的資源來擴(kuò)充GPIO資源。通過這個(gè)實(shí)驗(yàn)迅速入門
2020-12-25 14:07:022957

AXI VIP設(shè)計(jì)示例 AXI接口傳輸分析

賽靈思 AXI Verification IP (AXI VIP) 是支持用戶對 AXI4 和 AXI4-Lite 進(jìn)行仿真的 IP。它還可作為 AXI Protocol Checker 來使用。
2022-07-08 09:24:171281

如何使用AXI VIP在AXI4(Full)主接口中執(zhí)行驗(yàn)證和查找錯(cuò)誤

AXI 基礎(chǔ)第 2 講 一文中,曾提到賽靈思 Verification IP (AXI VIP) 可用作為 AXI 協(xié)議檢查工具。在本次第4講中,我們將來了解下如何使用它在 AXI4 (Full) 主接口中執(zhí)行驗(yàn)證(和查找錯(cuò)誤)。
2022-07-08 09:31:381945

創(chuàng)建AXI Sniffer IP以在Vivado IP Integrator中使用教程

在某些情況下,通過嗅探 AXI 接口來分析其中正在發(fā)生的傳輸事務(wù)是很有用的。在本文中,我將為大家演示如何創(chuàng)建基本 AXI4-Lite Sniffer IP 以對特定地址上正在發(fā)生的讀寫傳輸事務(wù)進(jìn)行計(jì)數(shù)。
2022-07-08 09:35:34775

使用AXI-Full接口的IP進(jìn)行DDR的讀寫測試

首先對本次工程進(jìn)行簡要說明:本次工程使用AXI-Full接口的IP進(jìn)行DDR的讀寫測試。在我們的DDR讀寫IP中,我們把讀寫完成和讀寫錯(cuò)誤信號(hào)關(guān)聯(lián)到PL端的LED上,用于指示DDR讀寫IP的讀寫運(yùn)行
2022-07-18 09:53:493902

Zynq MPSoC系列器件的AXI總線介紹

主設(shè)備接口表示為S_AXI_HPn_FPD,兩個(gè)高性能一致性(HPC)AXI主設(shè)備接口表示為S_AXI_HPCn_FPD。
2022-07-22 09:25:242501

AXI VIP當(dāng)作master時(shí)如何使用

??AXI接口雖然經(jīng)常使用,很多同學(xué)可能并不清楚Vivado里面也集成了AXI的Verification IP,可以當(dāng)做AXI的master、pass through和slave,本次內(nèi)容我們看下
2023-07-27 09:19:33633

XILINX FPGA IPAXI Traffic Generator

AXI Traffic Generator IP 用于在AXI4和AXI4-Stream互連以及其他AXI4系統(tǒng)外設(shè)上生成特定序列(流量)。它根據(jù)IP的編程和選擇的操作模式生成各種類型的AXI事務(wù)。是一個(gè)比較好用的AXI4協(xié)議測試源或者AXI外設(shè)的初始化配置接口。
2023-11-23 16:03:45580

AMBA總線之AXI設(shè)計(jì)的關(guān)鍵問題講解

首先我們看一下針對AXI接口的IP設(shè)計(jì),在介紹之前我們先回顧一下AXI所具有的一些feature。
2024-02-20 17:12:56518

AXI FIFOAXI virtual FIFO兩個(gè)IP使用方法

,MicroBlaze 應(yīng)用程序)可能會(huì)發(fā)生沖突。在 IP 定制時(shí),我們能夠分配的空間需要注意。接下來創(chuàng)建一個(gè)以 Xilinx FPGA(S7-50 )為目標(biāo)的小項(xiàng)目,項(xiàng)目主要演示AXI Virtual FIFO
2022-11-04 11:03:18

AXI 代碼 不通過 AXI Protocol Checker IP 的檢測

Checker IP 的檢測呢 ? https://www.xilinx.com/support/documentation/ip_documentation/axi_protocol_checker/v2_0
2020-02-28 13:44:01

AXI4S接口視頻協(xié)議在視頻IP中的應(yīng)用總結(jié)

:盡管本規(guī)范支持動(dòng)態(tài)更改每個(gè)數(shù)據(jù)拍的像素/樣本數(shù),但不建議這樣做,因?yàn)椴⒎撬?b class="flag-6" style="color: red">IP都支持此功能。Figure 1‐8: 每個(gè)數(shù)據(jù)拍兩個(gè)像素,每個(gè)分量八位(RGB888,VF碼2),每個(gè)數(shù)據(jù)拍兩個(gè)像素
2022-11-14 15:15:13

AXI_Lite總線使用方法

PL端的編寫和使用,接下來是PS端的介紹AXI_Lite總線使用方法(上)pl端讀寫B(tài)RAM一、總覽如圖,main函數(shù)實(shí)現(xiàn)的功能主要是初始化中斷,中斷來自WRRD模塊發(fā)送數(shù)據(jù)完畢,中斷觸發(fā)為上升沿。具體功能往下看。我們首先來看#define。不知道還有沒有記得..
2022-01-10 08:00:55

AXI接口協(xié)議詳解

表4?11 各種 AXI 的應(yīng)用的例子AXI 接口三種AXI接口分別是:AXI-GP接口(4個(gè)) :是通用的AXI接口,包括兩個(gè)32位主設(shè)備接口和兩個(gè)32位從設(shè)備接口,用過改接口可以訪問PS中的片內(nèi)外
2022-04-08 10:45:31

AXIFIFO掛起

我正在使用AXIFIFO將數(shù)據(jù)流式傳輸?shù)絉x端,最終也將通過AXI總線從處理器讀回。當(dāng)我嘗試讀取“base_address + 0x1C”時(shí),系統(tǒng)掛起......以前有人遇到過這種情況嗎?在閱讀
2019-04-24 12:54:04

Axi quad spi怎么作為從屬設(shè)備?

- master_clk_o slave_spisel - master_ss_o 兩個(gè)ip核心都以標(biāo)準(zhǔn)spi模式配置,頻率比為4。 從中斷線連接到zynq ps IRQ_F2P [0:0]端口并使能從
2020-04-17 10:13:04

axi_iic ip的學(xué)習(xí)筆記分享

今天有空來學(xué)習(xí)一下xilinx的axi_iic ip。下面的鏈接是xilinx官網(wǎng)關(guān)于axi_iic的數(shù)據(jù)手冊,大家點(diǎn)一下就可以看了pg090-axi-iic pdf數(shù)據(jù)手冊先給我們這個(gè)ip的頂層
2022-01-18 07:00:13

axi_pcie3_0編譯的解決辦法?

。ncvlog:* F,MAXERR:達(dá)到最大錯(cuò)誤計(jì)數(shù)(5)。source_verilog.f是這樣的文件列表:../axi_bridge/14.4/axi_pcie3_0/ip_2/source
2020-07-25 11:26:47

axi_pcie3_v1_0編譯失敗的原因?

層次結(jié)構(gòu)仍然類似于vivado 14.3生成的核心,但源代碼文件在核心文件夾ip0和ip1源文件夾中減少了很多。 ip1 / fifo_generator_v12_0 / hdl中不存在
2020-07-25 08:31:47

FPGA中的除法運(yùn)算及初識(shí)AXI總線

IP核均采用AXI總線接口,已經(jīng)不再支持native接口。故做除法運(yùn)算的重點(diǎn)從設(shè)計(jì)算法電路轉(zhuǎn)變成了調(diào)用AXI總線IP核以及HDL中有符號(hào)數(shù)的表示問題,極大降低了開發(fā)難度。以下就上述兩個(gè)方面進(jìn)行探討
2018-08-13 09:27:32

Gowin FIFO IP用戶指南

本手冊主要描述 FIFO 的功能特性、端口、時(shí)序、相關(guān)配置及參考設(shè)計(jì),旨在幫助用戶快速了解 Gowin FIFO IP 的產(chǎn)品特點(diǎn)及使用方法。
2022-10-09 06:31:58

Gowin FIFO HS IP用戶指南

本手冊主要描述 FIFO HS 的功能特性、端口、時(shí)序、相關(guān)配置及參考設(shè)計(jì),旨在幫助用戶快速了解 Gowin FIFO HS IP 的產(chǎn)品特點(diǎn)及使用方法。
2022-10-09 06:09:15

JTAG-to_AXI IP創(chuàng)建了具有8個(gè)32位數(shù)據(jù)是真是假?

查看2015年11月發(fā)布的JTAG-to_AXI IP產(chǎn)品指南(PG174)(據(jù)我所知,最新版本)第19頁,它顯示了創(chuàng)建“具有8個(gè)32位數(shù)據(jù)”的寫AXI突發(fā)事務(wù)的示例。這不可能是正確的。這看起來只
2020-05-20 09:11:18

PCIE項(xiàng)目中AXI4 IP核例化詳解

fifo接口),用戶只要操作fifo接口,無需關(guān)心PCIE的內(nèi)部驅(qū)動(dòng)。為了便于讀者更加明白,可以深入了解PCIE,我們將會(huì)制作一個(gè)PCIE的連載系列。今天,首先說一下自定義AXI4的IP核,至于AXI
2019-12-13 17:10:42

Vivado HLS直通AXI Stream IP-Core如何分配

嗨,我已經(jīng)創(chuàng)建了一個(gè)帶有IP-Core的硬件設(shè)計(jì)。但它不能正常工作。對于我提到的調(diào)試問題,我創(chuàng)建了一個(gè)IP-Core,然后通過AXI Stream。所以我可以檢查我的IP-Core是否不起作用
2020-04-14 09:25:10

ZYNQ & AXI總線 & PS與PL內(nèi)部通信(用戶自定義IP)

有效;(8)TUSER信號(hào) :用戶定義信號(hào),寬度為128bit。三種AXI接口分別是:AXI-GP接口(4個(gè)):是通用的AXI接口,包括兩個(gè)32位主設(shè)備接口和兩個(gè)32位從設(shè)備接口,用過改接口可以訪問PS
2018-01-08 15:44:39

Zynq UART 16550 FIFO大小是多少?

您好,我正在使用Zynq 7設(shè)備在Vivado上運(yùn)行AXI UART 16550示例項(xiàng)目。從AXI UART 16550 v2.0的文檔中,Tx和Rx的FIFO深度為16個(gè)字節(jié)。我修改了測試臺(tái),看看
2020-05-25 07:42:05

使用JTAG到AXI Master無法調(diào)試設(shè)計(jì)的解決辦法?

中有兩個(gè)是“hw_axi_1和hw_ila_1”。 ..但是當(dāng)我編程時(shí),我的設(shè)計(jì)只有“hw_ila_1”ip;怎么了?以及如何消除“hw_axi_1”ip謝謝..
2020-08-12 09:16:08

可以從AXI流端口獲取輸出采樣數(shù)據(jù)嗎?

大家好我對7系列家族的XADC向?qū)岢隽艘?b class="flag-6" style="color: red">個(gè)小問題。我設(shè)計(jì)了我的XADC并且它運(yùn)行成功,但是因?yàn)槲蚁朐谄浜蠓胖靡?b class="flag-6" style="color: red">個(gè)FIFO內(nèi)存,我想在XADC中啟用AXI4Stream以實(shí)現(xiàn)更好的同步。所以我現(xiàn)在
2020-05-20 14:53:11

可以在EDK中使用Axi4Stream接口/總線嗎?

result [64])核心有兩個(gè)端口,一個(gè)64個(gè)整數(shù)/元素的輸入數(shù)組(合成為ap_memory),輸出端口合成為ap_fifo。我使用Axi4Lite / Slave向頂級(jí)模塊發(fā)出指令,以便將生成
2019-02-28 13:47:30

AXI QUAD SPI的綜合放置中遇到錯(cuò)誤

/cpu_uart/ip/cpu_uart_axi_quad_spi_0_0/cpu_uart_axi_quad_spi_0_0_clocks.xdc":52] set_max_delay -from
2018-10-18 14:37:32

如何使用Xilinx AXI VIP對自己的設(shè)計(jì)搭建仿真驗(yàn)證環(huán)境的方法

了)。IP添加完成就可以在tb中實(shí)例化。1.2、在sv格式的tb中加入下面條import語句 ,第一個(gè)import是固定不變的,axi_vip對應(yīng)axi_vip_pkg,axi-stream vip
2022-10-09 16:08:45

如何設(shè)計(jì)定制的AXI-lite主IP?

嗨,我開始使用Vivado了。我正在嘗試配置從Dram讀取數(shù)據(jù)的自定義IP,處理它們?nèi)缓髮⒔Y(jié)果發(fā)送到Bram控制器。我想過使用AXI主接口制作自定義IP。但是,我不知道將AXI主信號(hào)連接到我的自定義邏輯,以便我可以從Dram讀取數(shù)據(jù)并將結(jié)果發(fā)送到Bram。謝謝。
2020-05-14 06:41:47

怎么實(shí)現(xiàn)一個(gè)同步FIFO 2點(diǎn)有兩個(gè)輸出eindpoints和兩個(gè)端點(diǎn)?

你好我想實(shí)現(xiàn)一個(gè)同步FIFO 2點(diǎn)有兩個(gè)輸出eindpoints和兩個(gè)端點(diǎn),我創(chuàng)造的這些enpoints描述符中并創(chuàng)建為每個(gè)端點(diǎn)的DMA通道,但我仍然找不到工作。我怎么能用2在端點(diǎn)的端點(diǎn),實(shí)現(xiàn)Slave FIFO親切問候Ragy;
2019-09-20 14:06:58

有人知道為什么MIG IP核中的AXI協(xié)議。為什么沒有AXI_WID這個(gè)信號(hào)呢?

有人知道為什么MIG IP核中的AXI協(xié)議。為什么沒有AXI_WID這個(gè)信號(hào)呢。
2018-04-13 09:22:30

求助verilog編寫實(shí)現(xiàn)AXIStream-FIFO功能思路

),要用verilog實(shí)現(xiàn)AXI Stream的異步FIFO1、讀寫不同的時(shí)鐘,設(shè)一個(gè)100M,另一個(gè)333M2、讀寫不同的位寬,設(shè)寫為8bit,讀為32bit3、fifo深度為324、控制信號(hào)沒有
2014-02-21 16:24:45

沒有在AXI_DMA Rx端接收到正確的數(shù)據(jù)

的網(wǎng)絡(luò)最終會(huì)出現(xiàn)在兩個(gè)不同的ILA內(nèi)核(每個(gè)16位)中。任何指針?或者任何人都可以指出我在UISng PA其他UG677上的chipcope pro調(diào)試中的任何其他材料。問候錢德拉以上來自于谷歌翻譯以下
2019-03-08 13:57:18

看看在SpinalHDL中AXI4總線互聯(lián)IP的設(shè)計(jì)

不做過多的講解(小伙伴可以自行下載AMBA總線協(xié)議規(guī)范或者翻看網(wǎng)絡(luò)上AXI4總線協(xié)議相關(guān)文章)。在SpinalHDL中,關(guān)于Axi4總線,包含了配置和實(shí)現(xiàn)塊內(nèi)容,其內(nèi)容均在
2022-08-02 14:28:46

聊聊SpinalHDL中的FIFO

FIFO,搞邏輯的人都不陌生,對于FIFO的使用場景,哪怕是十年的老司機(jī)碰到兩個(gè)信號(hào)也是十分驚懼的:Overflow、Underflow。在整個(gè)的工程設(shè)計(jì)里,不管你對自己的設(shè)計(jì)多么有信心也要老老實(shí)實(shí)
2022-06-30 15:28:00

請問AXI4-Stream到Video核心的技巧有什么?

。當(dāng)我移除ASVO核心時(shí),我還嘗試使用Video-In到Axi4-Stream核心(VIAS)測試Video Scaler核心。視頻流也可以通過這兩個(gè)核心。正如我上面所說,我使用了兩個(gè)VTC核心。一個(gè)
2019-11-08 09:53:46

請問S_AXI端口是否遵循AXI_Lite協(xié)議?

嗨,我在Vivado 2016.3模塊設(shè)計(jì)中集成了PCIe DMA BAR0 AXI Lite接口和AXI IIC IP。在DMA IP端,它顯示S_AXI_Lite端口,但在AXI_IIC IP
2020-05-14 09:09:35

請問我對AXI4-Stream FIFO的理解不正確嗎?

嗨,我正在研究Spartan 6的設(shè)計(jì)。數(shù)據(jù)來自PCIe IP核,頻率為62.5MHz,通過AXI4-Stream FIFO同步到100 MHz系統(tǒng)時(shí)鐘。這是一個(gè)示例波形;m_axis_tvalid
2019-08-12 07:29:20

請問這是XC6SLX150-2CSG484I設(shè)備中此Fifo的最大頻率嗎?

我沒有Fifo的設(shè)計(jì)運(yùn)行速度為227 Mhz。實(shí)施AXI Fifo the Max后。頻率降至179 Mhz。這是XC6SLX150-2CSG484I設(shè)備中此Fifo的最大頻率
2019-06-20 15:35:42

高級(jí)可擴(kuò)展接口(AXI)簡介

突發(fā)。AXI信號(hào)就像以前的AMBA版本中的AHB,ASB和APB信號(hào)一樣,每個(gè)AXI通道都有許多與之相關(guān)的信號(hào)。有兩個(gè)全局信號(hào)稱為ACLK和ARESETn。它們分別是系統(tǒng)的全局時(shí)鐘和復(fù)位信號(hào)
2020-09-28 10:14:14

什么是fifo

1.什么是FIFO?FIFO是英文First In First Out 的縮寫,是一種先進(jìn)先出的數(shù)
2009-07-22 16:00:480

一種異步FIFO的設(shè)計(jì)方法

摘要:使用FIFO同步源自不同時(shí)鐘域的數(shù)據(jù)是在數(shù)字IC設(shè)計(jì)中經(jīng)常使用的方法,設(shè)計(jì)功能正確的FUFO會(huì)遇到很多問題,探討了兩種不同的異步FIFO的設(shè)計(jì)思路。兩種思路
2006-03-24 12:58:33680

什么是fifo fifo什么意思 GPIF和FIFO的區(qū)別

什么是fifo (First Input First Output,先入先出隊(duì)列)這是一種傳統(tǒng)的按序執(zhí)行方法,先進(jìn)入的指令先完成并引退,跟著才執(zhí)行第二條指令。1.什么是FIFO
2007-12-20 13:51:5911835

AXI參考指南(英文資料)

AXI Reference Guide (AXI).pdf
2012-12-23 16:41:3655

Xilinx的LogiCORE IP Video In to AXI4

Xilinx的視頻的IP CORE 一般都是 以 AXI4-Stream 接口。 先介紹一下, 這個(gè)IP的作用。 下面看一下這個(gè)IP 的接口: 所以要把標(biāo)準(zhǔn)的VESA信號(hào) 轉(zhuǎn)為
2017-02-08 08:36:19531

一步一步學(xué)ZedBoard Zynq(四):基于AXI Lite 總線的從設(shè)備IP設(shè)計(jì)

本小節(jié)通過使用XPS中的定制IP向?qū)?ipwiz),為已經(jīng)存在的ARM PS 系統(tǒng)添加用戶自定IP(Custom IP ),了解AXI Lite IP基本結(jié)構(gòu),并掌握AXI Lite IP的定制方法,為后續(xù)編寫復(fù)雜AXI IP打下基礎(chǔ)。
2017-02-10 20:37:125407

三個(gè)不同AXI IP核的實(shí)現(xiàn)的方法_性能的對比及差異的分析

本文先總結(jié)不同AXI IP核的實(shí)現(xiàn)的方法,性能的對比,性能差異的分析,可能改進(jìn)的方面。使用的硬件平臺(tái)是Zedboard。 不同的AXI總線卷積加速模塊的概況 這次實(shí)現(xiàn)并逐漸優(yōu)化了三個(gè)版本的卷積加速模塊,先簡要描述各個(gè)版本的主要內(nèi)容。
2018-06-29 14:34:007834

基于FPGA的異步FIFO設(shè)計(jì)方法詳解

在現(xiàn)代電路設(shè)計(jì)中,一個(gè)系統(tǒng)往往包含了多個(gè)時(shí)鐘,如何在異步時(shí)鐘間傳遞數(shù)據(jù)成為一個(gè)很重要的問題,而使用異步FIFO可以有效地解決這個(gè)問題。異步FIFO是一種在電子系統(tǒng)中得到廣泛應(yīng)用的器件,文中介紹了一種基于FPGA的異步FIFO設(shè)計(jì)方法。使用這種方法可以設(shè)計(jì)出高速、高可靠的異步FIFO。
2018-07-17 08:33:007873

AXI接口簡介_AXI IP核的創(chuàng)建流程及讀寫邏輯分析

本文包含兩部分內(nèi)容:1)AXI接口簡介;2)AXI IP核的創(chuàng)建流程及讀寫邏輯分析。 1AXI簡介(本部分內(nèi)容參考官網(wǎng)資料翻譯) 自定義IP核是Zynq學(xué)習(xí)與開發(fā)中的難點(diǎn),AXI IP核又是十分常用
2018-06-29 09:33:0014958

AXI STREAM FIFO如何設(shè)置雙時(shí)鐘

IP核的全稱是: AXI4-STREAM FIFO 設(shè)置注意事項(xiàng):一定要選擇異步時(shí)鐘,也就是雙時(shí)鐘,如下: 關(guān)于其他配置: TLAST 一般要選擇的,作為邊界界定。其他可以不選。深度不必太深,因?yàn)橹黄鸬酱┰綍r(shí)鐘區(qū)域的作用。
2018-03-26 14:40:004916

如何配置自己需要的FIFO?FIFO配置全攻略

配置FIFO方法有兩種: 一種是通過QUARTUS II 中TOOLS下的MegaWizard Plug-In Manager 中選擇FIFO參數(shù)編輯器來搭建自己需要的FIFO,這是自動(dòng)生成FIFO方法
2018-07-20 08:00:0017

如何使用Xilinx AXI進(jìn)行驗(yàn)證和調(diào)試

了解如何使用Xilinx AXI驗(yàn)證IP有效驗(yàn)證和調(diào)試AXI接口。 該視頻回顧了使用的好處,以及如何使用示例設(shè)計(jì)進(jìn)行模擬。
2018-11-20 06:38:003561

AXI USB 2.0器件IP及嵌入式IP目錄介紹

AXI USB 2.0設(shè)備IP概述
2018-11-30 06:29:003378

AXI總線協(xié)議的幾種時(shí)序介紹

由于ZYNQ架構(gòu)和常用接口IP核經(jīng)常出現(xiàn) AXI協(xié)議,賽靈思的協(xié)議手冊講解時(shí)序比較分散。所以筆者收藏AXI協(xié)議的幾種時(shí)序,方便編程。
2019-05-12 09:10:3310860

基于ZYNQ平臺(tái)的IP設(shè)計(jì)與驗(yàn)證

AXI-HP由我提供的AXI-HP轉(zhuǎn)FIFO模塊實(shí)現(xiàn)。需要給這個(gè)模塊提供控制信號(hào): 即從哪讀,讀多少個(gè)到FIFO中; 從FIFO中讀多少個(gè)數(shù),并寫往哪里。
2019-08-06 06:15:002101

如何創(chuàng)建基本AXI4-Lite Sniffer IP以對特定地址上正在發(fā)生的讀寫傳輸事務(wù)進(jìn)行計(jì)數(shù)

這將創(chuàng)建一個(gè)附帶 BD 的 Vivado 工程,此 BD 包含 AXI VIP (設(shè)置為 AXI4-Lite 主接口) 和 AXI GPIO IP。這與我們在 AXI 基礎(chǔ)第 3 講一文 中完成的最終設(shè)計(jì)十分相似。
2020-04-30 16:24:502068

一文詳解ZYNQ中的DMA與AXI4總線

在ZYNQ中,支持AXI-Lite,AXI4和AXI-Stream三種總線,但PS與PL之間的接口卻只支持前兩種,AXI-Stream只能在PL中實(shí)現(xiàn),不能直接和PS相連,必須通過AXI
2020-09-24 09:50:304289

FPGA程序設(shè)計(jì):如何封裝AXI_SLAVE接口IP

在FPGA程序設(shè)計(jì)的很多情形都會(huì)使用到AXI接口總線,以PCIe的XDMA應(yīng)用為例,XDMA有兩個(gè)AXI接口,分別是AXI4 Master類型接口和AXI-Lite Master類型接口,可通過
2020-10-30 12:32:373953

何謂 AXI?關(guān)于AXI3/AXI4的相關(guān)基礎(chǔ)知識(shí)

引言 近來,幾乎每個(gè)賽靈思 IP 都使用 AXI 接口。Zynq、Zynq MP、MicroBlaze 和全新的 Versal 處理器都無一例外使用 AXI 接口。因此,AXI 接口已成為幾乎所有
2020-09-27 11:06:455857

PCIE通信技術(shù):通過AXI-Lite ip配置的VDMA使用

XDMA是Xilinx封裝好的PCIE DMA傳輸IP,可以很方便的把PCIE總線上的數(shù)據(jù)傳輸事務(wù)映射到AXI總線上面,實(shí)現(xiàn)上位機(jī)直接對AXI總線進(jìn)行讀寫而對PCIE本身TLP的組包和解包無感。
2020-12-28 10:17:232692

你必須了解的AXI總線詳解

DMA的總結(jié) ZYNQ中不同應(yīng)用的DMA 幾個(gè)常用的 AXI 接口 IP 的功能(上面已經(jīng)提到): AXI-DMA:實(shí)現(xiàn)從 PS 內(nèi)存到 PL 高速傳輸高速通道 AXI-HP----AXI
2020-10-09 18:05:576391

ZYNQ中DMA與AXI4總線

AXI-Lite或AXI4轉(zhuǎn)接。PS與PL之間的物理接口有9個(gè),包括4個(gè)AXI-GP接口和4個(gè)AXI-HP接口、1個(gè)AXI-ACP接口。 Xilinx提供的從AXIAXI-Stream轉(zhuǎn)換的IP核有:AXI-DMA,AXI-Datam
2020-11-02 11:27:513880

怎么樣利用AXI Quad SPI快速打通Linux至PL端SPI從設(shè)備?

[導(dǎo)讀] 前面寫過篇介紹ZYNQ基本情況的文章,今天來肝一篇實(shí)戰(zhàn)文章介紹AXI quad SPI 使用方法,如果你正使用ZYNQ的這個(gè)IP,希望對你有所幫助。 初識(shí)AXI quad SPI
2021-04-09 17:45:596679

AMBA 3.0 AXI總線接口協(xié)議的研究與應(yīng)用

設(shè)計(jì)。最后介紹了基于AXI協(xié)議的設(shè)計(jì)實(shí)例,探討了利用IP復(fù)用技術(shù)和DesginWare IP搭建基于AXI協(xié)議的SOC系統(tǒng)。
2021-04-12 15:47:3928

如何使用MicroBlaze調(diào)用AXI IP核詳細(xì)解析

在一個(gè)項(xiàng)目中,當(dāng)你使用microblaze作為控制器來進(jìn)行系統(tǒng)調(diào)度的時(shí)候,一般是建議將所有模塊封裝成AXI形式的IP核,這樣好管理,也容易調(diào)試。
2021-04-27 11:17:365652

全面介紹ZYNQ-AXI互聯(lián)IP

學(xué)習(xí)內(nèi)容 近期設(shè)計(jì)需要用到AXI總線的IP,所以就對應(yīng)常用的IP進(jìn)行簡要的說明,本文主要對AXI互聯(lián)IP進(jìn)行介紹。 基礎(chǔ)架構(gòu)IP 基礎(chǔ)的IP是用于幫助組裝系統(tǒng)的構(gòu)建塊。基礎(chǔ)架構(gòu)IP往往是一個(gè)通用IP
2021-05-11 14:52:555612

Xilinx FPGA里面的AXI DMA IP核的簡單用法

本文以浮點(diǎn)數(shù)Floating-point IP核將定點(diǎn)數(shù)轉(zhuǎn)換為浮點(diǎn)數(shù)為例,詳細(xì)講解AXI DMA IP核的使用方法
2022-02-16 16:21:377547

AXI4-Stream Video 協(xié)議和AXI_VDMA的IP核介紹

本文主要介紹關(guān)于AXI4-Stream Video 協(xié)議和AXI_VDMA的IP核相關(guān)內(nèi)容。為后文完成使用帶有HDMI接口的顯示器構(gòu)建圖像視頻顯示的測試工程做準(zhǔn)備。
2022-07-03 16:11:056846

FIFO最小深度計(jì)算的方法

由于平時(shí)我們工作中,FIFO都是直接調(diào)用IP核,對于FIFO深度選擇并沒有很在意,而在筆試面試過程中,經(jīng)常被問及的問題之一就是如何計(jì)算FIFO深度。
2022-07-03 17:25:282222

AXI4 、 AXI4-Lite 、AXI4-Stream接口

AXI4 是一種高性能memory-mapped總線,AXI4-Lite是一只簡單的、低通量的memory-mapped 總線,而 AXI4-Stream 可以傳輸高速數(shù)據(jù)流。從字面意思去理解
2022-07-04 09:40:145818

AXI_GPIO簡介與使用指南

前面簡單學(xué)習(xí)了關(guān)于GPIO的操作,本次將使用PL 端調(diào)用 AXI GPIO IP 核, 并通過 AXI4-Lite 接口實(shí)現(xiàn) PS 與 PL 中 AXI GPIO 模塊的通信。
2022-07-19 17:36:523230

使用AXI4-Lite將Vitis HLS創(chuàng)建的IP連接到PS

AXI 基礎(chǔ)第 6 講 - Vitis HLS 中的 AXI4-Lite 簡介中,使用 C 語言在 HLS 中創(chuàng)建包含 AXI4-Lite 接口的 IP。在本篇博文中,我們將學(xué)習(xí)如何導(dǎo)出 IP
2022-08-02 09:43:05579

Xilinx FIFO手冊

邏輯核? IP FIFO生成器用戶指南描述了FIFO生成器,以及有關(guān)設(shè)計(jì)、定制和實(shí)現(xiàn)的信息核心。
2022-08-28 11:09:002

AXI VDMA IP 的高級(jí)用例

如果 STRIDE 等于 HSIZE,那么 AXI VDMA IP 會(huì)在沒有任何跳轉(zhuǎn)的情況下讀取幀緩存。但是,由于輸入大小大于輸出大小,我們需要在地址之間跳轉(zhuǎn)以便能夠正確地對齊下一行的開頭。
2023-02-15 11:25:24712

AXI3與AXI4寫響應(yīng)的依賴區(qū)別?

上面兩圖的區(qū)別是相比AXI3,AXI4協(xié)議需要確認(rèn)AWVALID、AWREADY握手完成才能回復(fù)BVALID。為什么呢?
2023-03-30 09:59:49668

AXI如何用于連接互連組件呢?

AXI 是一種接口規(guī)范,它定義了 IP 塊的接口,而不是互連本身。
2023-05-04 09:27:39703

Video In to AXI4-Stream IP核知識(shí)介紹

大家好!今日分享一些關(guān)于Video In to AXI4-Stream IP 核的知識(shí)。在具體學(xué)習(xí)IP核的過程中,我也將分享一些關(guān)于如何看xilinx英文文檔的技巧。
2023-05-18 14:55:16966

FIFO設(shè)計(jì)—異步FIFO

異步FIFO主要由五部分組成:寫控制端、讀控制端、FIFO Memory和兩個(gè)時(shí)鐘同步端
2023-05-26 16:17:20911

簡單講解AXI Interconnect IP核的使用方法

最近需要用到AXI接口的模塊,xilinx的IP核很多都用到了AXI總線進(jìn)行數(shù)據(jù)和指令傳輸。如果有多個(gè)設(shè)備需要使用AXI協(xié)議對AXI接口的BRAM進(jìn)行讀寫,總線之間該如何進(jìn)行仲裁,通信?
2023-06-19 15:45:144243

講解幾點(diǎn)關(guān)于FIFO IP核使用時(shí)的注意事項(xiàng)

FIFO?還是FIFO IP核?這也需要寫總結(jié)嗎?太容易了吧。如果我是一個(gè)正在處于面試找工作中的年輕人,肯定關(guān)注的是如何手撕FIFO,這也是當(dāng)時(shí)校招時(shí)候干過的事情。
2023-06-21 14:22:09817

自定義AXI-Lite接口的IP及源碼分析

在 Vivado 中自定義 AXI4-Lite 接口的 IP,實(shí)現(xiàn)一個(gè)簡單的 LED 控制功能,并將其掛載到 AXI Interconnect 總線互聯(lián)結(jié)構(gòu)上,通過 ZYNQ 主機(jī)控制,后面對 Xilinx 提供的整個(gè) AXI4-Lite 源碼進(jìn)行分析。
2023-06-25 16:31:251914

AXI實(shí)戰(zhàn)(二)-AXI-Lite的Slave實(shí)現(xiàn)介紹

可以看到,在AXI到UART中,是通過寄存器和FIFO進(jìn)行中介的。因?yàn)閺?b class="flag-6" style="color: red">AXI總線往里看,其控制的是就是地址上所映射的寄存器。
2023-06-27 10:12:532229

AXI VIP當(dāng)作master時(shí)如何使用?

?AXI接口雖然經(jīng)常使用,很多同學(xué)可能并不清楚Vivado里面也集成了AXI的Verification IP,可以當(dāng)做AXI的master、pass through和slave,本次內(nèi)容我們看下AXI VIP當(dāng)作master時(shí)如何使用。
2023-07-27 09:16:13792

如何在Vivado中配置FIFO IP

Vivado IP核提供了強(qiáng)大的FIFO生成器,可以通過圖形化配置快速生成FIFO IP核。
2023-08-07 15:36:281628

FPGA學(xué)習(xí)筆記:FIFO IP核的使用方法

FIFO(First In First Out, 先入先出 ),是一種數(shù)據(jù)緩沖器,用來實(shí)現(xiàn)數(shù)據(jù)先入先出的讀寫方式。數(shù)據(jù)按順序?qū)懭?FIFO,先被寫入的數(shù)據(jù)同樣在讀取的時(shí)候先被讀出,所以 FIFO存儲(chǔ)器沒有地址線,有一個(gè)寫端口和一個(gè)讀端口。
2023-09-07 18:30:11821

XILINX FPGA IPFIFO Generator例化仿真

上文XILINX FPGA IPFIFO對XILINX FIFO Generator IP的特性和內(nèi)部處理流程進(jìn)行了簡要的說明,本文通過實(shí)際例子對該IP的使用進(jìn)行進(jìn)一步的說明。本例子例化一個(gè)讀數(shù)據(jù)位寬是寫數(shù)據(jù)位寬兩倍的FIFO,然后使用讀時(shí)鐘頻率:寫時(shí)鐘頻率=2:3,進(jìn)行簡單的FIFO跨時(shí)鐘域操作。
2023-09-07 18:31:35759

LogiCORE IP AXI4-Stream FIFO內(nèi)核解決方案

LogiCORE IP AXI4-Stream FIFO內(nèi)核允許以內(nèi)存映射方式訪問一個(gè)AXI4-Stream接口。該內(nèi)核可用于與AXI4-Stream IP接口,類似于LogiCORE IP AXI以太網(wǎng)內(nèi)核,而無需使用完整的DMA解決方案。
2023-09-25 10:55:33497

什么是AXIAXI如何工作?

Xilinx 從 Spartan-6 和 Virtex-6 器件開始采用高級(jí)可擴(kuò)展接口 (AXI) 協(xié)議作為知識(shí)產(chǎn)權(quán) (IP) 內(nèi)核。Xilinx 繼續(xù)將 AXI 協(xié)議用于針對 7 系列和 Zynq-7000 All Programmable SoC 器件的 IP。
2023-09-27 09:50:27594

LogiCORE JTAG至AXI Master IP核簡介

LogiCORE JTAG至AXI Master IP核是一個(gè)可定制的核,可生成AXIAXI總線可用于處理和驅(qū)動(dòng)系統(tǒng)中FPGA內(nèi)部的AXI信號(hào)。AXI總線接口協(xié)議可通過IP定制Vivado

LogiCORE IP AXI UART 16550內(nèi)核簡介

LogiCORE IP AXI 通用異步接收發(fā)送器 (UART) 16550 連接到高級(jí)微控制器總線架構(gòu) (AMBA) AXI,為異步串行數(shù)據(jù)傳輸提供控制器接口。該軟 IP 核旨在通過 AXI4-Lite 接口進(jìn)行連接。
2023-10-16 11:02:011762

同步FIFO和異步FIFO的區(qū)別 同步FIFO和異步FIFO各在什么情況下應(yīng)用

同步FIFO和異步FIFO的區(qū)別 同步FIFO和異步FIFO各在什么情況下應(yīng)用? 1. 同步FIFO和異步FIFO的區(qū)別 同步FIFO和異步FIFO在處理時(shí)序有明顯的區(qū)別。同步FIFO相對來說是較為
2023-10-18 15:23:58790

AXI傳輸數(shù)據(jù)的過程

AXI4為例,有AXI full/lite/stream之分。 在Xilinx系列FPGA及其有關(guān)IP核中,經(jīng)常見到AXI總線接口,AXI總線又分為三種: ?AXI-Lite,AXI-Full以及
2023-10-31 15:37:08386

已全部加載完成

RM新时代网站-首页