RM新时代网站-首页

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>如何區(qū)分FPGA中的軟核、硬核、固核

如何區(qū)分FPGA中的軟核、硬核、固核

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

FPGA IP的相關(guān)問題

初始化時(shí)存入數(shù)據(jù)。那在IProm存放大量數(shù)據(jù)對(duì)FPGA有什么影響,比如我想存65536個(gè)16位的數(shù),然后在64M或者128M的時(shí)鐘下讀出來。會(huì)不會(huì)導(dǎo)致FPGA速度過慢?
2013-01-10 17:19:11

FPGA的處理器IP到底是什么?

可編程邏輯業(yè)對(duì)微處理器的報(bào)道層出不窮,包括與ARM和MIPS的協(xié)議,這些討論已經(jīng)持續(xù)了數(shù)年。然而,討論的主題大體上沒什么改變,諸如采用硬核還是?采用供應(yīng)商的特定標(biāo)準(zhǔn)還是行業(yè)標(biāo)準(zhǔn)?這些如何用來全方位地支持生態(tài)系統(tǒng)?如何根據(jù)成本、功耗和性能來選擇微處理器?如何根據(jù)應(yīng)用來選擇?
2019-08-08 06:43:03

FPGA硬核處理器有什么區(qū)別和聯(lián)系?

FPGA硬核處理器有什么區(qū)別和聯(lián)系?
2023-05-30 20:36:48

FPGA和Nios_的語音識(shí)別系統(tǒng)的研究

FPGA和Nios_的語音識(shí)別系統(tǒng)的研究引言語音識(shí)別的過程是一個(gè)模式匹配的過程 在這個(gè)過程,首先根據(jù)說話人的語音特點(diǎn)建立語音模型,對(duì)輸入的語音信號(hào)進(jìn)行分析,并提取所需的語音特征,在此基礎(chǔ)上建立
2012-08-11 11:47:15

FPGA基礎(chǔ)知識(shí)1(FPGA芯片結(jié)構(gòu))

的可能性,有一定的設(shè)計(jì)風(fēng)險(xiǎn)。是IP應(yīng)用最廣泛的形式。(2)在EDA設(shè)計(jì)領(lǐng)域指的是帶有平面規(guī)劃信息的網(wǎng)表;具體在FPGA設(shè)計(jì)可以看做帶有布局規(guī)劃的,通常以RTL代碼和對(duì)應(yīng)具體工藝網(wǎng)表
2017-05-09 15:10:02

FPGA嵌入8051單片機(jī) IP編程

FPGA嵌入8051單片機(jī) IP編程,編寫的c語言矩陣鍵盤程序可以在stc89c54單片機(jī)上正常工作,但是下載到FPGA8051單片機(jī)ip的rom,不能正常工作,求指教
2013-07-25 21:27:44

FPGA工作原理與簡介

、硬核這3類。從完成IP所花費(fèi)的成本來講,硬核代價(jià)最大;從使用靈活性來講,的可復(fù)用使用性最高。1. 在EDA設(shè)計(jì)領(lǐng)域指的是綜合之前的寄存器傳輸級(jí)(RTL)模型;具體在FPGA
2023-05-30 20:53:24

FPGA開發(fā)全攻略

FPGA開發(fā)全攻略第二章、FPGA基本知識(shí)與發(fā)展趨勢 72.1 FPGA結(jié)構(gòu)和工作原理 72.1.1 夢想成就偉業(yè) 72.1.2 FPGA結(jié)構(gòu) 82.1.3 硬核以及的概念 152.1.4
2009-04-09 18:28:46

FPGA、硬核、

2020-07-07 14:56:04

FPGA硬核以及的概念

是IP 應(yīng)用最廣泛的形式。 (Firm IP Core) :在EDA 設(shè)計(jì)領(lǐng)域指的是帶有平面規(guī)劃信息的網(wǎng)表;具體在FPGA 設(shè)計(jì)可以看做帶有布局規(guī)劃的,通常以RTL 代碼和對(duì)應(yīng)具體
2018-09-03 11:03:27

FPGA的圖像處理IP

有誰知道現(xiàn)在國內(nèi)外有哪些公司賣FPGA的圖像處理相關(guān)的IP?
2015-04-28 21:34:24

FPGA移植ARM的系統(tǒng)

誰有,或者知道在DE2開發(fā)板上面能用的,用FPGA移植好的ARM嗎?
2016-05-12 16:09:56

FPGA結(jié)構(gòu)硬核的特點(diǎn)是什么?

如何根據(jù)成本、功耗和性能來選擇微處理器?FPGA結(jié)構(gòu)硬核的特點(diǎn)是什么?處理器IP有什么重要性?
2021-04-08 06:16:37

FPGA,PCI

求大神,FPGA內(nèi)部的PCI的IP核實(shí)現(xiàn)PCI接口設(shè)計(jì)?
2013-05-02 16:12:21

fpga如何共用一塊flash?

fpga如何共用一塊flash? 目前fpga開發(fā)板上只有一個(gè)flash,用nuclei 向中下載程序掉電就不跑了,請(qǐng)問怎么解決?
2023-08-12 06:05:26

處理器助Altera SOPC Builder擴(kuò)展設(shè)計(jì)

;        2008年6月11號(hào),為幫助系統(tǒng)級(jí)設(shè)計(jì)人員在FPGA
2008-06-17 11:40:12

Altera FPGA 遠(yuǎn)程更新程序下載,發(fā)現(xiàn)重新配置了硬核,卻沒有找到程序入口地址?

)放置flash 偏移地址0x50000處,關(guān)閉看門狗,重新配置后,發(fā)現(xiàn)fpga只更新了硬核,沒有運(yùn)行。通過測試,發(fā)現(xiàn)更新完硬核后,還是找到的第一個(gè)程序核入口。沒有找到要更新程序核入口地址。不知道如何設(shè)置,使重新配置后,能夠找到更新程序地址?希望大神幫助。。感激
2017-07-30 10:21:09

C語言編程的FPGA

用C語言編程使用的都是FPGA嗎?速度是不是比硬核的慢很多?
2013-07-21 22:22:19

IP是指什么?分為哪幾種形式

IP是指在電子設(shè)計(jì)預(yù)先設(shè)計(jì)的用于搭建系統(tǒng)芯片的可重用構(gòu)件,可以分為硬核三種形式。通常以可綜合的RTL代碼的形式給出,不依賴于特定的工藝,具有最好的靈活性。硬IP是針對(duì)某種特定
2021-07-22 08:24:29

ISE應(yīng)用MicroBlaze

[url=]ISE應(yīng)用MicroBlaze[/url]
2015-12-14 13:22:42

LabVIEW FPGA CORDIC IP的arctan使用方法

使用LabVIEW FPGA模塊的CORDIC IP,配置arctan(X/Y)算法,配置完成之后,IP只有一個(gè)輸入。我參考網(wǎng)上VHDL CORDIC IP,說是將XY合并了,高位X低位Y。不知道在LabVIEW如何將兩個(gè)值X、Y合并成一個(gè)(X、Y均為定點(diǎn)數(shù))。具體情況如下圖:
2019-09-10 20:07:07

QuartusⅡ10.1NIOS2的構(gòu)建方法

關(guān)于QuartusⅡ10.1NIOS2的構(gòu)建、軟件編譯及程序固化 一、硬件開發(fā)1、構(gòu)建CPU模塊2、構(gòu)建EPCS控制器,SYSTEM ID模塊,JTAG UART模塊3、構(gòu)建RAM模塊(1
2022-01-25 07:58:08

USB_OTG_IPAMBA接口的設(shè)計(jì)與FPGA實(shí)現(xiàn)

USB_OTG_IPAMBA接口的設(shè)計(jì)與FPGA實(shí)現(xiàn)
2012-08-06 11:40:55

Xilinx FPGA 搭建8051

網(wǎng)上能找到的資料都是用altera的FPGA做的,有人用過xilinx FPGA搭建8051嗎?請(qǐng)與我聯(lián)系
2017-06-03 14:59:23

sopc builderniosii cpu已經(jīng)生成,可是symbol沒

在sopc builderniosii cpu已經(jīng)生成成功了,可是在列化的時(shí)候,在頂層bdf文件,在symbol找不到project文件夾,更別說做的系統(tǒng)了,怎么回事啊?有人回答說是頂層文件的問題,但還是不太清楚,哪位大神指點(diǎn)一下!?。?!
2014-12-06 21:30:18

vivado版本升級(jí)后,怎么簡單移植。

將程序從低版本的vivado搬移到高版本的vivado的時(shí),直接在高版本的vivado下升級(jí)的各個(gè)IP后,在綜合過程中報(bào)錯(cuò)。在低版本的vivado平臺(tái)下,原程序已經(jīng)完成編譯。
2020-11-14 20:57:13

xilinx FPGA的FFT IP的調(diào)用

有沒有大神可以提供xilinx FPGA的FFT IP的調(diào)用的verilog 的參考程序,最近在學(xué)習(xí)FFT的IP的使用,但是仿真結(jié)果有問題,所以想找些參考設(shè)計(jì),謝謝
2016-12-25 17:05:38

FPGA開發(fā)全攻略—基礎(chǔ)篇》

第一章、為什么工程師要掌握FPGA開發(fā)知識(shí)? 5第二章、FPGA基本知識(shí)與發(fā)展趨勢 72.1 FPGA結(jié)構(gòu)和工作原理 72.1.1 夢想成就偉業(yè) 72.1.2 FPGA結(jié)構(gòu) 82.1.3 、硬核
2014-11-03 17:14:22

《Verilog HDL數(shù)字系統(tǒng)設(shè)計(jì)教程》(第四版)學(xué)習(xí)筆記 part1 Verilog數(shù)字設(shè)計(jì)基礎(chǔ)——第一章知識(shí)點(diǎn)總結(jié)

模擬電路描述,代碼與工藝無關(guān),重用性高,有大量IP核可供使用。1.2、硬核:經(jīng)驗(yàn)證的實(shí)現(xiàn)特定功能的電路結(jié)構(gòu)的Verilog HDL模型;:在現(xiàn)場可編程門陣列FPGA上實(shí)現(xiàn)的、經(jīng)驗(yàn)
2022-03-22 10:26:00

FPGA開源教程連載】第四章 IP應(yīng)用之計(jì)數(shù)器

知識(shí)產(chǎn)權(quán),其分為、硬核。通常是與工藝無關(guān)、具有寄存器傳輸級(jí)硬件描述語言描述的設(shè)計(jì)代碼,可以進(jìn)行后續(xù)設(shè)計(jì);硬核是前者通過邏輯綜合、布局、布線之后的一系列工藝文件,具有特定的工藝形式、物理實(shí)現(xiàn)
2016-12-22 23:37:00

【AC620 FPGA試用體驗(yàn)】驅(qū)動(dòng)LCD1602

FPGA內(nèi)部可以運(yùn)行處理器或者硬核,如Altera 系列FPGA的nios ii32位處理器,集成在FPGA內(nèi)部的ARM處理器硬核等。我們可以在種用C語音實(shí)現(xiàn)順序控制的代碼。這樣使用
2017-07-11 18:24:26

【Artix-7 50T FPGA申請(qǐng)】基于FPGA處理器的導(dǎo)航定位系統(tǒng)

好的浮點(diǎn)數(shù)參數(shù)數(shù)據(jù)進(jìn)行補(bǔ)償運(yùn)算,消除零偏及溫漂。這其中要用到一定量的浮點(diǎn)運(yùn)算,原本計(jì)劃采用FPGA+DSP的架構(gòu),但板子面積有限。以前用過斯巴達(dá)3系列芯片的,故決定浮點(diǎn)運(yùn)算部分采用來實(shí)現(xiàn),可以省掉一片DSP。
2016-10-12 09:52:40

【直播課件】新一代雙單相MCU:FU5821硬核解密 PPT分享

;④ FU5821程序解析;⑤ 單相電機(jī)效率優(yōu)化策略;直播回放:http://t.elecfans.com/live/1743.html直播課件:附件為新一代雙單相MCU:FU5821硬核解密直播PPTPPT
2021-12-06 10:54:15

【直播課件】新一代雙單相MCU:FU5821硬核解密 PPT分享

;④ FU5821程序解析;⑤ 單相電機(jī)效率優(yōu)化策略;直播回放:http://t.elecfans.com/live/1743.html直播課件:附件為新一代雙單相MCU:FU5821硬核解密直播PPTPPT附有 FU5821開發(fā)板免費(fèi)試用活動(dòng)~~~歡迎加入電機(jī)控制技術(shù)交流群
2022-02-22 11:47:34

什么是FPGA的處理器IP?

可編程邏輯業(yè)對(duì)微處理器的報(bào)道層出不窮,包括與ARM和MIPS的協(xié)議,這些討論已經(jīng)持續(xù)了數(shù)年。然而,討論的主題大體上沒什么改變,諸如采用硬核還是?采用供應(yīng)商的特定標(biāo)準(zhǔn)還是行業(yè)標(biāo)準(zhǔn)?這些如何用來全方位地支持生態(tài)系統(tǒng)?如何根據(jù)成本、功耗和性能來選擇微處理器?如何根據(jù)應(yīng)用來選擇?
2019-08-13 07:52:46

保護(hù)您的 IP ——第一部分 IP——前言

固件和硬核 IP,我們將把它們留給我們的下一部分——第二部分和第三部分。 在本系列文章,我們將把我們的談話分為以下幾個(gè)部分: 保護(hù)您的 IP 內(nèi)核——第一部分 IP,第一節(jié):HDL 代碼的加密保護(hù)您
2022-02-23 11:59:45

關(guān)于FPGA的問題

想問問virl_sdn_fsdprb_1在arm里有什么作用呢?看名字可以猜一下功能嗎
2016-09-06 14:36:33

關(guān)于FPGA硬核知識(shí),求大神科普一下。。

FPGA硬核有什么區(qū)別呢,有沒有使用硬核的開發(fā)板,想學(xué)習(xí)關(guān)于FPGA硬核的知識(shí),各位大神有什么建議呢?真心求教
2013-03-05 11:51:54

FPGA實(shí)現(xiàn)HDMI,DVI和DisplayPort輸入的可行性

需要什么樣的IP硬核)?2.如果我們想在FPGA內(nèi)部實(shí)現(xiàn)帶有嵌入式處理器的HDMI,DVI和DispalyPort,它可以是帶有ARM的Microblaze或SOC FPGA,是否需要任何
2019-02-19 10:09:29

在Picorv32 / 蜂鳥E203上運(yùn)行RT-Thread的設(shè)計(jì)實(shí)現(xiàn)

1、在Picorv32 / 蜂鳥E203上運(yùn)行RT-Thread  首先介紹一下我用的 FPGA 開發(fā)板,也就是荔枝糖(EG4S20),這塊開發(fā)板性價(jià)比應(yīng)當(dāng)算是很高了,100RMB有20K邏輯
2022-09-16 16:15:39

在Xilinx FPGA上怎樣去使用Cortex M1

在Xilinx FPGA上使用Cortex M1 ——Keil中使用J-Link調(diào)試Cortex-M1嵌入式工程本文的軟件代碼部分參考自ARM提供的例程。
2021-12-15 08:36:50

在quartus上想修改PLL設(shè)置,為什么打不開???

在quartus上想修改PLL設(shè)置,為什么打不開???想改一改PLL的分頻,打不開pll。如圖
2017-02-02 16:10:34

在tc275上怎么用一個(gè)觸發(fā)另一個(gè)產(chǎn)生中斷?

在tc275上怎么用一個(gè)觸發(fā)另一個(gè)產(chǎn)生中斷?
2024-02-19 08:14:22

基于FPGA的IP的DDS信號(hào)發(fā)生器如何用IP

我畢業(yè)設(shè)計(jì)要做一個(gè)基于FPGA的IP的DDS信號(hào)發(fā)生器,但是我不會(huì)用DDS的IP,有沒有好人能發(fā)我一份資料如何用IP的呀。我的瀏覽器下載不了網(wǎng)站上的資料,所以只能發(fā)帖求幫忙了。
2015-03-10 11:46:40

基于FPGA的SOPC的幾個(gè)概念

設(shè)計(jì)優(yōu)化和功能驗(yàn)證,但其中不含具體的物理信息;也稱虛擬組件(Virtual Compont,VC)ii.:(Fire IP Core );介于硬核之間,完成門級(jí)電路綜合和時(shí)序仿真等設(shè)計(jì)環(huán)節(jié),以
2016-10-19 16:08:39

基于APB總線的UART接口該如何去設(shè)計(jì)?

UART內(nèi)部可劃分為哪幾個(gè)模塊?這些模塊有什么功能?基于APB總線的UART接口該如何去設(shè)計(jì)?
2021-06-18 08:20:15

基于IPFPGA設(shè)計(jì)方法是什么?

的分類和特點(diǎn)是什么?基于IPFPGA設(shè)計(jì)方法是什么?
2021-05-08 07:07:01

如何為tinyriscv串口下載編寫一個(gè)圖形界面軟件?

如何為tinyriscv串口下載編寫一個(gè)圖形界面軟件?
2022-02-16 07:54:07

如何將IP硬核整合到芯片上,兩者有什么對(duì)比區(qū)別?具體怎么選

意味著同一個(gè)IP核能夠應(yīng)用到多種設(shè)計(jì),或現(xiàn)有設(shè)計(jì)的下一代。一些提供商采用使其內(nèi)核技術(shù)上非獨(dú)立的設(shè)計(jì)風(fēng)格,但是這種方式看不到什么優(yōu)勢。圖1:受IP影響的開發(fā)任務(wù)另一方面,硬核在技術(shù)上是非常特定
2021-07-03 08:30:00

如何構(gòu)建基于LEON開源的SoC平臺(tái)?

導(dǎo)航系統(tǒng)SoC芯片設(shè)計(jì)的要求有什么?如何構(gòu)建基于LEON開源的SoC平臺(tái)?
2021-05-27 06:18:16

嵌入式Nios Ⅱ串口直接讀寫寄存器有哪些編程方法?

對(duì)設(shè)計(jì)進(jìn)行綜合,下載到FPGA中就可以方便地實(shí)現(xiàn)一個(gè)具有高速DSP功能的嵌入式處理器。那么直接在讀寫寄存器上進(jìn)行嵌入式Nios Ⅱ串口編程,有哪些方法?我們應(yīng)該注意哪些事項(xiàng)呢?
2019-08-06 06:37:27

嵌入式NiosⅡ串口模塊怎么編程?

Altera公司的FPGA作為全定制芯片的一個(gè)代表正在得到日益廣泛的應(yīng)用。為了用戶使用方便,Altera公司推出嵌入式NiosⅡ可以便利地使用工具生成并放人FPGA芯片中。NiosⅡ核可以在用
2019-10-25 07:25:38

帶DSPFPGA

有沒有帶DSPFPGA,要求DSP運(yùn)行速度在50kHz以上。
2014-09-29 18:13:51

怎么實(shí)現(xiàn)基于Nios的嵌入式Internet系統(tǒng)設(shè)計(jì)?

介紹如何在Altera開發(fā)平臺(tái)上,使用NiosCPU來構(gòu)建嵌入式Internet系統(tǒng);并結(jié)合以太網(wǎng)遠(yuǎn)程數(shù)據(jù)采集系統(tǒng)的實(shí)例,介紹此類系統(tǒng)硬件,軟件的設(shè)計(jì)方法。
2021-06-04 07:05:47

怎么將處理器嵌入到傳統(tǒng)FPGA?

你好 我對(duì)Saprtan 3E有一些疑問。 (1)當(dāng)試圖將處理器嵌入到傳統(tǒng)FPGA時(shí),主要問題是什么以及如何解決它。(2)Saprtan 3E如何解決這個(gè)問題,因?yàn)樗枰獙?b class="flag-6" style="color: red">軟處理器嵌入到傳統(tǒng)
2019-06-05 07:48:29

怎么設(shè)計(jì)集處理器的嵌入式設(shè)計(jì)平臺(tái)?

一個(gè)以上的嵌入式處理器IP(Intellectual Property,知識(shí)產(chǎn)權(quán)),具有小容量片內(nèi)高速RAM資源,豐富的IP核資源可供靈活選擇,有足夠的片上可編程邏輯資源,處理器高速接口和FPGA
2020-03-13 07:03:54

怎樣去設(shè)計(jì)全數(shù)字三相晶閘管觸發(fā)器IP?

什么是三相全控橋整流電路?怎樣去設(shè)計(jì)IP?怎樣對(duì)IP進(jìn)行仿真及驗(yàn)證?
2021-04-23 07:12:38

手機(jī)CPU的大和小怎么區(qū)分

有一條潛在原則在手機(jī)界存在很久了,大CPU只會(huì)出現(xiàn)在相對(duì)高端的手機(jī)產(chǎn)品,而相當(dāng)一部分強(qiáng)調(diào)八的手機(jī)CPU實(shí)際上是與大絕緣的。高端的手機(jī)選用大CPU的原因很簡單,因?yàn)樗鼘?duì)手機(jī)的性能至關(guān)重要
2019-08-01 07:36:17

核移植到自己的FPGA板卡后,如何與FPGA的硬件模塊進(jìn)行交互?

核移植到自己的FPGA板卡后,需要設(shè)計(jì)硬件模塊,設(shè)計(jì)的硬件模塊怎么與通信呢?通過的ICB總線嗎?如果想把ICB總線轉(zhuǎn)為AXI總線,需要哪些操作呢?
2023-08-12 07:08:40

FPGA入門資料

本帖最后由 eehome 于 2013-1-5 09:55 編輯 哪位大俠有FPGA入門級(jí)的資料,跪求之?。?!關(guān)于FPGA可以實(shí)現(xiàn)哪些功能,進(jìn)行哪些方面的功能擴(kuò)展,比如內(nèi)嵌硬核、
2012-07-22 08:45:34

求一個(gè)8位RISC結(jié)構(gòu)的高速微控制器IP的設(shè)計(jì)

本文介紹的是基于RISC體系結(jié)構(gòu)的8位高速M(fèi)CUIP的設(shè)計(jì)與實(shí)現(xiàn),采用Verilog HDL自上而下地描述了MCUIP的硬件結(jié)構(gòu),并驗(yàn)證了設(shè)計(jì)的可行性和正確性。在實(shí)際硬件電路,該IP的運(yùn)行頻率達(dá)到75MHz,可應(yīng)用于高速控制領(lǐng)域。
2021-04-19 07:28:21

求一份免費(fèi)的coldfire for altera

請(qǐng)問誰手里還有原來ip-extreme免費(fèi)版本的coldfire for altera,能否分享給我一份?
2021-06-21 06:25:01

求一種基于FPGA及NiosII處理器與TFT-LCD接口的方法

  本文介紹了一種基于FPGA及NiosII處理器與TFT-LCD接口的方法。它直接采用CPU對(duì)存貯器的讀寫,實(shí)現(xiàn)了對(duì)TFT-LCD屏的實(shí)時(shí)操作。它具有直接、有效和速度快等特點(diǎn)。該設(shè)計(jì)使CPU對(duì)TFT-LCD的控制極其簡單化。
2021-05-08 07:21:11

求助,所搭的IP的通訊協(xié)議與總線支持的通訊協(xié)議(ICB)不同怎么轉(zhuǎn)換?

所搭的IP的通訊協(xié)議與總線支持的通訊協(xié)議(ICB)不同怎么轉(zhuǎn)換?
2023-08-17 07:05:35

求教——ARM Cotex M0 嵌入到nexys4 FPGA

最近新接手個(gè)project,要求將ARM Cortex M0 嵌入到Nexys 4 FPGA ,然后設(shè)計(jì)自己的microprocessor,再設(shè)計(jì)外圍電路,由于之前沒接觸過,求教這個(gè)據(jù)說
2014-06-12 21:13:15

求教——ARM Cotex M0 嵌入到nexys4 FPGA

最近新接手個(gè)project,要求將ARM Cortex M0 嵌入到Nexys 4 FPGA ,然后設(shè)計(jì)自己的microprocessor,再設(shè)計(jì)外圍電路,由于之前沒接觸過,求教這個(gè)據(jù)說
2014-06-12 21:13:37

直流無刷電機(jī)FOC硬核控制特點(diǎn)及吊扇的應(yīng)用方案

,便于廣大工程師的學(xué)習(xí)和交流。1. FOC控制硬核和通用的區(qū)別和優(yōu)缺點(diǎn)2. FOC控制算法基本介紹3. 低壓吊扇最新方案介紹大家也可以參考下面鏈接觀看培訓(xùn)視頻:http://t.elecfans.com/live/1277.html
2020-08-28 10:41:36

請(qǐng)教:基于fpga的c語言編程

我已經(jīng)搭建好了microblaze,但是用sdk編程卻看不懂,請(qǐng)教大俠如何學(xué)習(xí)在sdk內(nèi)編程?
2014-03-04 17:15:00

請(qǐng)問FPGA的NIOSII只是一個(gè)嗎?

新手學(xué)習(xí)FPGA有點(diǎn)疑問: 1, 很多教程所謂的NIOSII只是一個(gè)吧, 跟我選哪款FPGA處理器沒關(guān)系吧? 2, 這么說的話我買黑金199塊錢的那款板子也完全夠用?
2019-04-08 09:34:36

請(qǐng)問FPGA是如何設(shè)計(jì)的?

的分類和特點(diǎn)有哪些?在FPGA設(shè)計(jì)分為哪幾種?FPGA是如何設(shè)計(jì)的?的設(shè)計(jì)及使用是什么?
2021-04-14 06:25:39

請(qǐng)問如何實(shí)現(xiàn)片上嵌入式Nios Ⅱ六處理器系統(tǒng)的設(shè)計(jì)?

片上Nios Ⅱ嵌入式多處理器系統(tǒng)具有哪些優(yōu)勢?如何實(shí)現(xiàn)片上嵌入式Nios Ⅱ六處理器系統(tǒng)的設(shè)計(jì)?
2021-04-19 08:17:09

#FPGA點(diǎn)撥 生成FIFO的IP

fpgaIP
電子技術(shù)那些事兒發(fā)布于 2022-10-12 21:52:56

#FPGA點(diǎn)撥 如何驗(yàn)證帶有IP的代碼

fpgaIP代碼
電子技術(shù)那些事兒發(fā)布于 2022-10-12 21:53:35

已全部加載完成

RM新时代网站-首页