資料介紹
TMS320VC5402(以下簡稱C5402)是德州儀器公司1999年推出的定點數(shù)字信號處理器(DSP)。與TMS320C54x系列的其他芯片相比,C5402以其獨有的高性能、低功耗和低價格受到了人們的廣泛青睞。C5402增強外設(shè)有軟件等待狀態(tài)發(fā)生器、鎖相環(huán)時鐘發(fā)生器、6通道直接存儲器訪問(DMA)控制器、增強型8位并行主機接口(HPI)等。兩個可編程的多通道緩沖串口(McBSP)能夠全雙工、快速地與其他同步串口進(jìn)行數(shù)據(jù)交換,硬件連接簡單,串口的工作模式和傳送數(shù)據(jù)的格式可通過編程實現(xiàn)。
因為C5402內(nèi)部沒有集成A/D,因此在數(shù)據(jù)采集時需要使用A/D轉(zhuǎn)換芯片,A/D芯片與C5402的接口設(shè)計成為一個重要的問題。A/D轉(zhuǎn)換芯片一般有串行A/D和并行A/D。為了充分利用C5402所提供的多通道緩沖串口資源,簡化系統(tǒng)設(shè)計,本文系統(tǒng)使用了TI公司的高速串行A/D來同時完成兩路數(shù)據(jù)采集,大大提高了串口工作效率。
串行A/D芯片TLV1572
TLV1572是高速的十位串行A/D轉(zhuǎn)換芯片,可以通過3或4個串行口線直接與DSP或其他數(shù)字微處理器串口相連,不需要外加邏輯,但是轉(zhuǎn)換速度受SCLK供給時鐘的限制。TLV1572與DSP的多通道緩沖串口相連是通過CS、SCLK、DO和FS四條線完成的,此時DSP的CLKR產(chǎn)生移位脈沖,F(xiàn)SR產(chǎn)生幀同步信號,并分別提供給TLV1572。當(dāng)T-LV1572與其他串口微處理器相連接時FS必須提供高電平,通過CS、SCLK、DO三條線來完成數(shù)據(jù)傳輸。當(dāng)CS為高時,A/D芯片各管腳處于三態(tài)狀態(tài)。在CS由高變低時,TLV1572檢測FS引腳的狀態(tài)來確定工作模式,若FS為低則為DSP模式,若FS為高則為其他微處理器模式。
圖一 TL1572在DSP模式下的轉(zhuǎn)換時序圖
圖二 TL1572在微處理器模式下的轉(zhuǎn)換時序圖
當(dāng)TLV1572工作在DSP模式時,必須保證在CS變低時,F(xiàn)S為低電平,并且要鎖存一定時間。CS為低時,DO跳出三態(tài)狀態(tài),但是直到FS為高時芯片才脫離休眠狀態(tài)。TLV1572在每個時鐘SCLK的下降沿檢測FS的狀態(tài),一旦檢測到FS為高,TLV1572開始采樣。在FS的下降沿,A/D芯片通過移位時鐘將數(shù)據(jù)移到DO上。在6個前導(dǎo)0傳送之后,DSP可以在時鐘的下降沿得到A/D轉(zhuǎn)換的數(shù)據(jù),如圖1所示。在最低位移出之后,A/D芯片自動進(jìn)入休眠狀態(tài),直到FS下一次有效。如果FS在16位傳輸完成后立即有效,則A/D開始新的數(shù)據(jù)轉(zhuǎn)換,此時A/D為連續(xù)轉(zhuǎn)換。若FS在TLV1572轉(zhuǎn)換數(shù)據(jù)的過程中變高,則A/D芯片被復(fù)位,開始新的數(shù)據(jù)轉(zhuǎn)換周期。因此可以通過設(shè)置FS,改變數(shù)據(jù)傳輸?shù)奈粩?shù)。
當(dāng)TLV1572工作在非DSP模式下時,F(xiàn)S引腳必須接高電平。在每次轉(zhuǎn)換的過程中都必須提供16個時鐘信號,若微處理器無法一次接收16位數(shù)據(jù),可以分成8位兩次接收,兩次接收的時間間隔不能大于100μs,此時CS必須一直處于有效狀態(tài)。在DSP模式下轉(zhuǎn)換的開始是由FS信號有效來決定的,而在微處理器模式下,數(shù)據(jù)轉(zhuǎn)換CS有效后的第一個時鐘信號上升沿開始的,如圖2所示。在微處理器模式下,也可以通過設(shè)置CS來改變傳送的位數(shù)。
因為C5402內(nèi)部沒有集成A/D,因此在數(shù)據(jù)采集時需要使用A/D轉(zhuǎn)換芯片,A/D芯片與C5402的接口設(shè)計成為一個重要的問題。A/D轉(zhuǎn)換芯片一般有串行A/D和并行A/D。為了充分利用C5402所提供的多通道緩沖串口資源,簡化系統(tǒng)設(shè)計,本文系統(tǒng)使用了TI公司的高速串行A/D來同時完成兩路數(shù)據(jù)采集,大大提高了串口工作效率。
串行A/D芯片TLV1572
TLV1572是高速的十位串行A/D轉(zhuǎn)換芯片,可以通過3或4個串行口線直接與DSP或其他數(shù)字微處理器串口相連,不需要外加邏輯,但是轉(zhuǎn)換速度受SCLK供給時鐘的限制。TLV1572與DSP的多通道緩沖串口相連是通過CS、SCLK、DO和FS四條線完成的,此時DSP的CLKR產(chǎn)生移位脈沖,F(xiàn)SR產(chǎn)生幀同步信號,并分別提供給TLV1572。當(dāng)T-LV1572與其他串口微處理器相連接時FS必須提供高電平,通過CS、SCLK、DO三條線來完成數(shù)據(jù)傳輸。當(dāng)CS為高時,A/D芯片各管腳處于三態(tài)狀態(tài)。在CS由高變低時,TLV1572檢測FS引腳的狀態(tài)來確定工作模式,若FS為低則為DSP模式,若FS為高則為其他微處理器模式。
圖一 TL1572在DSP模式下的轉(zhuǎn)換時序圖
圖二 TL1572在微處理器模式下的轉(zhuǎn)換時序圖
當(dāng)TLV1572工作在DSP模式時,必須保證在CS變低時,F(xiàn)S為低電平,并且要鎖存一定時間。CS為低時,DO跳出三態(tài)狀態(tài),但是直到FS為高時芯片才脫離休眠狀態(tài)。TLV1572在每個時鐘SCLK的下降沿檢測FS的狀態(tài),一旦檢測到FS為高,TLV1572開始采樣。在FS的下降沿,A/D芯片通過移位時鐘將數(shù)據(jù)移到DO上。在6個前導(dǎo)0傳送之后,DSP可以在時鐘的下降沿得到A/D轉(zhuǎn)換的數(shù)據(jù),如圖1所示。在最低位移出之后,A/D芯片自動進(jìn)入休眠狀態(tài),直到FS下一次有效。如果FS在16位傳輸完成后立即有效,則A/D開始新的數(shù)據(jù)轉(zhuǎn)換,此時A/D為連續(xù)轉(zhuǎn)換。若FS在TLV1572轉(zhuǎn)換數(shù)據(jù)的過程中變高,則A/D芯片被復(fù)位,開始新的數(shù)據(jù)轉(zhuǎn)換周期。因此可以通過設(shè)置FS,改變數(shù)據(jù)傳輸?shù)奈粩?shù)。
當(dāng)TLV1572工作在非DSP模式下時,F(xiàn)S引腳必須接高電平。在每次轉(zhuǎn)換的過程中都必須提供16個時鐘信號,若微處理器無法一次接收16位數(shù)據(jù),可以分成8位兩次接收,兩次接收的時間間隔不能大于100μs,此時CS必須一直處于有效狀態(tài)。在DSP模式下轉(zhuǎn)換的開始是由FS信號有效來決定的,而在微處理器模式下,數(shù)據(jù)轉(zhuǎn)換CS有效后的第一個時鐘信號上升沿開始的,如圖2所示。在微處理器模式下,也可以通過設(shè)置CS來改變傳送的位數(shù)。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 基于FPGA的X射線脈沖信號數(shù)據(jù)采集系統(tǒng) 13次下載
- 使用PCI總線設(shè)計高速數(shù)據(jù)采集系統(tǒng)的資料說明 4次下載
- 如何使用AT89C51單片機設(shè)計數(shù)據(jù)采集系統(tǒng) 0次下載
- 如何使用Arduino和LabVIEW進(jìn)行多路數(shù)據(jù)采集系統(tǒng)的設(shè)計
- 如何使用FPGA和DSP進(jìn)行高速數(shù)據(jù)采集系統(tǒng)設(shè)計 20次下載
- 無線與GSM的數(shù)據(jù)采集傳輸系統(tǒng) 0次下載
- 數(shù)據(jù)采集系統(tǒng)的組成及其基礎(chǔ)知識介紹 13次下載
- 基于CY7C68013A和FPGA的4路數(shù)據(jù)采集系統(tǒng)設(shè)計_智丹 25次下載
- 基于FPGA_A_D的數(shù)據(jù)采集設(shè)計及驗證 26次下載
- 南航DSP實驗室C5402實驗板原理圖 22次下載
- TMS320VC5402 DSP與串行AD73360 A/D轉(zhuǎn)換器的接口設(shè)計 12次下載
- 一種中頻高速數(shù)據(jù)采集系統(tǒng)的設(shè)計 42次下載
- C5402 DSP芯片自舉引導(dǎo)方法的分析與研究 35次下載
- 雙口RAM CY7C026在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
- 一個單片機串行數(shù)據(jù)采集/傳輸模塊的設(shè)計
- 基于單一的數(shù)據(jù)采集設(shè)備的測控系統(tǒng) 2554次閱讀
- 基于數(shù)據(jù)采集卡HY-1232A/D板實現(xiàn)電動助力轉(zhuǎn)向系統(tǒng)的設(shè)計 2383次閱讀
- 基于A/D變換器CS5396/97實現(xiàn)數(shù)據(jù)采集系統(tǒng)的應(yīng)用方案 3522次閱讀
- 基于AD0809和單片機的多路數(shù)據(jù)采集系統(tǒng)的硬件實現(xiàn)方法 3066次閱讀
- 可編程精密數(shù)據(jù)采集系統(tǒng)TC534的性能特點及實現(xiàn)數(shù)據(jù)采集卡的設(shè)計 851次閱讀
- 基于TMS320VC5402芯片和ADuC841轉(zhuǎn)換器實現(xiàn)數(shù)據(jù)采集處理系統(tǒng)的設(shè)計 1098次閱讀
- 基于24位高精度A/D轉(zhuǎn)換器實現(xiàn)多通道數(shù)據(jù)采集系統(tǒng)的設(shè)計 2460次閱讀
- 基于80C196KB單片機實現(xiàn)A/D采集及數(shù)據(jù)處理系統(tǒng)的設(shè)計 1954次閱讀
- 基于EP2C8Q208和TMS320VC5416芯片實現(xiàn)高速數(shù)據(jù)采集卡的設(shè)計 2031次閱讀
- 基于GNS97C2051單片機的數(shù)據(jù)采集系統(tǒng)設(shè)計 1907次閱讀
- 基于ARM7 LPC2220的嵌入式高速數(shù)據(jù)采集系統(tǒng) 1765次閱讀
- 基于LTC1865和McBSP的高速串行數(shù)據(jù)采集系統(tǒng)設(shè)計 4336次閱讀
- 基于TLC549的數(shù)據(jù)采集系統(tǒng)設(shè)計 6492次閱讀
- 高速高精度的數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn) 4400次閱讀
- C5402 DMA結(jié)合MCBSP在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用 2015次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1489次下載 | 免費
- 2單片機典型實例介紹
- 18.19 MB | 91次下載 | 1 積分
- 3S7-200PLC編程實例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 9次下載 | 免費
- 6基于AT89C2051/4051單片機編程器的實驗
- 0.11 MB | 4次下載 | 免費
- 7基于單片機和 SG3525的程控開關(guān)電源設(shè)計
- 0.23 MB | 3次下載 | 免費
- 8基于單片機的紅外風(fēng)扇遙控
- 0.23 MB | 3次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30319次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關(guān)電源設(shè)計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537791次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233045次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學(xué)會AVR單片機與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多