資料介紹
首先小編就幾個(gè)關(guān)鍵技術(shù)再給大家介紹一下。
差分時(shí)鐘技術(shù)
差分時(shí)鐘是DDR的一個(gè)重要且必要的設(shè)計(jì),但大家對(duì)CK#(CKN)的作用認(rèn)識(shí)很少,很多人理解為第二個(gè)觸發(fā)時(shí)鐘,其實(shí)它的真實(shí)作用是起到觸發(fā)時(shí)鐘校準(zhǔn)的作用。
由于數(shù)據(jù)是在CK的上下沿觸發(fā),造成傳輸周期縮短了一半,因此必須要保證傳輸周期的穩(wěn)定以確保數(shù)據(jù)的正確傳輸,這就要求CK的上下沿間距要有精確的控制。但因?yàn)闇囟取?a target='_blank' class='arckwlink_none'>電阻性能的改變等原因,CK上下沿間距可能發(fā)生變化,此時(shí)與其反相的CK#(CKN)就起到糾正的作用(CK上升快下降慢,CK#則是上升慢下降快),如下圖一所示。
圖一 差分時(shí)鐘示意圖
數(shù)據(jù)選取脈沖(DQS)
就像時(shí)鐘信號(hào)一樣,DQS也是DDR中的重要功能,它的功能主要用來(lái)在一個(gè)時(shí)鐘周期內(nèi)準(zhǔn)確的區(qū)分出每個(gè)傳輸周期,并便于接收方準(zhǔn)確接收數(shù)據(jù)。每一顆8bit DRAM芯片都有一個(gè)DQS信號(hào)線,它是雙向的,在寫入時(shí)它用來(lái)傳送由主控芯片發(fā)來(lái)的DQS信號(hào),讀取時(shí),則由DRAM芯片生成DQS向主控發(fā)送。完全可以說(shuō),它就是數(shù)據(jù)的同步信號(hào)。
在讀取時(shí),DQS與數(shù)據(jù)信號(hào)同時(shí)生成(也是在CK與CK#的交叉點(diǎn))。而DDR內(nèi)存中的CL也就是從CAS發(fā)出到DQS生成的間隔,數(shù)據(jù)真正出現(xiàn)在數(shù)據(jù)I/O總線上相對(duì)于DQS觸發(fā)的時(shí)間間隔被稱為tAC。實(shí)際上,DQS生成時(shí),芯片內(nèi)部的預(yù)取已經(jīng)完畢了,由于預(yù)取的原因,實(shí)際的數(shù)據(jù)傳出可能會(huì)提前于DQS發(fā)生(數(shù)據(jù)提前于DQS傳出)。由于是并行傳輸,DDR內(nèi)存對(duì)tAC也有一定的要求,對(duì)于DDR266,tAC的允許范圍是±0.75ns,對(duì)于DDR333,則是±0.7ns,其中CL里包含了一段DQS的導(dǎo)入期。
DQS 在讀取時(shí)與數(shù)據(jù)同步傳輸,那么接收時(shí)也是以DQS的上下沿為準(zhǔn)嗎?不,如果以DQS的上下沿區(qū)分?jǐn)?shù)據(jù)周期的危險(xiǎn)很大。由于芯片有預(yù)取的操作,所以輸出時(shí)的同步很難控制,只能限制在一定的時(shí)間范圍內(nèi),數(shù)據(jù)在各I/O端口的出現(xiàn)時(shí)間可能有快有慢,會(huì)與DQS有一定的間隔,這也就是為什么要有一個(gè)tAC規(guī)定的原因。而在接收方,一切必須保證同步接收,不能有tAC之類的偏差。這樣在寫入時(shí),DRAM芯片不再自己生成DQS,而以發(fā)送方傳來(lái)的DQS為基準(zhǔn),并相應(yīng)延后一定的時(shí)間,在DQS的中部為數(shù)據(jù)周期的選取分割點(diǎn)(在讀取時(shí)分割點(diǎn)就是上下沿),從這里分隔開(kāi)兩個(gè)傳輸周期。這樣做的好處是,由于各數(shù)據(jù)信號(hào)都會(huì)有一個(gè)邏輯電平保持周期,即使發(fā)送時(shí)不同步,在DQS上下沿時(shí)都處于保持周期中,此時(shí)數(shù)據(jù)接收觸發(fā)的準(zhǔn)確性無(wú)疑是最高的,如下圖二所示。
圖二 數(shù)據(jù)時(shí)序
數(shù)據(jù)掩碼技術(shù)(DQM)
不是DDR所特有的,但對(duì)于DDR來(lái)說(shuō)也是比較重要的技術(shù),所以一并介紹下。
為了屏蔽不需要的數(shù)據(jù),人們采用了數(shù)據(jù)掩碼(Data I/O Mask,簡(jiǎn)稱DQM)技術(shù)。通過(guò)DQM,內(nèi)存可以控制I/O端口取消哪些輸出或輸入的數(shù)據(jù)。這里需要強(qiáng)調(diào)的是,在讀取時(shí),被屏蔽的數(shù)據(jù)仍然會(huì)從存儲(chǔ)體傳出,只是在“掩碼邏輯單元”處被屏蔽。
DQM由主控芯片控制,為了精確屏蔽一個(gè)P-Bank位寬中的每個(gè)字節(jié),每個(gè)64bit位寬的數(shù)據(jù)中有8個(gè)DQM信號(hào)線,每個(gè)信號(hào)針對(duì)一個(gè)字節(jié)。這樣,對(duì)于4bit位寬芯片,兩個(gè)芯片共用一個(gè)DQM 信號(hào)線,對(duì)于8bit位寬芯片,一個(gè)芯片占用一個(gè)DQM信號(hào),而對(duì)于16bit位寬芯片,則需要兩個(gè)DQM引腳。SDRAM 官方規(guī)定,在讀取時(shí)DQM發(fā)出兩個(gè)時(shí)鐘周期后生效,而在寫入時(shí),DQM與寫入命令一樣是立即生效,如下圖三和四分別顯示讀取和寫入時(shí)突發(fā)周期的第二筆數(shù)據(jù)被取消。
差分時(shí)鐘技術(shù)
差分時(shí)鐘是DDR的一個(gè)重要且必要的設(shè)計(jì),但大家對(duì)CK#(CKN)的作用認(rèn)識(shí)很少,很多人理解為第二個(gè)觸發(fā)時(shí)鐘,其實(shí)它的真實(shí)作用是起到觸發(fā)時(shí)鐘校準(zhǔn)的作用。
由于數(shù)據(jù)是在CK的上下沿觸發(fā),造成傳輸周期縮短了一半,因此必須要保證傳輸周期的穩(wěn)定以確保數(shù)據(jù)的正確傳輸,這就要求CK的上下沿間距要有精確的控制。但因?yàn)闇囟取?a target='_blank' class='arckwlink_none'>電阻性能的改變等原因,CK上下沿間距可能發(fā)生變化,此時(shí)與其反相的CK#(CKN)就起到糾正的作用(CK上升快下降慢,CK#則是上升慢下降快),如下圖一所示。
圖一 差分時(shí)鐘示意圖
數(shù)據(jù)選取脈沖(DQS)
就像時(shí)鐘信號(hào)一樣,DQS也是DDR中的重要功能,它的功能主要用來(lái)在一個(gè)時(shí)鐘周期內(nèi)準(zhǔn)確的區(qū)分出每個(gè)傳輸周期,并便于接收方準(zhǔn)確接收數(shù)據(jù)。每一顆8bit DRAM芯片都有一個(gè)DQS信號(hào)線,它是雙向的,在寫入時(shí)它用來(lái)傳送由主控芯片發(fā)來(lái)的DQS信號(hào),讀取時(shí),則由DRAM芯片生成DQS向主控發(fā)送。完全可以說(shuō),它就是數(shù)據(jù)的同步信號(hào)。
在讀取時(shí),DQS與數(shù)據(jù)信號(hào)同時(shí)生成(也是在CK與CK#的交叉點(diǎn))。而DDR內(nèi)存中的CL也就是從CAS發(fā)出到DQS生成的間隔,數(shù)據(jù)真正出現(xiàn)在數(shù)據(jù)I/O總線上相對(duì)于DQS觸發(fā)的時(shí)間間隔被稱為tAC。實(shí)際上,DQS生成時(shí),芯片內(nèi)部的預(yù)取已經(jīng)完畢了,由于預(yù)取的原因,實(shí)際的數(shù)據(jù)傳出可能會(huì)提前于DQS發(fā)生(數(shù)據(jù)提前于DQS傳出)。由于是并行傳輸,DDR內(nèi)存對(duì)tAC也有一定的要求,對(duì)于DDR266,tAC的允許范圍是±0.75ns,對(duì)于DDR333,則是±0.7ns,其中CL里包含了一段DQS的導(dǎo)入期。
DQS 在讀取時(shí)與數(shù)據(jù)同步傳輸,那么接收時(shí)也是以DQS的上下沿為準(zhǔn)嗎?不,如果以DQS的上下沿區(qū)分?jǐn)?shù)據(jù)周期的危險(xiǎn)很大。由于芯片有預(yù)取的操作,所以輸出時(shí)的同步很難控制,只能限制在一定的時(shí)間范圍內(nèi),數(shù)據(jù)在各I/O端口的出現(xiàn)時(shí)間可能有快有慢,會(huì)與DQS有一定的間隔,這也就是為什么要有一個(gè)tAC規(guī)定的原因。而在接收方,一切必須保證同步接收,不能有tAC之類的偏差。這樣在寫入時(shí),DRAM芯片不再自己生成DQS,而以發(fā)送方傳來(lái)的DQS為基準(zhǔn),并相應(yīng)延后一定的時(shí)間,在DQS的中部為數(shù)據(jù)周期的選取分割點(diǎn)(在讀取時(shí)分割點(diǎn)就是上下沿),從這里分隔開(kāi)兩個(gè)傳輸周期。這樣做的好處是,由于各數(shù)據(jù)信號(hào)都會(huì)有一個(gè)邏輯電平保持周期,即使發(fā)送時(shí)不同步,在DQS上下沿時(shí)都處于保持周期中,此時(shí)數(shù)據(jù)接收觸發(fā)的準(zhǔn)確性無(wú)疑是最高的,如下圖二所示。
圖二 數(shù)據(jù)時(shí)序
數(shù)據(jù)掩碼技術(shù)(DQM)
不是DDR所特有的,但對(duì)于DDR來(lái)說(shuō)也是比較重要的技術(shù),所以一并介紹下。
為了屏蔽不需要的數(shù)據(jù),人們采用了數(shù)據(jù)掩碼(Data I/O Mask,簡(jiǎn)稱DQM)技術(shù)。通過(guò)DQM,內(nèi)存可以控制I/O端口取消哪些輸出或輸入的數(shù)據(jù)。這里需要強(qiáng)調(diào)的是,在讀取時(shí),被屏蔽的數(shù)據(jù)仍然會(huì)從存儲(chǔ)體傳出,只是在“掩碼邏輯單元”處被屏蔽。
DQM由主控芯片控制,為了精確屏蔽一個(gè)P-Bank位寬中的每個(gè)字節(jié),每個(gè)64bit位寬的數(shù)據(jù)中有8個(gè)DQM信號(hào)線,每個(gè)信號(hào)針對(duì)一個(gè)字節(jié)。這樣,對(duì)于4bit位寬芯片,兩個(gè)芯片共用一個(gè)DQM 信號(hào)線,對(duì)于8bit位寬芯片,一個(gè)芯片占用一個(gè)DQM信號(hào),而對(duì)于16bit位寬芯片,則需要兩個(gè)DQM引腳。SDRAM 官方規(guī)定,在讀取時(shí)DQM發(fā)出兩個(gè)時(shí)鐘周期后生效,而在寫入時(shí),DQM與寫入命令一樣是立即生效,如下圖三和四分別顯示讀取和寫入時(shí)突發(fā)周期的第二筆數(shù)據(jù)被取消。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- RF MEMS、軟件無(wú)線電 未來(lái)LTE手機(jī)的兩大關(guān)鍵技術(shù)
- 成就更好5G的五大關(guān)鍵.zip
- 5G通信關(guān)鍵技術(shù)綜述 18次下載
- 高速視覺(jué)測(cè)量系統(tǒng)關(guān)鍵技術(shù)及研究綜述 15次下載
- 5G關(guān)鍵技術(shù)及大規(guī)模陣列天線 38次下載
- 物聯(lián)網(wǎng)的關(guān)鍵技術(shù)資料下載
- LTE發(fā)展演進(jìn)及關(guān)鍵技術(shù) 10次下載
- 純電動(dòng)汽車關(guān)鍵技術(shù)綜述文件下載 2次下載
- LTE基本原理和關(guān)鍵技術(shù)介紹 12次下載
- 視覺(jué)導(dǎo)航的關(guān)鍵技術(shù)和應(yīng)用的詳細(xì)資料說(shuō)明 17次下載
- C51的符號(hào)和五大語(yǔ)句及關(guān)鍵字等詳細(xì)資料說(shuō)明 29次下載
- 解析MES的五大優(yōu)勢(shì) 6次下載
- 大數(shù)據(jù)時(shí)代,這十五大關(guān)鍵技術(shù)你竟不知道? 0次下載
- NI_LabVIEW三大關(guān)鍵技術(shù)提升測(cè)試速度與吞吐量 0次下載
- TD HSPA+ 關(guān)鍵技術(shù)分析
- 儲(chǔ)能BMS的關(guān)鍵技術(shù)是什么 413次閱讀
- 光伏逆變器拓?fù)涓攀黾?b class="flag-6" style="color: red">關(guān)鍵技術(shù) 518次閱讀
- 衛(wèi)星移動(dòng)通信三大關(guān)鍵技術(shù)簡(jiǎn)介 1w次閱讀
- 微網(wǎng)與傳統(tǒng)電網(wǎng)的區(qū)別 微電網(wǎng)的6大關(guān)鍵技術(shù) 1.1w次閱讀
- 物聯(lián)網(wǎng)中的五大關(guān)鍵技術(shù)介紹 2.1w次閱讀
- 關(guān)于配網(wǎng)開(kāi)關(guān)自動(dòng)化設(shè)備選取之8點(diǎn)建議 3709次閱讀
- 一文看懂LTE五大關(guān)鍵技術(shù)和日常維護(hù) 3.8w次閱讀
- 智慧醫(yī)療的關(guān)鍵技術(shù)有哪些_智慧醫(yī)療技術(shù)運(yùn)用實(shí)例 1.9w次閱讀
- 無(wú)人駕駛推進(jìn)時(shí)間表及五大技術(shù)領(lǐng)域關(guān)鍵節(jié)點(diǎn) 4315次閱讀
- ptn技術(shù)要素及關(guān)鍵技術(shù) 5789次閱讀
- 詳細(xì)無(wú)人駕駛汽車的關(guān)鍵技術(shù)——LiDAR 1.6w次閱讀
- ofdm關(guān)鍵技術(shù)及應(yīng)用 2w次閱讀
- 智能機(jī)器人的三大關(guān)鍵技術(shù)詳解 3.2w次閱讀
- 一文匯總大數(shù)據(jù)四大方面十五大關(guān)鍵技術(shù) 1w次閱讀
- 不得不知的生物特征識(shí)別十大關(guān)鍵技術(shù) 2584次閱讀
下載排行
本周
- 1TC358743XBG評(píng)估板參考手冊(cè)
- 1.36 MB | 330次下載 | 免費(fèi)
- 2開(kāi)關(guān)電源基礎(chǔ)知識(shí)
- 5.73 MB | 6次下載 | 免費(fèi)
- 3100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 4嵌入式linux-聊天程序設(shè)計(jì)
- 0.60 MB | 3次下載 | 免費(fèi)
- 5基于FPGA的光纖通信系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
- 0.61 MB | 2次下載 | 免費(fèi)
- 6基于FPGA的C8051F單片機(jī)開(kāi)發(fā)板設(shè)計(jì)
- 0.70 MB | 2次下載 | 免費(fèi)
- 751單片機(jī)窗簾控制器仿真程序
- 1.93 MB | 2次下載 | 免費(fèi)
- 8基于51單片機(jī)的RGB調(diào)色燈程序仿真
- 0.86 MB | 2次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費(fèi)
- 2555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33564次下載 | 免費(fèi)
- 3接口電路圖大全
- 未知 | 30323次下載 | 免費(fèi)
- 4開(kāi)關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21548次下載 | 免費(fèi)
- 5電氣工程師手冊(cè)免費(fèi)下載(新編第二版pdf電子書)
- 0.00 MB | 15349次下載 | 免費(fèi)
- 6數(shù)字電路基礎(chǔ)pdf(下載)
- 未知 | 13750次下載 | 免費(fèi)
- 7電子制作實(shí)例集錦 下載
- 未知 | 8113次下載 | 免費(fèi)
- 8《LED驅(qū)動(dòng)電路設(shè)計(jì)》 溫德?tīng)栔?/a>
- 0.00 MB | 6653次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935054次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537796次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191185次下載 | 免費(fèi)
- 7十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
- 158M | 183278次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138040次下載 | 免費(fèi)
評(píng)論
查看更多