RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

四層板疊加的常用選項介紹

PCB線路板打樣 ? 來源:陳青青 ? 2019-09-15 15:15 ? 次閱讀

本文介紹了四層板疊加的常用選項。

PCB疊層是指構成電路板的銅層和絕緣層的排列。我們選擇的疊加可以通過幾種不同的方式在電路板性能中發(fā)揮重要作用。例如,良好的疊層可以降低電路板接地結構的阻抗并限制輻射和串擾。

電源和接地層的疊層

圖4和圖2顯示了四層板的兩種常見疊層。對于這兩塊板,訂單這些層的厚度完全相同,但它們的厚度不同。這似乎是一個小修改,但我們會看到不同層之間的適當間距可以提高電路板性能。

四層板疊加的常用選項介紹

圖1。圖片由電磁兼容工程提供。

四層板疊加的常用選項介紹

圖2。圖片由電磁兼容工程提供。

如您所見,兩個信號層都位于平面層(地平面或電源平面)旁邊。因此,給定信號的返回電流可以在相鄰平面上流動。這通過最小化由電流產(chǎn)生的環(huán)路面積來最小化電流返回路徑電感。低電感返回路徑可改善噪聲性能并減少電路板輻射(差分和共模發(fā)射)。

通常,與實施的相同電路相比,四層電路板的輻射可降低約20 dB在雙層板上。保持信號接近實心平面是這里發(fā)揮作用的關鍵因素。因此,為了進一步改善噪聲和EMI性能,我們可以使信號層與其相鄰平面之間的絕緣體更薄。這個簡單的技巧為我們提供了圖2所示的改進的疊層,其中信號層和平面之間的耦合以降低地面和電源平面之間的耦合為代價而增加。這可能不是嚴重的缺點,因為實際上這兩個堆疊中的任何一個都不能提供足夠的平面到平面耦合。我們將在一分鐘內(nèi)更詳細地討論這個問題。請注意,兩個疊層具有相同的整體電路板厚度。

圖1和圖2的疊層是常用的,但它們有兩個缺點,這兩個缺點都來自于地面的事實和電源層彼此不夠接近,因此,它們之間只存在很小的平面間電容。

常規(guī)四層堆棧的缺點

圖1和圖2中的堆棧的第一個問題出現(xiàn)在跟蹤將層從第1層更改為4或反之亦然。如圖3所示。

四層板疊加的常用選項介紹

圖3. 圖片由Altium提供。

該圖顯示當信號跡線從第1層到第4層(紅線)時,返回電流也必須改變平面(藍線)。如果信號的頻率足夠高并且平面靠近在一起,則返回電流可以流過地面和電源平面之間存在的平面間電容。然而,沒有直接導電連接的返回電流會在返回路徑中產(chǎn)生中斷,我們可以將這種中斷視為平面之間的阻抗(見圖4)。

四層板疊加的常用選項介紹

圖4。圖片由電磁兼容工程提供。

如果層間電容不夠大,電場將擴散到電路板的相對較大區(qū)域,這樣平面之間的阻抗就會減小,返回電流也會流動回到頂層飛機。在這種情況下,由此信號創(chuàng)建的字段可能會干擾更改圖層的附近信號的字段。這根本不是所希望的。不幸的是,在0.062英寸的4層電路板上,這些平面彼此遠離(至少0.020英寸,如圖1和圖2所示),并且平面電容很小。因此,我們將有上述電場干擾。這可能不會導致信號完整性問題,但我們肯定會產(chǎn)生更多的EMI。這就是為什么在使用圖1和圖2所示的疊層時,我們最好避免更換層,特別是對于時鐘等高頻信號。

添加去耦通常是一種好習慣。電容靠近過渡通孔,以降低返回電流的阻抗(見圖5)。然而,這種去耦電容器對于非常高頻的信號是無效的,因為它們的自諧振頻率低。對于頻率高于約200-300 MHz的交流信號,我們不能依靠去耦電容來創(chuàng)建低阻抗返回路徑。因此,我們需要一個去耦電容(低于200-300 MHz)和一個相對較大的內(nèi)層電容,用于更高的頻率。

四層板疊加的常用選項介紹

圖5圖片由Altium提供。

通過不改變關鍵信號層可以避免上述問題。然而,四層板的小型內(nèi)部電容導致另一個嚴重問題:功率輸送。時鐘數(shù)字IC通常需要大的瞬態(tài)電源電流。隨著IC輸出的上升/下降時間減少,我們需要以更高的速率提供能量。為了提供充電源,我們通常將去耦電容放置在非??拷總€邏輯IC的位置。然而,存在一個問題:當我們超越自諧振頻率時,去耦電容不能有效地存儲和傳遞能量,因為在這些頻率下,電容器將像電感器一樣工作。

從今天的大部分時間開始IC具有快速上升/下降時間(約500 ps),我們需要額外的去耦結構,其自諧振頻率高于去耦電容的自諧振頻率。板的平面間電容可以是有效的去耦結構,只要這些平面彼此足夠接近以提供足夠的電容即可。因此,除了采用常用的去耦電容外,我們更傾向于使用緊密間隔的電源和接地層,為數(shù)字IC提供瞬態(tài)功率。

請注意,我們之間通常沒有薄的絕緣體。由于共同的板制造工藝,四層板的第二和第三層。在第2層和第3層之間使用薄絕緣體的四層板可能比傳統(tǒng)的四層板成本高得多。

兩個改進的疊層

下面的圖6和圖7顯示了兩層改進的四層板疊加。

四層板疊加的常用選項介紹

圖6. 圖片由電磁兼容工程提供。

四層板疊加的常用選項介紹

圖7。圖片由電磁兼容性工程提供。

與圖1和圖2的疊層一樣,信號走線應與平面相鄰,電流返回路徑電感應最小化。在這方面,圖6中的疊層可能并不理想,因為安裝的元件將阻止我們在第1層上具有堅固的接地層。假設我們可以將大部分信號走線布線在地平面的實體部分上,我們觀察到信號層和平面之間的絕緣體很薄,這是非常需要的。

圖6和圖7中的疊層有兩個接地層。這使我們能夠采用低阻抗接地結構并減少共模輻射。而且,在圖6中,接地平面包圍信號層。作為屏蔽,平面可以包含來自高速信號跡線的輻射。我們甚至可以在電路板的外圍放置縫合過孔,將兩個接地層連接在一起。這將創(chuàng)建法拉第籠并進一步包含輻射。圖7中的疊層平面不能作為屏蔽。

通過這兩個疊層,我們沒有電源平面。我們可以使用電力灌注或網(wǎng)格電源結構。如果我們可以對信號和電源走線進行布線并將元件安裝在一層(第1層)上,那么可以采用圖7中的疊層(這種疊層具有堅固的接地層)。但是,如果我們沒有足夠的空間用于所有這些,我們可以使用圖6中的疊加。

雖然這兩個疊層沒有固態(tài)電源平面,但是電源注入是靠近地平面。結果,功率注入和接地平面將產(chǎn)生相對大的電容,其可以在高頻下充當去耦結構。眾所周知的PCB設計師Rick Hartley提供了測量數(shù)據(jù),證實圖6和圖7的功率澆注和平面之間的去耦優(yōu)于傳統(tǒng)四層板的接地和電源平面提供的去耦(圖1和圖2) )。利用改進的疊層的去耦結構以及通常的去耦電容,我們可以更容易地為高速數(shù)字IC提供瞬態(tài)功率。

最后,隨著圖6和圖6的改進疊加如圖7所示,高速信號可以改變層,因為所有信號都以地平面為參考(在傳統(tǒng)的疊層中,信號參考地平面或電源平面)。因此,我們可以通過靠近過渡通孔放置一個平面到平面,為返回電流提供低阻抗路徑。有關詳細信息,請參閱“電磁兼容性工程”一書的第16.3.3節(jié)。

結論

在本文中,我們研究了幾種不同的堆棧 - 用于四層板。我們看到堆疊選擇可以通過幾種不同的方式在電路板性能中發(fā)揮重要作用。良好的疊層可以降低電路板接地結構的阻抗并限制輻射和串擾。此外,電路板疊加會影響瞬態(tài)功率傳輸和更改圖層時的信號路由策略。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4319

    文章

    23080

    瀏覽量

    397481
  • 四層板
    +關注

    關注

    0

    文章

    31

    瀏覽量

    13473
收藏 人收藏

    評論

    相關推薦

    一:差分線、蛇形線(等長線、高速線)二:3:的Gerber文件
    發(fā)表于 06-18 15:50

    的排列方式

    的排列方式
    發(fā)表于 07-18 12:40 ?2299次閱讀
    <b class='flag-5'>四</b><b class='flag-5'>層</b><b class='flag-5'>板</b>的排列方式

    PCB設計原理下載

    資料介紹說明: 軟件名稱:PCB設計原理 文件大小 647KB 文件格式: rar 軟件語言:共享資料 軟件語言:簡體中文 運行環(huán)境:WINXP WIN2003 WINME WI
    發(fā)表于 11-06 15:02 ?447次下載
    PCB<b class='flag-5'>四</b><b class='flag-5'>層</b><b class='flag-5'>板</b>設計原理下載

    設計

    設計,感興趣的小伙伴們可以看看。
    發(fā)表于 08-16 18:29 ?0次下載

    pcb制作

    PCB制作流程
    發(fā)表于 08-25 09:15 ?0次下載

    什么是雙層電路_如何畫雙層和的PCB

    本文首先介紹了電路的分類及雙層電路的概念,其次介紹了雙層PCB的畫法步驟及案例,最后介紹
    發(fā)表于 05-17 16:51 ?3.6w次閱讀
    什么是雙層電路<b class='flag-5'>板</b>_如何畫雙層和<b class='flag-5'>四</b><b class='flag-5'>層</b>的PCB

    布線原則

    PCB產(chǎn)業(yè)發(fā)展迅猛,如今除了少數(shù)的家用小電器等是兩以外,大多數(shù)的PCB設計都是多層,很多為8、12、甚至更高。我們傳統(tǒng)所稱的
    的頭像 發(fā)表于 04-28 11:39 ?1.8w次閱讀

    怎么畫

    在使用Altium Designer 畫PCB時,多數(shù)時候畫雙面板的比較多,但有時抗信號干擾要求更高的情況下,可能會設計或者更多層,下面以Altium Designer09軟件
    發(fā)表于 05-17 14:42 ?1.5w次閱讀
    <b class='flag-5'>四</b><b class='flag-5'>層</b><b class='flag-5'>板</b>怎么畫

    /六/八/十的疊結構

    本文主要介紹/六/八/十的疊結構。
    發(fā)表于 10-10 08:56 ?2.7w次閱讀
    <b class='flag-5'>四</b>/六/八/十<b class='flag-5'>層</b><b class='flag-5'>板</b>的疊<b class='flag-5'>層</b>結構

    pcb是哪,pcb簡介

    一般pcb,如下安排:頂層和底層為信號,中間2分別為電源和地層。電源
    發(fā)表于 03-18 18:03 ?7.1w次閱讀
    pcb<b class='flag-5'>四</b><b class='flag-5'>層</b><b class='flag-5'>板</b>是哪<b class='flag-5'>四</b><b class='flag-5'>層</b>,pcb<b class='flag-5'>四</b><b class='flag-5'>層</b><b class='flag-5'>板</b>簡介

    pcb單層、雙層、、六、八、十、十二層圖文解釋

    相信大家對都聽過單層版、雙層版、8。今天就給大家圖文并茂展示一下。 1、單層 單層
    的頭像 發(fā)表于 10-25 20:36 ?5w次閱讀

    電路和兩有什么區(qū)別?

    可以做到64,從技術角度來講,層數(shù)在未來有無限可能。一些超級計算機的結構有近百,但是,在醫(yī)療電子PCBA或者汽車電子PCBA中最常見的層數(shù)通常是2或4。如果您想知道如何合理選擇
    的頭像 發(fā)表于 06-01 09:11 ?2145次閱讀
    電路<b class='flag-5'>板</b><b class='flag-5'>四</b><b class='flag-5'>層</b><b class='flag-5'>板</b>和兩<b class='flag-5'>層</b><b class='flag-5'>板</b>有什么區(qū)別?

    pcb是哪

    一站式PCBA智造廠家今天為大家講講PCB都有哪?pcb
    的頭像 發(fā)表于 10-17 09:19 ?5868次閱讀

    柔性能做嗎?

    絕緣性能:FPC柔性的基材聚酰亞胺薄膜具有較好的絕緣性能,可以滿足的絕緣要求。但在制造過程中,需要注意導線之間的絕緣
    的頭像 發(fā)表于 11-09 16:12 ?1612次閱讀
    柔性<b class='flag-5'>板</b>能做<b class='flag-5'>四</b><b class='flag-5'>層</b><b class='flag-5'>板</b>嗎?

    如何設置板層

    是一種常用于電子產(chǎn)品中的印制電路(PCB),具有個層次或層面。在設計
    的頭像 發(fā)表于 12-21 11:26 ?2137次閱讀
    RM新时代网站-首页