RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA系統(tǒng)設(shè)計(jì)的靜態(tài)功耗和動(dòng)態(tài)功耗分析與進(jìn)行仿真建模

牽手一起夢(mèng) ? 來(lái)源:網(wǎng)絡(luò)整理 ? 作者:佚名 ? 2020-01-16 09:46 ? 次閱讀

FPGA的應(yīng)用越來(lái)越廣泛,隨著制造工藝水平的不斷提升,越來(lái)越高的器件密度以及性能使得功耗因數(shù)在FPGA設(shè)計(jì)中越來(lái)越重要。器件中元件模塊的種類(lèi)和數(shù)量對(duì)FPGA設(shè)計(jì)中功耗的動(dòng)態(tài)范圍影響較大,對(duì)FPGA的電源功耗進(jìn)行了分析,并介紹了如何利用Altera公司的PowerPlay Early Power Estimator這一工具在設(shè)計(jì)前期盡可能準(zhǔn)確地估計(jì)功耗并通過(guò)估計(jì)功耗對(duì)硬件設(shè)計(jì)進(jìn)行優(yōu)化選擇。

引 言

當(dāng)前FPGA應(yīng)用越來(lái)越廣泛,在高性能FPGA設(shè)計(jì)中,越來(lái)越高的器件密度以及性能使得功耗因數(shù)更加重要。大規(guī)模器件在實(shí)現(xiàn)更多的系統(tǒng)功能,以更高的速度運(yùn)行并完成更高級(jí)的功能的同時(shí),功耗必然會(huì)更大。開(kāi)發(fā)者在面對(duì)此類(lèi)設(shè)計(jì)時(shí)會(huì)在功耗方面遇到很多挑戰(zhàn)。對(duì)通過(guò)芯片重新編程就能夠修改的FPGA設(shè)計(jì),在設(shè)計(jì)過(guò)程中盡早完成電源供電和散熱方案的設(shè)計(jì)有利于加速整個(gè)系統(tǒng)的實(shí)現(xiàn)。設(shè)計(jì)中系統(tǒng)組件應(yīng)保持在一定的功耗預(yù)算范圍內(nèi),如果超出預(yù)算則需要重新設(shè)計(jì)供電電源及散熱方案,這會(huì)延長(zhǎng)設(shè)計(jì)周期。同時(shí)較大的電源和散熱硬件會(huì)增加成本,降低功耗也就降低了系統(tǒng)總成本。并且當(dāng)設(shè)計(jì)中需要的風(fēng)扇和散熱硬件越多,系統(tǒng)故障的概率就越大,這將影響系統(tǒng)的可靠性。綜上所述,做好早期功率估算具有重大意義。

1、 FPGA器件功耗分析

當(dāng)前,隨著FPGA器件的封裝尺寸越來(lái)越小,密度越來(lái)越大,同時(shí)系統(tǒng)對(duì)器件的性能和可靠性要求不斷提高,功耗預(yù)算對(duì)電源方案,散熱方案及系統(tǒng)故障影響的問(wèn)題已不容忽視。

1.1 功耗的組成

功耗一般由兩部分組成:靜態(tài)功耗和動(dòng)態(tài)功耗。靜態(tài)功耗也稱(chēng)為待機(jī)功耗,是指邏輯門(mén)沒(méi)有開(kāi)關(guān)活動(dòng)時(shí)的功率消耗,主要是由晶體管的漏電流引起,由源極到漏極的漏電流以及柵極到襯底的漏電流組成,圖1中靜態(tài)部分顯示了器件的靜態(tài)功耗。圖中最后階段顯示的是器件正常工作時(shí)的功耗,工作功耗同時(shí)包括靜態(tài)功耗,I/O以及動(dòng)態(tài)功耗。動(dòng)態(tài)功耗是指邏輯門(mén)開(kāi)關(guān)活動(dòng)時(shí)的功率消耗,主要由電容充放電引起,其主要的影響參數(shù)是電壓、節(jié)點(diǎn)電容、工作頻率和資源使用情況,不同設(shè)計(jì)時(shí)期的動(dòng)態(tài)功耗和相應(yīng)的總功耗會(huì)有很大的差別。在傳統(tǒng)器件中動(dòng)態(tài)功耗占據(jù)主要地位,但在新的28 nm工藝的器件中,靜態(tài)功耗的比重增長(zhǎng)很大,基本和動(dòng)態(tài)功耗處于同等地位。同時(shí)根據(jù)FPGA設(shè)計(jì)面向?qū)ο蟮牟煌?,功耗的比重也?huì)有差別。當(dāng)設(shè)計(jì)面向算法時(shí),動(dòng)態(tài)功耗將占較多比重,當(dāng)設(shè)計(jì)面向控制功能時(shí),靜態(tài)功耗將占較多的比重。

FPGA系統(tǒng)設(shè)計(jì)的靜態(tài)功耗和動(dòng)態(tài)功耗分析與進(jìn)行仿真建模

1.2 靜態(tài)功耗

靜態(tài)功耗的產(chǎn)生主要取決于所選的FPGA產(chǎn)品,一般不會(huì)隨著設(shè)計(jì)資源的使用情況而變化,但是靜態(tài)功耗也會(huì)受到器件所選擇的工作模式、I/O的使用、工作溫度以及所選器件電源的影響。使用邏輯單元較多的器件含有較多的晶體管,因此其靜態(tài)功耗會(huì)高一些,所以設(shè)計(jì)者應(yīng)查看所選器件的數(shù)據(jù)資料,詳細(xì)了解其靜態(tài)功耗。在不同溫度環(huán)境中,靜態(tài)功耗也會(huì)隨著溫度的升高而增大,此時(shí)高效的散熱解決方案能有效地解決這一問(wèn)題。因此在設(shè)計(jì)電源時(shí),應(yīng)針對(duì)選擇的器件和工作環(huán)境,選擇適合的靜態(tài)功耗規(guī)范。

1.3 動(dòng)態(tài)功耗

不同的設(shè)計(jì)有不同的動(dòng)態(tài)功耗,當(dāng)開(kāi)發(fā)低功耗FPGA設(shè)計(jì)時(shí),動(dòng)態(tài)功耗是更可控的功耗分量,如下式:

FPGA系統(tǒng)設(shè)計(jì)的靜態(tài)功耗和動(dòng)態(tài)功耗分析與進(jìn)行仿真建模

影響動(dòng)態(tài)功耗的因素包括:器件中晶體管電容充電,工作電壓,晶體管開(kāi)關(guān)的瞬間短路電流功耗,設(shè)計(jì)的工作頻率,以及被稱(chēng)為電路活動(dòng)的每一時(shí)鐘周期觸發(fā)器開(kāi)關(guān)的次數(shù)。設(shè)計(jì)人員根據(jù)設(shè)計(jì)要求決定工作電壓,工作頻率以及信號(hào)活動(dòng)。信號(hào)活動(dòng)包括觸發(fā)率和靜態(tài)概率。信號(hào)觸發(fā)率是精確估算動(dòng)態(tài)功耗的關(guān)鍵因素,隨著觸發(fā)率的增加,動(dòng)態(tài)功耗也線(xiàn)性增大。而靜態(tài)概率主要影響靜態(tài)功耗。

1.4 低功耗的優(yōu)點(diǎn)

低功耗器件的優(yōu)點(diǎn)主要有以下幾項(xiàng):首先可以選用低成本的電源系統(tǒng),進(jìn)而可以使用更少的元件和更小的PCB板面積,為設(shè)計(jì)節(jié)約了成本。其次低功耗器件引起的結(jié)溫更小,因此可以防止熱失控,可以少用或不用散熱器,而且結(jié)溫的降低可以提高系統(tǒng)的可靠性。最后低功耗可以延長(zhǎng)器件的使用壽命,器件的工作溫度每降低10 ℃,使用壽命延長(zhǎng)1倍。因此,在FPGA設(shè)計(jì)中,降低功耗直接提高了整個(gè)系統(tǒng)的性能和質(zhì)量并降低了成本,對(duì)系統(tǒng)的開(kāi)發(fā)有積極作用。

通過(guò)對(duì)FPGA功耗的相關(guān)組成和影響功耗相關(guān)因素的分析,設(shè)計(jì)者通過(guò)優(yōu)化設(shè)計(jì),可以在FPGA設(shè)計(jì)中實(shí)現(xiàn)低功耗。通過(guò)一款具體的FPGA產(chǎn)品了解其低功耗的解決方式,可以為設(shè)計(jì)者提供指導(dǎo)。FPGA均可在相應(yīng)的操作環(huán)境下進(jìn)行仿真,從而了解功耗的具體使用情況,針對(duì)相應(yīng)的情況進(jìn)行修改。

2、 對(duì)功耗進(jìn)行仿真建模

設(shè)計(jì)的早期,盡可能快地估算系統(tǒng)功耗使用情況,有助于開(kāi)發(fā)人員加快產(chǎn)品設(shè)計(jì)進(jìn)度,方便快捷精確的功耗估算工具是開(kāi)發(fā)人員最好的助手。Altera公司推出了PowerPlay Early Power Estimator(EPE)這一小巧實(shí)用的工具,在基于表格的頁(yè)面分析環(huán)境中對(duì)功耗分析進(jìn)行仿真建模,用EPE報(bào)告的信息可以選擇電源供電的設(shè)計(jì),滿(mǎn)足設(shè)計(jì)要求。

2.1 EPE的用戶(hù)界面

EPE的主工作表如圖2所示,表中給出了當(dāng)前設(shè)計(jì)的功耗概覽,列舉了器件基本信息、總功耗、熱分析和電源大小等信息。同時(shí)底部顯示了包括Logic標(biāo)簽、RAM標(biāo)簽、I/O標(biāo)簽、DSP標(biāo)簽、PLL標(biāo)簽、Report標(biāo)簽等。

FPGA系統(tǒng)設(shè)計(jì)的靜態(tài)功耗和動(dòng)態(tài)功耗分析與進(jìn)行仿真建模

2.2 EPE的使用方法

EPE的使用方法非常方便,設(shè)計(jì)人員在各個(gè)頁(yè)面輸入相應(yīng)的器件的基本信息(包括器件型號(hào)、內(nèi)核電壓、環(huán)境溫度、散熱解決方案特性等)、資源利用率、觸發(fā)率、時(shí)鐘頻率等信息。然后點(diǎn)擊View Report或Report標(biāo)簽就可以查看功耗估算結(jié)果報(bào)告,報(bào)告會(huì)給出器件的散熱分析,每一類(lèi)器件資源的功耗使用情況,以及每一電源的功耗使用情況等,便于設(shè)計(jì)人員設(shè)計(jì)相應(yīng)的電源模塊。在主工作表底部選擇相應(yīng)的資源標(biāo)簽可以轉(zhuǎn)到相應(yīng)資源區(qū)域的詳細(xì)信息,可以對(duì)設(shè)計(jì)中每一模塊的資源使用情況進(jìn)行統(tǒng)計(jì)分析。EPE估計(jì)功耗使用情況的準(zhǔn)確性依賴(lài)于設(shè)計(jì)者提供的參數(shù)信息,例如準(zhǔn)確的觸發(fā)率、時(shí)鐘頻率、含有信號(hào)活動(dòng)信息的仿真建模情況、邏輯單元數(shù)量等資源使用情況以及工作的環(huán)境情況等。提供的信息越精確,功耗估算的結(jié)果就越精確。

2.3 EPE中的重要參數(shù)——觸發(fā)率

在使用EPE估計(jì)功耗時(shí),一些關(guān)鍵的參數(shù)值對(duì)功耗估計(jì)的結(jié)果影響較大,特別是觸發(fā)率的數(shù)值。要將功耗和觸發(fā)率聯(lián)系起來(lái),可以認(rèn)為在狀態(tài)改變的時(shí)間間隔期間,信號(hào)的每一次轉(zhuǎn)變需要一定數(shù)量的能量去改變內(nèi)部電路的狀態(tài)。觸發(fā)率被定義為每秒鐘信號(hào)轉(zhuǎn)換的平均次數(shù),以百分比表示。在觸發(fā)器中,如果系統(tǒng)最大時(shí)鐘頻率為100 MHz,所有觸發(fā)的觸發(fā)器的平均輸出頻率為10 MHz,那么所有觸發(fā)器的平均觸發(fā)率為20%。由于這種類(lèi)型的觸發(fā)器都是在信號(hào)活動(dòng)的時(shí)鐘邊沿(上升沿)觸發(fā),100%的觸發(fā)率則表示一個(gè)觸發(fā)器的翻轉(zhuǎn)頻率為50 MHz。設(shè)計(jì)者應(yīng)模擬每個(gè)模塊中的所有觸發(fā)器輸出的時(shí)鐘,并計(jì)算觸發(fā)器輸出相對(duì)于時(shí)鐘變化的概率。FPGA器件中不同模塊的觸發(fā)率數(shù)值不同,在數(shù)據(jù)路徑邏輯中,觸發(fā)率的范圍從6%12%。隨機(jī)邏輯中,如編解碼的觸發(fā)率大概在50%,而控制邏輯的觸發(fā)率最高可接近100%。以上都是作為估計(jì)觸發(fā)率數(shù)值的一般準(zhǔn)則,而真實(shí)設(shè)計(jì)部分的觸發(fā)率完全取決于設(shè)計(jì)和數(shù)據(jù)集。例如,重置信號(hào)是一個(gè)控制信號(hào),它可能有一個(gè)非常低的觸發(fā)率。在功能仿真中需要準(zhǔn)確的計(jì)算所有模塊的平均觸發(fā)率。圖3給出了計(jì)算平均觸發(fā)率的一個(gè)例子。

FPGA系統(tǒng)設(shè)計(jì)的靜態(tài)功耗和動(dòng)態(tài)功耗分析與進(jìn)行仿真建模

圖4的報(bào)告結(jié)果給出了三種平均觸發(fā)率對(duì)功耗的影響結(jié)果,從左到右平均觸發(fā)率的值依次為7%,12.5%,30%。隨著觸發(fā)率的提高,靜態(tài)功耗基本沒(méi)有變化而動(dòng)態(tài)功耗以及相應(yīng)的總功耗會(huì)線(xiàn)性提高。設(shè)計(jì)者可以根據(jù)自身設(shè)計(jì)需求(面向算法或是控制)和平均觸發(fā)率的計(jì)算結(jié)果,合理設(shè)置觸發(fā)率數(shù)值大小。

3 、結(jié)語(yǔ)

功耗的早期估計(jì)對(duì)于FPGA系統(tǒng)設(shè)計(jì)十分重要是基于兩點(diǎn)考慮:系統(tǒng)電源的大小和散熱。充分理解FPGA的工作功耗、靜態(tài)功耗、動(dòng)態(tài)功耗、內(nèi)核與I/O資源情況將影響降低功耗的策略。如何使用簡(jiǎn)單易用的工具,針對(duì)設(shè)計(jì)中目標(biāo)器件的類(lèi)型和設(shè)計(jì)的特性,高效準(zhǔn)確的完成早期功率估計(jì)將有助于設(shè)計(jì)者加速整個(gè)系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn)。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21729

    瀏覽量

    602977
  • 仿真
    +關(guān)注

    關(guān)注

    50

    文章

    4070

    瀏覽量

    133552
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9682

    瀏覽量

    138079
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于FPGA的低功耗設(shè)計(jì)方案

    整個(gè)FPGA設(shè)計(jì)的總功耗由三部分功耗組成:1. 芯片靜態(tài)功耗;2. 設(shè)計(jì)靜態(tài)
    發(fā)表于 11-24 20:46 ?1210次閱讀

    淺析CMOS電路的靜態(tài)功耗動(dòng)態(tài)功耗

    CMOS電路功耗主要由動(dòng)態(tài)功耗靜態(tài)功耗組成,動(dòng)態(tài)功耗
    的頭像 發(fā)表于 04-01 16:16 ?5913次閱讀
    淺析CMOS電路的<b class='flag-5'>靜態(tài)</b><b class='flag-5'>功耗</b>和<b class='flag-5'>動(dòng)態(tài)</b><b class='flag-5'>功耗</b>

    FPGA如何估算分析功耗

    FPGA功耗由4部分組成:上電功耗、配置功耗、靜態(tài)功耗動(dòng)
    的頭像 發(fā)表于 07-18 11:11 ?1909次閱讀
    <b class='flag-5'>FPGA</b>如何估算<b class='flag-5'>分析</b><b class='flag-5'>功耗</b>

    淺析FPGA功耗問(wèn)題

    美國(guó)總部的專(zhuān)家過(guò)來(lái)與我們協(xié)同進(jìn)行設(shè)計(jì)功耗估計(jì),還是比較給力的。 以下是筆者在這比較短的時(shí)間內(nèi)學(xué)習(xí)到的一些關(guān)于功耗估計(jì)和如何進(jìn)行功耗設(shè)計(jì)的知
    發(fā)表于 08-21 15:31

    FPGA功耗設(shè)計(jì)小貼士

    方法可以降低功耗FPGA的類(lèi)型、IP核、系統(tǒng)設(shè)計(jì)、軟件算法、功耗分析工具及個(gè)人設(shè)計(jì)方法都會(huì)對(duì)產(chǎn)品功耗
    發(fā)表于 02-09 14:58

    FPGA系統(tǒng)功耗瓶頸的突破

    和多種高速SERDES信道,不僅靜態(tài)動(dòng)態(tài)功耗也隨之增加,對(duì)FPGA設(shè)計(jì)的電源要求也非常復(fù)雜,這對(duì)系統(tǒng)
    發(fā)表于 10-23 16:33

    FPGA設(shè)計(jì)技巧,如何能有效降低靜態(tài)功耗?

    。除此之外,設(shè)計(jì)中采用一些低功耗技巧,也可以降低靜態(tài)功耗。IGLOO具有功耗友好的器件架構(gòu),能提供靜態(tài)、睡眠、Flash*Freeze
    發(fā)表于 07-05 07:19

    FPGA靜態(tài)功耗的分布及降低靜態(tài)功耗措施

    FPGA已經(jīng)被廣泛用于實(shí)現(xiàn)大規(guī)模的數(shù)字電路和系統(tǒng),隨著CMOS工藝發(fā)展到深亞微米,芯片的靜態(tài)功耗已成為關(guān)鍵挑戰(zhàn)之一。文章首先對(duì)FPGA的結(jié)構(gòu)
    發(fā)表于 04-28 08:00

    實(shí)現(xiàn)降低FPGA設(shè)計(jì)的動(dòng)態(tài)功耗的解決方案

    ,允許采用動(dòng)態(tài)電壓和頻率調(diào)節(jié)技術(shù)來(lái)降低系統(tǒng)整體實(shí)際功耗。提供可選擇的1.2V和1.5V的I/O和核電壓,以方便用戶(hù)平衡設(shè)計(jì)的性能和功耗之間的關(guān)系。IGLOO的時(shí)鐘結(jié)構(gòu)可以沒(méi)有副作用的對(duì)
    發(fā)表于 05-13 08:00

    如何在進(jìn)行板級(jí)設(shè)計(jì)時(shí),降低系統(tǒng)靜態(tài)動(dòng)態(tài)功耗?

    易失性FPGA的電源特性是什么?如何在進(jìn)行板級(jí)設(shè)計(jì)時(shí),降低系統(tǒng)靜態(tài)動(dòng)態(tài)功耗
    發(fā)表于 04-08 06:47

    如何采用創(chuàng)新降耗技術(shù)應(yīng)對(duì)FPGA靜態(tài)動(dòng)態(tài)功耗的挑戰(zhàn)?

    如何采用創(chuàng)新降耗技術(shù)應(yīng)對(duì)FPGA靜態(tài)動(dòng)態(tài)功耗的挑戰(zhàn)?
    發(fā)表于 04-30 07:00

    請(qǐng)問(wèn)動(dòng)態(tài)功耗怎么仿真呢?

    DAC的靜態(tài)功耗容易仿真,隨便給一個(gè)碼值仿真dc看直流電流總和,乘以電源電壓。請(qǐng)問(wèn)動(dòng)態(tài)功耗怎么
    發(fā)表于 06-24 06:55

    靜態(tài)功耗以及實(shí)際結(jié)溫分析的重要性

    插件板或系統(tǒng)的總功耗十分重要;系統(tǒng)內(nèi)的每一個(gè)FPGA或ASIC開(kāi)始被迫達(dá)到功耗預(yù)算。出于該擔(dān)憂(yōu)以及應(yīng)用高性能90納米
    發(fā)表于 05-14 18:15 ?24次下載
    <b class='flag-5'>靜態(tài)</b><b class='flag-5'>功耗</b>以及實(shí)際結(jié)溫<b class='flag-5'>分析</b>的重要性

    基于FPGA靜態(tài)動(dòng)態(tài)功耗解決方案介紹

    功耗靜態(tài)功耗動(dòng)態(tài)功耗組成。靜態(tài)功耗
    的頭像 發(fā)表于 05-16 08:04 ?8609次閱讀
    基于<b class='flag-5'>FPGA</b><b class='flag-5'>靜態(tài)</b>和<b class='flag-5'>動(dòng)態(tài)</b><b class='flag-5'>功耗</b>解決方案介紹

    IC/FPGA功耗設(shè)計(jì)

    這里只是說(shuō)明有這個(gè)功耗存在。靜態(tài)功耗:也稱(chēng)待機(jī)功耗靜態(tài)功耗主要由晶體管的漏電流所導(dǎo)致的
    發(fā)表于 11-06 19:21 ?10次下載
    IC/<b class='flag-5'>FPGA</b>低<b class='flag-5'>功耗</b>設(shè)計(jì)
    RM新时代网站-首页