RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

摩爾定律的演變 后摩爾時代的芯粒技術

454398 ? 來源:電子工程網(wǎng) ? 作者:電子工程網(wǎng) ? 2020-11-05 10:02 ? 次閱讀

前言:

芯粒逐漸成為半導體業(yè)界的熱詞之一,它被認為是一種可以延緩摩爾定律失效、放緩工藝進程時間、支撐半導體產業(yè)繼續(xù)發(fā)展的有效方案。

摩爾定律的演變

即便不是IT從業(yè)人士,想必也會聽說過著名的“摩爾定律”:1965年,英特爾創(chuàng)始人戈登·摩爾提出,在至多十年內,集成電路的集成度會每兩年翻一番,后來這個周期被縮短為18個月。當時摩爾先生僅僅是將摩爾定律的適用時間限定在“十年內”,但實際上處理器技術的發(fā)展令人咋舌,至今這條在當時遭到無數(shù)人質疑的奇妙定律仍舊在生效,基本上每兩年制程工藝都會進入一個新的臺階。

但是,如今主流的處理器制程已經(jīng)發(fā)展到22nm,而更先進的14nm、10nm工藝也已經(jīng)進入了芯片制造商的產品藍圖,硅片晶體管的尺寸有著其物理極限,美國國防先進研究項目局主任Robert Colwell先生曾表示,半導體技術不斷發(fā)展,制造工藝已經(jīng)達到 7nm,依靠縮小線寬已無法同時滿足性能、功耗、面積以及信號傳輸速度等多方面的要求,越來越多的半導體廠商開始把注意力放在系統(tǒng)集成層面,亟需發(fā)掘新的材料和芯片技術,成為硅晶體管技術的替代品。然而這是一種超越摩爾定律,是通過系統(tǒng)集成單顆芯片或是多芯片堆疊的方式實現(xiàn),希望能做到更多的功能。

后摩爾時代的技術明星——芯粒

近年來,半導體廠商發(fā)現(xiàn)芯??梢员徽J為延緩摩爾定律失效,放緩工藝進程時間,支撐半導體產業(yè)繼續(xù)發(fā)展的有效方案。那什么是芯粒呢?理論上,芯粒模式是一種,開發(fā)周期短且成本較,低的方法,提供了先進工藝和主流成熟工藝選擇的靈活性,芯粒技術就是像搭積木一樣,可以將不同節(jié)點工藝(10nm、14/16nm及22nm)、不同材質(硅、砷化鎵、碳化硅、氮化鎵)、不同功能(CPU、GPUFPGA、RF、I/O、存儲器)、不同半導體公司的芯片封裝在一起。

后摩爾時代保鮮劑芯粒的優(yōu)點

后摩爾時代的單片集成向多片異構封裝集成技術“改道”是重要趨勢,相對于以往的軟 IP 形式,芯粒則是經(jīng)過硅驗證的裸芯片。芯粒能在實現(xiàn)高效能運算的同時,提供更高的帶寬、更低的功率、更低的成本和更靈活的形狀因子等優(yōu)勢。

目前,已經(jīng)有很多公司創(chuàng)建了自己的芯粒生態(tài)系統(tǒng)。隨著芯片制程從10nm7nm到,5nm再到未來的3nm,每一次制程縮減所需要的成本和開發(fā)時間都在大幅提升。而且,當芯片制程接近1nm時,就將進入量子物理的世界,現(xiàn)有的工藝制程會受到量子效應的極大影響。

未來,以芯粒模式集成的芯片會是一個“超級”異構系統(tǒng),為IC產業(yè)帶來更多的靈活性和新的機會。

后摩爾時代保鮮劑芯粒的優(yōu)點

芯粒模式成功的關鍵在于芯粒的標準和接口。但作為一種創(chuàng)新,芯粒模式存在多種挑戰(zhàn)。

① 技術層面

芯粒的組裝或封裝尚缺乏統(tǒng)一的標準。目前各大玩家都有自家的方案,盡管各家的名稱不同,但歸總離不開硅通孔、硅橋和高密度FO技術,不管是裸片堆疊還是大面積拼接,都需要將互連線將變得更短,要求互連線做到100%的無缺陷,否則整個芯片無法工作。

② 質量保障問題

相對傳統(tǒng)軟IP,芯粒是經(jīng)過硅驗證的裸芯片,可以保證物理實現(xiàn)的正確性。但如果其中的一個裸芯片有問題,則整個系統(tǒng)都會受影響,代價很高。因此要保證芯粒100%無故障。當然這其中也包括集成后的測試,封裝后,可能有部分芯粒可能完全無法直接從芯片外部管腳直接訪問,給芯片測試帶來的新的挑戰(zhàn)。

③ 散熱問題

幾個甚至數(shù)十個裸芯片封裝在一個有限的空間中,互連線非常短,讓散熱問題變得更為棘手。

④ 芯片網(wǎng)絡問題

盡管每個芯粒本身設計不會發(fā)生死鎖,其通信系統(tǒng)都可以很好地工作,但是當它們全部連接在一起形成芯片網(wǎng)絡時,就可能出現(xiàn)了交通死鎖與流量堵塞問題。超微半導體研究人員最近提出一種消除死鎖難題的方案,如果能夠徹底解決死鎖問題,那么芯粒將為未來計算機設計的發(fā)展帶來新的動力。

⑤ 供應鏈重塑問題

在芯粒模式下,EDA工具提供商、芯片提供商、封測提供商都要有所改變。比如芯粒模式中出現(xiàn)的問題可能最終都需要通過EDA工具的改進來給出答案,需要EDA工具從架構探索、到芯片實現(xiàn)、甚至到物理設計提供全面支持。還有來自不同的芯片提供商的裸芯片進入封裝提供商工廠的進度同步問題。

結尾

芯粒將驅動半導體工業(yè)的未來,而這是一場即將到來的MCP海嘯。大型芯片制造商也正在轉向芯粒,若干年后是否會形成一個開放的產業(yè)生態(tài)、是否要建立芯粒生態(tài)推進聯(lián)盟是值得行業(yè)思考的問題。
編輯:hfy


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19259

    瀏覽量

    229651
  • eda
    eda
    +關注

    關注

    71

    文章

    2755

    瀏覽量

    173196
  • 芯片制程
    +關注

    關注

    0

    文章

    51

    瀏覽量

    4688
  • 芯粒
    +關注

    關注

    0

    文章

    59

    瀏覽量

    128
收藏 人收藏

    評論

    相關推薦

    擊碎摩爾定律!英偉達和AMD將一年一款新品,均提及HBM和先進封裝

    電子發(fā)燒友網(wǎng)報道(文/吳子鵬)摩爾定律是由英特爾創(chuàng)始人之一戈登·摩爾提出的經(jīng)驗規(guī)律,描述了集成電路上的晶體管數(shù)量和性能隨時間的增長趨勢。根據(jù)摩爾定律,集成電路上可容納的晶體管數(shù)目約每隔18個月便會
    的頭像 發(fā)表于 06-04 00:06 ?4044次閱讀
    擊碎<b class='flag-5'>摩爾定律</b>!英偉達和AMD將一年一款新品,均提及HBM和先進封裝

    對話郝沁汾:牽頭制定中國與IEEE Chiplet技術標準,終極目標“讓天下沒有難設計的芯片”

    增加更多晶體管變得愈發(fā)困難,成本大幅攀升,業(yè)界不得不探索其他技術路線。 作為當今“摩爾時代”的芯片設計技術, Chiplet(
    的頭像 發(fā)表于 12-10 14:35 ?220次閱讀
    對話郝沁汾:牽頭制定中國與IEEE Chiplet<b class='flag-5'>技術</b>標準,終極目標“讓天下沒有難設計的芯片”

    摩爾定律時代,提升集成芯片系統(tǒng)化能力的有效途徑有哪些?

    電子發(fā)燒友網(wǎng)報道(文/吳子鵬)當前,終端市場需求呈現(xiàn)多元化、智能化的發(fā)展趨勢,芯片制造則已經(jīng)進入摩爾定律時代,這就導致先進的工藝制程雖仍然是芯片性能提升的重要手段,但效果已經(jīng)不如從前,先進封裝
    的頭像 發(fā)表于 12-03 00:13 ?2252次閱讀

    高密度互連,引爆摩爾技術革命

    領域中正成為新的創(chuàng)新焦點,引領著超集成高密度互連技術的飛躍。通過持續(xù)的技術創(chuàng)新實現(xiàn)高密度互連,將是推動先進封裝技術在后摩爾時代跨越發(fā)展的關鍵所在。
    的頭像 發(fā)表于 10-18 17:57 ?259次閱讀
    高密度互連,引爆<b class='flag-5'>后</b><b class='flag-5'>摩爾</b><b class='flag-5'>技術</b>革命

    高算力AI芯片主張“超越摩爾”,Chiplet與先進封裝技術迎百家爭鳴時代

    越來越差。在這種情況下,超越摩爾逐漸成為打造高算力芯片的主流技術。 ? 超越摩爾摩爾定律時代
    的頭像 發(fā)表于 09-04 01:16 ?3258次閱讀
    高算力AI芯片主張“超越<b class='flag-5'>摩爾</b>”,Chiplet與先進封裝<b class='flag-5'>技術</b>迎百家爭鳴<b class='flag-5'>時代</b>

    強勢入局技術鏈 東方晶源PanSys產品重磅發(fā)布

    隨著芯片制程不斷逼近物理極限,摩爾定律的延續(xù)將更依賴于系統(tǒng)級優(yōu)化和工藝革新。基于先進封裝技術(Chiplet)系統(tǒng)是除晶體管尺寸微縮之外,獲取高性能芯片的另一個重要途徑。然而,
    發(fā)表于 08-30 15:38 ?205次閱讀
    強勢入局<b class='flag-5'>芯</b><b class='flag-5'>粒</b><b class='flag-5'>技術</b>鏈 東方晶源PanSys產品重磅發(fā)布

    半導體行業(yè)回暖,萬年深耕高端封裝

    2024年,近七成半導體公司經(jīng)營業(yè)績回暖,在第三代半導體行業(yè)復蘇浪潮中,封測技術作為摩爾時代的關鍵技術環(huán)節(jié),作用愈發(fā)凸顯。萬年憑借其在封
    的頭像 發(fā)表于 08-28 16:26 ?380次閱讀
    半導體行業(yè)回暖,萬年<b class='flag-5'>芯</b>深耕高端封裝

    “自我實現(xiàn)的預言”摩爾定律,如何繼續(xù)引領創(chuàng)新

    未來的自己制定了一個遠大但切實可行的目標一樣, 摩爾定律是半導體行業(yè)的自我實現(xiàn) 。雖然被譽為技術創(chuàng)新的“黃金法則”,但一些事情尚未廣為人知……. 1.?戈登·摩爾完善過摩爾定律的定義
    的頭像 發(fā)表于 07-05 15:02 ?268次閱讀

    封裝技術會成為摩爾定律的未來嗎?

    你可聽說過摩爾定律?在半導體這一領域,摩爾定律幾乎成了預測未來的神話。這條定律,最早是由英特爾聯(lián)合創(chuàng)始人戈登·摩爾于1965年提出,簡單地說就是這樣的:集成電路上可容納的晶體管數(shù)量大約
    的頭像 發(fā)表于 04-19 13:55 ?329次閱讀
    封裝<b class='flag-5'>技術</b>會成為<b class='flag-5'>摩爾定律</b>的未來嗎?

    功能密度定律是否能替代摩爾定律摩爾定律和功能密度定律比較

    眾所周知,隨著IC工藝的特征尺寸向5nm、3nm邁進,摩爾定律已經(jīng)要走到盡頭了,那么,有什么定律能接替摩爾定律呢?
    的頭像 發(fā)表于 02-21 09:46 ?716次閱讀
    功能密度<b class='flag-5'>定律</b>是否能替代<b class='flag-5'>摩爾定律</b>?<b class='flag-5'>摩爾定律</b>和功能密度<b class='flag-5'>定律</b>比較

    摩爾定律的終結:芯片產業(yè)的下一個勝者法則是什么?

    在動態(tài)的半導體技術領域,圍繞摩爾定律的持續(xù)討論經(jīng)歷了顯著的演變,其中最突出的是 MonolithIC 3D 首席執(zhí)行官Zvi Or-Bach于2014 年的主張。
    的頭像 發(fā)表于 01-25 14:45 ?1127次閱讀
    <b class='flag-5'>摩爾定律</b>的終結:芯片產業(yè)的下一個勝者法則是什么?

    中國團隊公開“Big Chip”架構能終結摩爾定律?

    摩爾定律的終結——真正的摩爾定律,即晶體管隨著工藝的每次縮小而變得更便宜、更快——正在讓芯片制造商瘋狂。
    的頭像 發(fā)表于 01-09 10:16 ?826次閱讀
    中國團隊公開“Big Chip”架構能終結<b class='flag-5'>摩爾定律</b>?

    耀輝推動國內高速Chiplet接口IP不斷破局

    今年3月24日,94歲的戈登·摩爾在夏威夷家中與世長辭——這恰似一個時代的隱喻:“摩爾定律”是否也正在和摩爾先生一起離我們遠去?
    的頭像 發(fā)表于 01-05 11:43 ?883次閱讀
    <b class='flag-5'>芯</b>耀輝推動國內高速Chiplet接口IP不斷破局

    英特爾CEO基辛格:摩爾定律放緩,仍能制造萬億晶體

    帕特·基辛格進一步預測,盡管摩爾定律顯著放緩,到2030年英特爾依然可以生產出包含1萬億個晶體管的芯片。這將主要依靠新 RibbonFET晶體管、PowerVIA電源傳輸、下一代工藝節(jié)點以及3D芯片堆疊等技術實現(xiàn)。目前單個封裝的最大芯片含有約1000億個晶體管。
    的頭像 發(fā)表于 12-26 15:07 ?669次閱讀

    英特爾CEO基辛格:摩爾定律仍具生命力,且仍在推動創(chuàng)新

    摩爾定律概念最早由英特爾聯(lián)合創(chuàng)始人戈登·摩爾在1970年提出,明確指出芯片晶體管數(shù)量每兩年翻一番。得益于新節(jié)點密度提升及大規(guī)模生產芯片的能力。
    的頭像 發(fā)表于 12-25 14:54 ?615次閱讀
    RM新时代网站-首页