RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計中如何避免出現(xiàn)電磁問題

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2021-01-20 14:38 ? 次閱讀

PCB設(shè)計中,電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來是讓工程師們頭疼的兩大問題,特別是在當(dāng)今電路板設(shè)計和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下。本文給大家分享如何在PCB設(shè)計中避免出現(xiàn)電磁問題。

01、串?dāng)_和走線是重點

走線對確保電流的正常流動特別重要。如果電流來自振蕩器或其它類似設(shè)備,那么讓電流與接地層分開,或者不讓電流與另一條走線并行,尤其重要。兩個并行的高速信號會產(chǎn)生EMC和EMI,特別是串?dāng)_。必須使電阻路徑最短,返回電流路徑也盡可能短。返回路徑走線的長度應(yīng)與發(fā)送走線的長度相同。

對于EMI,一條叫做“侵犯走線”,另一條則是“受害走線”。電感和電容耦合會因為電磁場的存在而影響“受害”走線,從而在“受害走線”上產(chǎn)生正向和反向電流。這樣的話,在信號的發(fā)送長度和接收長度幾乎相等的穩(wěn)定環(huán)境中就會產(chǎn)生紋波。

在一個平衡良好、走線穩(wěn)定的環(huán)境中,感應(yīng)電流應(yīng)相互抵消,從而消除串?dāng)_。但是,我們身處不完美的世界,這樣的事不會發(fā)生。因此,我們的目標(biāo)是必須將所有走線的串?dāng)_保持在最小水平。如果使并行走線之間的寬度為走線寬度的兩倍,則串?dāng)_的影響可降至最低。例如,如果走線寬度為5密耳,則兩條并行走線之間的最小距離應(yīng)為10密耳或更大。

隨著新材料和新的元器件不斷出現(xiàn),PCB設(shè)計人員還必須繼續(xù)應(yīng)對電磁兼容性和干擾問題。

02、去耦電容

去耦電容可減少串?dāng)_的不良影響,它們應(yīng)位于設(shè)備的電源引腳和接地引腳之間,這樣可以確保交流阻抗較低,減少噪聲和串?dāng)_。為了在寬頻率范圍內(nèi)實現(xiàn)低阻抗,應(yīng)使用多個去耦電容。

放置去耦電容的一個重要原則是,電容值最小的電容器要盡可能靠近設(shè)備,以減少對走線產(chǎn)生電感影響。這一特定的電容器盡可能靠近設(shè)備的電源引腳或電源走線,并將電容器的焊盤直接連到過孔或接地層。如果走線較長,請使用多個過孔,使接地阻抗最小。

03、將PCB接地

降低EMI的一個重要途徑是設(shè)計PCB接地層。第一步是使PCB電路板總面積內(nèi)的接地面積盡可能大,這樣可以減少發(fā)射、串?dāng)_和噪聲。將每個元器件連接到接地點或接地層時必須特別小心,如果不這樣做,就不能充分利用可靠的接地層的中和效果。

一個特別復(fù)雜的PCB設(shè)計有幾個穩(wěn)定的電壓。理想情況下,每個參考電壓都有自己對應(yīng)的接地層。但是,如果接地層太多會增加PCB的制造成本,使價格過高。折衷的辦法是在三到五個不同的位置分別使用接地層,每一個接地層可包含多個接地部分。這樣不僅控制了電路板的制造成本,同時也降低了EMI和EMC。

如果想使EMC最小,低阻抗接地系統(tǒng)十分重要。在多層PCB中,最好有一個可靠的接地層,而不是一個銅平衡塊(copper thieving)或散亂的接地層,因為它具有低阻抗,可提供電流通路,是最佳的反向信號源。

信號返回地面的時長也非常重要。信號往返于信號源的時間必須相當(dāng),否則會產(chǎn)生類似天線的現(xiàn)象,使輻射的能量成為EMI的一部分。同樣,向/從信號源傳輸電流的走線應(yīng)盡可能短,如果源路徑和返回路徑的長度不相等,則會產(chǎn)生接地反彈,這也會產(chǎn)生EMI。

04、避免90°角

為降低EMI,應(yīng)避免走線、過孔及其它元器件形成90°角,因為直角會產(chǎn)生輻射。在該角處電容會增加,特性阻抗也會發(fā)生變化,導(dǎo)致反射,繼而引起EMI。要避免90°角,走線應(yīng)至少以兩個45°角布線到拐角處。

05、使用過孔需謹(jǐn)慎

在幾乎所有PCB布局中,都必須使用過孔在不同層之間提供導(dǎo)電連接。PCB布局工程師需特別小心,因為過孔會產(chǎn)生電感和電容。在某些情況下,它們還會產(chǎn)生反射,因為在走線中制作過孔時,特性阻抗會發(fā)生變化。

同樣要記住的是,過孔會增加走線長度,需要進(jìn)行匹配。如果是差分走線,應(yīng)盡可能避免過孔。如果不能避免,則應(yīng)在兩條走線中都使用過孔,以補償信號和返回路徑中的延遲。

06、電纜和物理屏蔽

承載數(shù)字電路模擬電流的電纜會產(chǎn)生寄生電容和電感,引起很多EMC相關(guān)問題。如果使用雙絞線電纜,則會保持較低的耦合水平,消除產(chǎn)生的磁場。對于高頻信號,必須使用屏蔽電纜,其正面和背面均接地,消除EMI干擾。

物理屏蔽是用金屬封裝包住整個或部分系統(tǒng),防止EMI進(jìn)入PCB電路。這種屏蔽就像是封閉的接地導(dǎo)電容器,可減小天線環(huán)路尺寸并吸收EMI。

來源:網(wǎng)絡(luò)轉(zhuǎn)載,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電磁
    +關(guān)注

    關(guān)注

    15

    文章

    1133

    瀏覽量

    51794
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    394

    文章

    4683

    瀏覽量

    85546
收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計的Stub對信號傳輸?shù)挠绊?/a>

    PCB設(shè)計應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?145次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的Stub對信號傳輸?shù)挠绊? />    </a>
</div>                            <div   id=

    PCB設(shè)計怎么降低EMC

    過程中產(chǎn)生的電磁場對其他設(shè)備或系統(tǒng)造成的干擾,而EMS則是指設(shè)備或系統(tǒng)對外部電磁場的敏感程度。以下將從多個方面詳細(xì)探討在PCB設(shè)計如何有效降低EMC問題。
    的頭像 發(fā)表于 10-09 11:47 ?345次閱讀

    pcb設(shè)計如何設(shè)置坐標(biāo)原點

    PCB設(shè)計,坐標(biāo)原點是一個非常重要的概念,它決定了PCB布局的起始位置和方向。 一、坐標(biāo)原點的定義 坐標(biāo)原點的概念 在PCB設(shè)計,坐標(biāo)
    的頭像 發(fā)表于 09-02 14:45 ?2133次閱讀

    PCB設(shè)計PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計PCB制板有什么關(guān)系?PCB設(shè)計PCB制板的關(guān)系。PCB設(shè)計和制板是
    的頭像 發(fā)表于 08-12 10:04 ?494次閱讀

    PCB線路板制造中常見的錯誤有哪些,如何避免?

    您在PCB設(shè)計過程避免常見錯誤: 避免常見PCB設(shè)計錯誤的方法 1. 簡化設(shè)計:復(fù)雜的PCB設(shè)計
    的頭像 發(fā)表于 06-07 09:15 ?469次閱讀

    PCB設(shè)計的常見問題有哪些?

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計的常見問題有哪些?PCB設(shè)計布局時容易出現(xiàn)的五大常見問題。在電子產(chǎn)品的開發(fā)過程,
    的頭像 發(fā)表于 05-23 09:13 ?829次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的常見問題有哪些?

    這幾招教你解決PCB設(shè)計電磁干擾(EMI)問題

    作為電子設(shè)計重要組成部分,在PCB設(shè)計出現(xiàn)電磁問題時如何解決呢?本文將從多方面細(xì)節(jié)探討問題要點,可以采取以下解決辦法來降低或消除電磁干擾
    發(fā)表于 05-08 14:39 ?2995次閱讀

    多層pcb設(shè)計如何過孔的原理

    更好的阻抗控制和電磁兼容性。然而,對于多層PCB設(shè)計來說,過孔是一個不可忽視的關(guān)鍵步驟。過孔的質(zhì)量和設(shè)計的合理性對于PCB的整體性能和可靠性至關(guān)重要。接下來深圳PCBA公司將為大家介紹多層PC
    的頭像 發(fā)表于 04-15 11:14 ?942次閱讀

    什么是PCB扇孔,PCB設(shè)計PCB扇孔有哪些要求

    一站式PCBA智造廠家今天為大家講講 PCB扇孔什么意思?PCB設(shè)計PCB扇孔的要求及注意事項。什么是PCB扇孔?
    的頭像 發(fā)表于 04-08 09:19 ?1084次閱讀

    PCB設(shè)計阻抗不連續(xù)的原因及解決方法

    的因素。阻抗不連續(xù)可能會導(dǎo)致信號衰減、噪聲增加以及信號完全失真。因此,在PCB設(shè)計過程確保阻抗的連續(xù)性非常關(guān)鍵。接下來深圳PCBA廠家為大家介紹如何解決PCB設(shè)計的阻抗不連續(xù)問題。
    的頭像 發(fā)表于 03-21 09:32 ?687次閱讀

    SMT加工,PCB 電路板如何避免彎曲?

    的問題,那就是PCB(印刷電路板)在SMT加工過程容易出現(xiàn)翹曲。PCB翹曲不僅影響產(chǎn)品質(zhì)量,還會給整個制造過程帶來一系列問題。為了解決這個問題,本文將介紹一些有效的方法,幫助您在SM
    的頭像 發(fā)表于 03-04 09:29 ?620次閱讀

    PCB設(shè)計,如何避免串?dāng)_?

    PCB設(shè)計,如何避免串?dāng)_? 在PCB設(shè)計避免串?dāng)_是至關(guān)重要的,因為串?dāng)_可能導(dǎo)致信號失真、
    的頭像 發(fā)表于 02-02 15:40 ?1777次閱讀

    pcb設(shè)計布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計布局布線原則及規(guī)則有哪些?PCB設(shè)計六大布線規(guī)則。在PCB設(shè)計,布線是至關(guān)重要的一步。合理有效的布線能夠保證電路的穩(wěn)定性和可靠性,
    的頭像 發(fā)表于 01-22 09:23 ?2097次閱讀

    盤點PCB設(shè)計的常見錯誤

    搞技術(shù),難免存在錯誤,只有經(jīng)歷過錯誤,才能更快地成長。PCB設(shè)計也一樣,今天就來盤點一下PCB設(shè)計中最常見的錯誤。
    的頭像 發(fā)表于 01-12 09:53 ?1399次閱讀
    盤點<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的常見錯誤

    高速PCB設(shè)計,如何避免過孔帶來的負(fù)面效應(yīng)

    從設(shè)計的角度來看,一個過孔主要由兩個部分組成,一是中間的鉆孔(drill hole),二是鉆孔周圍的焊盤區(qū)。這兩部分的尺寸大小決定了過孔的大小。很顯然,在高速,高密度的PCB設(shè)計時,設(shè)計者總是希望過孔越小越好,這樣板上可以留有更多的布線空間
    發(fā)表于 01-05 15:36 ?393次閱讀
    高速<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>,如何<b class='flag-5'>避免</b>過孔帶來的負(fù)面效應(yīng)
    RM新时代网站-首页