RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

orcad如何對(duì)原理圖頁(yè)面進(jìn)行操作呢?

凡億PCB ? 來(lái)源:凡億教育 ? 作者:凡億教育 ? 2022-07-26 10:23 ? 次閱讀

3.18 orcad如何對(duì)原理圖頁(yè)面進(jìn)行操作呢?

答:在繪制復(fù)雜的原理圖時(shí),會(huì)根據(jù)功能模塊來(lái)將原理圖進(jìn)行分頁(yè)處理,在繪制原理圖過(guò)程中,會(huì)對(duì)原理圖頁(yè)面進(jìn)行一些處理,如參數(shù)設(shè)置。拷貝等,操作方法如下所列:

頁(yè)面大小設(shè)置:選中原理圖頁(yè)面,點(diǎn)擊右鍵,選擇Schematic Page Properties屬性設(shè)置,即可對(duì)頁(yè)面大小進(jìn)行設(shè)置了,如圖3-31所示:

f65c01d4-0c72-11ed-ba43-dac502259ad0.png

f675268c-0c72-11ed-ba43-dac502259ad0.png

圖3-31 頁(yè)面大小設(shè)置示意圖

頁(yè)面拷貝與粘貼:選中要拷貝的原理圖,點(diǎn)擊右鍵選擇Copy,即對(duì)當(dāng)前頁(yè)面拷貝好,該頁(yè)原理圖的所有內(nèi)容、屬性全部包括在內(nèi);選中原理圖的根目錄,可以對(duì)拷貝的原理圖頁(yè)面進(jìn)行粘貼,可以在本原理圖方案中進(jìn)行粘貼,也可以在其他原理圖方案中進(jìn)行粘貼;

頁(yè)面刪除:選中要?jiǎng)h除的原理圖,點(diǎn)擊右鍵選擇Delete或者是Cut即可對(duì)選中的原理圖進(jìn)行刪除,彈出的窗口是提示此操作是不可逆的,選擇確定按鈕,完成對(duì)原理圖頁(yè)面的刪除;

頁(yè)面編輯:雙擊該原理圖頁(yè)面或者是點(diǎn)擊右鍵選擇Edit-Page,可以對(duì)原理圖頁(yè)面進(jìn)行編輯、電路的修改;

3.19 orcad繪制原理圖時(shí)電源與地網(wǎng)絡(luò)應(yīng)該怎么處理呢?

答:在繪制原理圖過(guò)程中,電源(地)是一個(gè)比較重要的處理部分,我們?cè)诶L制電路圖的過(guò)程中,放置電源(地)的方法為:

在連接電源與地的時(shí)候,需要放置電源(地)的連接符,它的連接符是全局屬性的,放置了以后所有頁(yè)面都會(huì)連接上;

放置方法為,點(diǎn)擊菜單Place→Power/Ground,在彈出的界面中選擇電源連接符的封裝,Name中輸入連接的電源/地的名稱(chēng),以電源為例,如圖3-32所示;

f6987736-0c72-11ed-ba43-dac502259ad0.png

f6a94ec6-0c72-11ed-ba43-dac502259ad0.png

圖3-32 放置電源連接符示意圖

電源與地也可以當(dāng)做普通的信號(hào)來(lái)處理,通過(guò)網(wǎng)絡(luò)標(biāo)號(hào)來(lái)進(jìn)行連接,只是電源/地網(wǎng)絡(luò)一般是所有頁(yè)面都會(huì)有的,加上網(wǎng)絡(luò)標(biāo)號(hào)進(jìn)行連接以后,還需要加上分頁(yè)連接符,進(jìn)行不同頁(yè)面內(nèi)的連接。

3.20 orcad中十字交叉線應(yīng)該怎么處理呢?

答:在繪制電路圖的過(guò)程中,由于電路的復(fù)雜情況,會(huì)出現(xiàn)一個(gè)網(wǎng)絡(luò)連接幾根線的情況,用過(guò)Wire連線的時(shí)候就會(huì)出現(xiàn)十字交叉的情況,我們?cè)谔幚磉@種情況的時(shí)候,應(yīng)該注意:

默認(rèn)Wire連線交叉時(shí)候是不互相連接的,相交的地方是沒(méi)有連接點(diǎn)的;若是T型連接的地方,系統(tǒng)會(huì)默認(rèn)給連接處加上連接點(diǎn),如圖3-33所示;

f6d1b406-0c72-11ed-ba43-dac502259ad0.png

圖3-33 信號(hào)線連接相交示意圖

對(duì)于十字交叉的地方,如果是需要連接的,則需要手動(dòng)添加連接點(diǎn),添加方法為,點(diǎn)擊菜單Place→Junction,或者按快捷鍵J,或者點(diǎn)擊右側(cè)圖標(biāo)f6ee5d5e-0c72-11ed-ba43-dac502259ad0.jpg,放置連接點(diǎn),這樣十字交叉的地方就是相互連接的。?

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 原理圖
    +關(guān)注

    關(guān)注

    1296

    文章

    6338

    瀏覽量

    233752
  • orcad
    +關(guān)注

    關(guān)注

    27

    文章

    297

    瀏覽量

    117404

原文標(biāo)題:ORCAD原理圖設(shè)計(jì)90問(wèn)解析(16-20問(wèn))

文章出處:【微信號(hào):FANYPCB,微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    如果使用FPGA產(chǎn)生采樣時(shí)鐘給ADC3664的話(huà),下圖中的原理圖需要進(jìn)行怎樣的修改?

    你好,在ADC3664EVM中,采樣時(shí)鐘可以通過(guò)J9 balun input進(jìn)行輸入,也可以通過(guò)FPGA產(chǎn)生信號(hào)時(shí)鐘,請(qǐng)問(wèn)如果使用FPGA產(chǎn)生采樣時(shí)鐘給ADC3664的話(huà),下圖中的原理圖需要進(jìn)行
    發(fā)表于 11-20 07:29

    KiCad層次原理圖使用教程

    繪制成層次設(shè)計(jì),可以提高原理圖的可讀性,減少重復(fù)繪制。 創(chuàng)建層次原理圖是從根原理圖開(kāi)始的。其過(guò)程是創(chuàng)建一個(gè)子原理圖,然后在子原理圖中繪制電路
    的頭像 發(fā)表于 11-13 18:06 ?704次閱讀
    KiCad層次<b class='flag-5'>原理圖</b>使用教程

    如何導(dǎo)入Altium Designer的原理圖和PCB?

    Altium Designer,并選擇需要導(dǎo)入的原理圖文件。 這里有個(gè)小技巧,如果是層次結(jié)構(gòu),請(qǐng)選擇頂層原理圖進(jìn)行導(dǎo)入,這樣系統(tǒng)會(huì)自動(dòng)導(dǎo)
    的頭像 發(fā)表于 11-12 12:21 ?860次閱讀
    如何導(dǎo)入Altium Designer的<b class='flag-5'>原理圖</b>和PCB?

    Orcad中怎么批量修改屬性值字體的大小

    OrCAD Capture是一款具有簡(jiǎn)單易用、功能特點(diǎn)豐富的電路原理圖輸入工具。由于它簡(jiǎn)單直觀的使用模式和易用性使其成為受歡迎的設(shè)計(jì)輸入工具。同時(shí)具有元件信息管理系統(tǒng)(CIS)可以在線訪問(wèn)或從中心元件數(shù)據(jù)庫(kù)中調(diào)用元器件符號(hào),可以極大的提高電路
    的頭像 發(fā)表于 10-09 15:24 ?626次閱讀
    <b class='flag-5'>Orcad</b>中怎么批量修改屬性值字體的大小

    OrCAD Capture 17.2 點(diǎn)擊edit simulation profile沒(méi)有反應(yīng)

    請(qǐng)問(wèn)OrCAD capture 17.2點(diǎn)擊edit simulation profile后沒(méi)有反應(yīng)應(yīng)該怎么解決,可以正常繪制原理圖,也可以跑仿真,但是沒(méi)有simulation setting窗口彈出,無(wú)法修改仿真設(shè)置,求助各
    發(fā)表于 09-19 22:28

    AD原理圖如何添加第二頁(yè)

    1. 準(zhǔn)備工作 在開(kāi)始之前,請(qǐng)確保你已經(jīng)安裝了Altium Designer,并熟悉基本的操作界面和原理圖設(shè)計(jì)流程。 2. 創(chuàng)建新的項(xiàng)目和原理圖 打開(kāi)Altium Designer。 創(chuàng)建一個(gè)
    的頭像 發(fā)表于 09-02 15:33 ?1603次閱讀

    原理圖及PCB Checklist大放送~

    進(jìn)行原理圖及PCB詳檢二、原理圖檢查清單細(xì)則原理圖CheckList電源電路自檢確認(rèn)項(xiàng)目確認(rèn)結(jié)果備注應(yīng)用設(shè)計(jì)模擬部分?jǐn)?shù)字部分是否隔離每個(gè)IC的電源引腳是否都有一個(gè)去
    的頭像 發(fā)表于 07-24 08:11 ?1036次閱讀
    <b class='flag-5'>原理圖</b>及PCB Checklist大放送~

    執(zhí)行menuconfig后顯示的全是字符頁(yè)面,怎么解決?

    請(qǐng)問(wèn)一下,為什么我執(zhí)行完idf.py menuconfig后,顯示的頁(yè)面上全都是字符? 我的Windows11操作系統(tǒng),在ESP-IDF 5.2 PowerShell頁(yè)面下。
    發(fā)表于 06-11 08:47

    一文了解OrCADOrCAD X的區(qū)別

    1關(guān)鍵要點(diǎn)OrCADX是OrCAD平臺(tái)的下一代,為具有OrCAD經(jīng)驗(yàn)的設(shè)計(jì)師和新設(shè)計(jì)師提供了許多功能,以改善布局工作流程和可制造性。OrCADX具有更直觀的用戶(hù)界面和久經(jīng)考驗(yàn)的PCB設(shè)計(jì)能力,以獲得
    的頭像 發(fā)表于 06-08 08:13 ?1872次閱讀
    一文了解<b class='flag-5'>OrCAD</b> 與 <b class='flag-5'>OrCAD</b> X的區(qū)別

    orcad capture修改元件庫(kù)后如何更新原理圖

    OrCAD Capture是一款具有簡(jiǎn)單易用、功能特點(diǎn)豐富的電路原理圖輸入工具。
    的頭像 發(fā)表于 05-10 14:19 ?2227次閱讀

    如何利用DX-BST原理圖智能工具實(shí)現(xiàn)原理圖的對(duì)比

    在電子設(shè)計(jì)領(lǐng)域,原理圖對(duì)比是一項(xiàng)非常重要的任務(wù)。傳統(tǒng)的原理圖對(duì)比過(guò)程通常需要耗費(fèi)大量的時(shí)間和人力,并且容易出現(xiàn)遺漏或錯(cuò)誤。
    的頭像 發(fā)表于 04-23 11:50 ?1647次閱讀
    如何利用DX-BST<b class='flag-5'>原理圖</b>智能工具實(shí)現(xiàn)<b class='flag-5'>原理圖</b>的對(duì)比<b class='flag-5'>呢</b>?

    原理圖設(shè)計(jì)OrCAD Capture 小工具:Parts操作小助手

    1小工具用途作為一名硬件設(shè)計(jì)人員,在用Capture畫(huà)原理圖時(shí),可曾想過(guò),在操作Parts,不僅可以快速排列對(duì)齊,而且還能夠使用格式刷將Parts批量刷成一個(gè)目標(biāo)格式,甚至還能夠快速對(duì)Parts進(jìn)行
    發(fā)表于 04-17 16:49

    Orcad CIS功能下原理圖Part參數(shù)更新指南

    原理圖Part參數(shù)是指在設(shè)計(jì)電路時(shí),對(duì)于每個(gè)元件所需填寫(xiě)的相關(guān)信息,如元件名稱(chēng)、型號(hào)、封裝等。這些參數(shù)的準(zhǔn)確性和完整性對(duì)于電路設(shè)計(jì)的成功至關(guān)重要。
    的頭像 發(fā)表于 04-03 12:50 ?1215次閱讀
    <b class='flag-5'>Orcad</b> CIS功能下<b class='flag-5'>原理圖</b>Part參數(shù)更新指南

    請(qǐng)問(wèn)Altium Designer如何對(duì)PCB元器件進(jìn)行打散操作?

    有時(shí)需要將某個(gè)元器件中的元素全部進(jìn)行分離,也就將元器件中包含的元素不設(shè)置為一個(gè)整體即就是元器件進(jìn)行打散的意思。如何實(shí)現(xiàn)此操作可以按照如下的步驟進(jìn)行
    的頭像 發(fā)表于 03-14 09:35 ?1288次閱讀
    請(qǐng)問(wèn)Altium Designer如何對(duì)PCB元器件<b class='flag-5'>進(jìn)行</b>打散<b class='flag-5'>操作</b><b class='flag-5'>呢</b>?

    OrCAD PSpice教程

    電子發(fā)燒友網(wǎng)站提供《OrCAD PSpice教程.zip》資料免費(fèi)下載
    發(fā)表于 02-29 09:21 ?10次下載
    RM新时代网站-首页