RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

接觸孔工藝(Contact Process)

Semi Connect ? 來(lái)源:Semi Connect ? 作者:Semi Connect ? 2022-11-22 14:37 ? 次閱讀

集成電路的接觸孔工藝是用于將前段(FEOL)所制好的有源和無(wú)源器件與后段(BEOL)的第一層互連金屬在物理和電學(xué)上連接起來(lái)的工藝。它是多個(gè)集成電路制造工藝的集成:

①CVD生長(zhǎng)SiO2或 Si3N4介質(zhì)層,CMP 磨平 SiO2介質(zhì)層的平坦化工藝;

②光刻工藝曝光接觸孔圖形,刻蝕 SiO2或Si3N4介質(zhì)打開接觸孔,熱退火回流形成光滑的接觸孔形狀;

③PVD 生長(zhǎng)阻擋層(如Ti/TiN),CVD 金屬鎢栓塞(W-Plug),CMP 金屬鎢;

④為了形成良好的金屬與硅襯底的歐姆接觸而進(jìn)行的中溫(約 400°)退火。

接觸孔工藝是集成電路制造中的關(guān)鍵工藝,也是技術(shù)難度最高的工藝之一。接觸孔的尺寸是集成電路工藝中最小的尺寸之一,是決定芯片面積的關(guān)鍵尺寸。

考慮到接觸孔有的是在源漏硅襯底上,有的是在多晶硅柵上,這樣就導(dǎo)致需要被干法刻蝕掉的 Si3N4或 SiO20的厚度不同,也就是說(shuō),接觸孔的深度不一致,容易引起淺的接觸孔下面的材料被損傷或刻蝕掉,所以要求干法刻蝕的選擇比很高,既要將介質(zhì)膜刻體完,又不能損壞其下面的材料。

為此,通常在介質(zhì)層中加入 Si3N4作為阻擋層(Barrier Layer)。干法刻蝕的氣體通常是 CF4、 C2F3、C3F8、 NF3、He 等氣體,以及它們的混合氣體。

接觸孔的形狀也是需要重點(diǎn)關(guān)注的,上、下尺寸要求基本一樣,孔的表面平滑,上開口稍微打開(像一個(gè)喇叭口),以確保阻擋層的均勻性,并形成良好的覆蓋。為了形成接觸孔開口良好、光滑的形狀,通常在 SiO2介質(zhì)層中摻雜硼和磷,形成硼磷硅玻璃或磷硅玻璃(用熱退火回流形成)。

最后的 CMP 金屬鎢或干法刻蝕金屬鎢,是為了去除殘留在氧化層表面的多余的鎢,以便形成互相隔離的接觸孔(通常其形狀是圓形的)。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5387

    文章

    11530

    瀏覽量

    361630
  • SiO2
    +關(guān)注

    關(guān)注

    0

    文章

    21

    瀏覽量

    8523
  • CVD
    CVD
    +關(guān)注

    關(guān)注

    1

    文章

    72

    瀏覽量

    10735

原文標(biāo)題:接觸孔工藝(Contact Process)

文章出處:【微信號(hào):Semi Connect,微信公眾號(hào):Semi Connect】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    HDI盲埋工藝及制程能力你了解多少?

    來(lái)完成壓合,以確保最佳效果。 鉆孔制成能力 所有制作和設(shè)計(jì)均不得超出《工藝制成能力規(guī)范》的規(guī)定。當(dāng) 內(nèi)層到銅的距離小于0.2毫米 ,并且需要經(jīng)過(guò)兩次或以上的壓合時(shí),應(yīng)出具評(píng)審單提交給研發(fā)部進(jìn)行評(píng)審
    發(fā)表于 12-18 17:13

    HDI盲埋電路板OSP工藝優(yōu)缺點(diǎn)

    HDI盲埋電路板是一種高密度互連的電路板,廣泛應(yīng)用于現(xiàn)代電子設(shè)備中。在HDI盲埋電路板的制造過(guò)程中,表面處理工藝的選擇至關(guān)重要,其中OSP(Organic Solderability
    的頭像 發(fā)表于 12-04 17:25 ?234次閱讀
    HDI盲埋<b class='flag-5'>孔</b>電路板OSP<b class='flag-5'>工藝</b>優(yōu)缺點(diǎn)

    接觸工藝的制造流程

    接觸工藝是指在 ILD 介質(zhì)層上形成很多細(xì)小的垂直通,它是器件與第一層金屬層的連接通道。通的填充材料是金屬鎢(W),
    的頭像 發(fā)表于 11-15 09:15 ?343次閱讀
    <b class='flag-5'>接觸</b><b class='flag-5'>孔</b><b class='flag-5'>工藝</b>的制造流程

    一文詳解肖特基接觸和歐姆接觸

    肖特基接觸(Schottky contact)是指金屬與半導(dǎo)體材料相接觸時(shí),在界面處半導(dǎo)體的能帶彎曲,形成一個(gè)勢(shì)壘,稱為肖特基勢(shì)壘。這個(gè)勢(shì)壘可以控制電子的流動(dòng),從而實(shí)現(xiàn)電流的整流和調(diào)制。由于功函數(shù)差導(dǎo)致界面處形成勢(shì)壘,使得電流電
    的頭像 發(fā)表于 10-22 10:37 ?2205次閱讀
    一文詳解肖特基<b class='flag-5'>接觸</b>和歐姆<b class='flag-5'>接觸</b>

    玻璃通工藝流程說(shuō)明

    TGV(Through-Glass Via),玻璃通,即是一種在玻璃基板上制造貫穿通的技術(shù),與硅通(TSV)都是先進(jìn)封裝中不可或缺的。
    的頭像 發(fā)表于 10-18 15:06 ?470次閱讀
    玻璃通<b class='flag-5'>孔</b><b class='flag-5'>工藝</b>流程說(shuō)明

    PCB盲、埋和通是什么

    在印刷電路板(PCB)的制造過(guò)程中,通、盲和埋是三種常見(jiàn)的類型,它們?cè)陔娐钒宓碾姎膺B接、結(jié)構(gòu)支撐和信號(hào)傳輸?shù)确矫姘l(fā)揮著至關(guān)重要的作用。本文將詳細(xì)闡述這三種
    的頭像 發(fā)表于 10-10 16:18 ?1820次閱讀

    HDI線路板盤中處理工藝

    HDI線路板的盤中處理工藝是為了應(yīng)對(duì)電子元件集成度提高和元器件封裝縮小帶來(lái)的挑戰(zhàn)。在復(fù)雜的HDI電路板設(shè)計(jì)中,由于管腳間距較小,有時(shí)需要在焊盤上打孔(即盤中)以便于信號(hào)和電源從下一層線路板傳遞
    的頭像 發(fā)表于 09-25 16:52 ?505次閱讀
    HDI線路板盤中<b class='flag-5'>孔</b>處理<b class='flag-5'>工藝</b>

    pcb板樹脂塞和油墨塞的區(qū)別?

    PCB板樹脂塞和油墨塞的區(qū)別主要體現(xiàn)在以下幾個(gè)方面: 1. 飽滿度與質(zhì)量 樹脂塞:樹脂塞工藝通過(guò)使用環(huán)氧樹脂填平過(guò)孔,并在表面進(jìn)行磨
    的頭像 發(fā)表于 08-30 17:13 ?1444次閱讀

    PCB郵票設(shè)計(jì)及工藝要點(diǎn)總結(jié)

    一些關(guān)鍵的要求和規(guī)范,以確保PCB的性能和可制造性。 以下是一些常見(jiàn)的PCB郵票設(shè)計(jì)要求: 1. 孔徑和內(nèi)徑: 孔徑是指郵票的外徑,而內(nèi)徑是指郵票的導(dǎo)電部分的內(nèi)徑。這兩個(gè)尺寸的選擇取決于PCB的層數(shù)、線寬、線間距以及制造
    的頭像 發(fā)表于 07-16 09:19 ?757次閱讀

    pcb樹脂塞工藝,你知道如何操作嗎

    PCB樹脂塞是PCB制造過(guò)程中的一項(xiàng)重要工藝。本文捷多邦小編將對(duì)PCB 樹脂塞的原理、工藝流程、優(yōu)點(diǎn)和應(yīng)用進(jìn)行總結(jié)。 PCB 樹脂塞
    的頭像 發(fā)表于 06-25 17:24 ?1173次閱讀

    詳解盤中工藝與空洞的關(guān)系

    在PCB設(shè)計(jì)中,過(guò)孔(via)是一種常見(jiàn)的連接方式,它可以將不同層的線路相連,或者提供元器件的焊接位置。過(guò)孔有多種類型,其中一種是盤中(via in pad),即將過(guò)孔打在SMD或BGA焊盤上,然后用樹脂塞住并在表面電鍍一層銅,使得焊盤上看不到
    的頭像 發(fā)表于 05-27 09:00 ?755次閱讀
    詳解盤中<b class='flag-5'>孔</b><b class='flag-5'>工藝</b>與空洞的關(guān)系

    捷多邦帶你了解:PCB盲與埋的不同制造流程,工藝差異大揭秘!

    在PCB制造領(lǐng)域中,盲和埋是兩種至關(guān)重要的特殊。為了幫助您深入了解這兩種的制造過(guò)程及其重要性,捷多邦特地為您解析其制造步驟和工藝差異
    的頭像 發(fā)表于 04-24 17:47 ?891次閱讀

    回流焊接(PIP)工藝對(duì)器件的要求

    一:工藝介紹 通過(guò)傳統(tǒng)模板印刷或點(diǎn)錫的工藝將錫育預(yù)涂覆在通焊環(huán)和通內(nèi),使用設(shè)備或人工手放器件,再回流焊接加熱,完成焊接。相較于傳統(tǒng)的波峰焊接工藝
    的頭像 發(fā)表于 04-16 12:01 ?2246次閱讀
    通<b class='flag-5'>孔</b>回流焊接(PIP)<b class='flag-5'>工藝</b>對(duì)器件的要求

    CMOS工藝

    CMOS是一個(gè)簡(jiǎn)單的前道工藝,大家能說(shuō)說(shuō)具體process
    發(fā)表于 01-12 14:55

    激光增強(qiáng)接觸優(yōu)化(LECO)工藝:光伏電池效率提升的關(guān)鍵

    LECO工藝的本質(zhì),其實(shí)就是增強(qiáng)了銀漿與電池或電路的接觸能力,降低了接觸電阻,從而可以在同樣的線寬下獲得更高的電流,或在同樣的電流下獲得更細(xì)的線路。
    的頭像 發(fā)表于 01-12 10:26 ?1.3w次閱讀
    激光增強(qiáng)<b class='flag-5'>接觸</b>優(yōu)化(LECO)<b class='flag-5'>工藝</b>:光伏電池效率提升的關(guān)鍵
    RM新时代网站-首页