RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片堆疊技術(shù)在系統(tǒng)級(jí)封裝SiP中的應(yīng)用存?

旺材芯片 ? 來(lái)源:艾邦半導(dǎo)體網(wǎng) ? 2023-02-11 09:44 ? 次閱讀

芯片堆疊技術(shù)在SiP中應(yīng)用的非常普遍,通過(guò)芯片堆疊可以有效降低SiP基板的面積,縮小封裝體積。目前來(lái)看,芯片堆疊的主要形式有四種:金字塔型堆疊,懸臂型堆疊,并排型堆疊,硅通孔TSV型堆疊。

536bcf68-a9ac-11ed-bfe3-dac502259ad0.png

為什么芯片可以進(jìn)行堆疊呢?這里面我們講的主要是未經(jīng)過(guò)封裝的裸芯片。曾經(jīng)有用戶問(wèn)我,封裝好的芯片可不可以進(jìn)行堆疊呢?一般來(lái)說(shuō)是不可以的,因?yàn)榉庋b好的芯片引腳在下表面直接焊接到基板上,而裸芯片的引腳一般在芯片上表面,通過(guò)鍵合的方式連接到基板。正是由于裸芯片引腳在上方,和基板的連接方式比較靈活,才有了芯片堆疊的可行性,參看下圖。

538361fa-a9ac-11ed-bfe3-dac502259ad0.png

1金字塔型堆疊

金字塔型堆疊是指裸芯片按照至下向上從大到小的方式進(jìn)行堆疊,形狀像金字塔一樣,故名金字塔型堆疊,這種堆疊對(duì)層數(shù)沒(méi)有明確的限制,需要注意的是堆疊的高度會(huì)受封裝體的厚度限制,以及要考慮到堆疊中芯片的散熱問(wèn)題。金字塔型堆疊參看下圖。

538f5cda-a9ac-11ed-bfe3-dac502259ad0.png

2懸臂型堆疊

懸臂型堆疊是指裸芯片大小相等,甚至上面的芯片更大的堆疊方式,通常需要在芯片之間插入介質(zhì),用于墊高上層芯片,便于下層的鍵合線出線。這種堆疊對(duì)層數(shù)也沒(méi)有明確的限制,同樣需要注意的是堆疊的高度會(huì)受封裝體的厚度限制,以及要考慮到堆疊中芯片的散熱問(wèn)題。懸臂型堆疊參看下圖。

539f2584-a9ac-11ed-bfe3-dac502259ad0.png

3并排型堆疊

并排堆疊是指在一顆大的裸芯片上方堆疊多個(gè)小的裸芯片,因?yàn)樯戏叫〉穆阈酒瑑?nèi)側(cè)無(wú)法直接鍵合到SiP封裝基板,所以通常在大的裸芯片上方插入一塊硅轉(zhuǎn)接板,小的裸芯片并排堆疊在硅轉(zhuǎn)接板上,通過(guò)鍵合線連接到硅轉(zhuǎn)接板,硅轉(zhuǎn)接板上會(huì)進(jìn)行布線,打孔,將信號(hào)連接到硅轉(zhuǎn)接板邊沿,然后再通過(guò)鍵合線連接到SiP封裝基板。并排型堆疊參看下圖。

53c268a0-a9ac-11ed-bfe3-dac502259ad0.png

4 硅通孔TSV型堆疊

硅通孔TSV型堆疊一般是指將相同的芯片通過(guò)硅通孔TSV進(jìn)行電氣連接,這種技術(shù)對(duì)工藝要求較高,需要對(duì)芯片內(nèi)部的電路和結(jié)構(gòu)有充分的了解,因?yàn)楫吘挂谛酒洗蚩?,一不小心就?huì)損壞內(nèi)部電路。這種堆疊方式在存儲(chǔ)領(lǐng)域應(yīng)用比較廣泛,通過(guò)同類存儲(chǔ)芯片的堆疊提高存儲(chǔ)容量。目前也有將不同類芯片通過(guò)TSV連接,這類芯片需要專門設(shè)計(jì)才可以進(jìn)行堆疊。TSV型堆疊參看下圖。

53d97b6c-a9ac-11ed-bfe3-dac502259ad0.png

上面介紹的是SiP設(shè)計(jì)中四種最基本的芯片堆疊方式。

在實(shí)際應(yīng)用的時(shí)候,這幾種堆疊方式可以組合起來(lái)形成更為復(fù)雜的堆疊。另外,還有通過(guò)將鍵合芯片和倒裝焊芯片進(jìn)行堆疊,通過(guò)柔性電路折疊的方式對(duì)芯片進(jìn)行堆疊,以及通過(guò)POP形式的堆疊等幾種,這些芯片堆疊方式在SiP設(shè)計(jì)中也比較常見(jiàn)。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    455

    文章

    50714

    瀏覽量

    423137
  • SiP
    SiP
    +關(guān)注

    關(guān)注

    5

    文章

    501

    瀏覽量

    105314
  • 封裝
    +關(guān)注

    關(guān)注

    126

    文章

    7873

    瀏覽量

    142893

原文標(biāo)題:芯片堆疊技術(shù)在系統(tǒng)級(jí)封裝SiP中的應(yīng)用存?

文章出處:【微信號(hào):wc_ysj,微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    系統(tǒng)級(jí)封裝SiPPCB的設(shè)計(jì)優(yōu)勢(shì)

    系統(tǒng)級(jí)封裝SiPPCB硬板上同樣具有獨(dú)特的優(yōu)勢(shì)。當(dāng)系統(tǒng)級(jí)
    發(fā)表于 08-09 15:27 ?2037次閱讀
    <b class='flag-5'>系統(tǒng)</b><b class='flag-5'>級(jí)</b><b class='flag-5'>封裝</b><b class='flag-5'>SiP</b><b class='flag-5'>在</b>PCB的設(shè)計(jì)優(yōu)勢(shì)

    一文看懂SiP封裝技術(shù)

    標(biāo)準(zhǔn)封裝件,形成一個(gè)系統(tǒng)或者子系統(tǒng)。從架構(gòu)上來(lái)講SiP是將多種功能芯片,包括處理器、存儲(chǔ)器等功能芯片
    發(fā)表于 09-18 11:34

    系統(tǒng)級(jí)封裝(SiP)的發(fā)展前景(上)

    ;改進(jìn)包封用材料的性能等問(wèn)題。下面將分別介紹對(duì)系統(tǒng)級(jí)封裝(SiP)產(chǎn)品的市場(chǎng)驅(qū)動(dòng)因素,各方面要求SiP達(dá)到的目標(biāo),以及
    發(fā)表于 08-23 07:38

    SiP(系統(tǒng)級(jí)封裝)技術(shù)的應(yīng)用與發(fā)展趨勢(shì)

    美國(guó)Amkor公司 ChriStopher M.Scanlan和Nozad Karim一、SiP技術(shù)的產(chǎn)生背景系統(tǒng)級(jí)封裝
    發(fā)表于 08-23 09:26

    Endicott Interconnect投放系統(tǒng)級(jí)封裝設(shè)計(jì)

    降低印刷線路板的復(fù)雜度和成本。這種設(shè)計(jì)大大縮小了封裝尺寸,并擴(kuò)大了PCB基板面上每平方英尺的性能。 EI可使用其系統(tǒng)級(jí)封裝技術(shù),將PCB基
    發(fā)表于 08-27 15:24

    SiP的11個(gè)誤區(qū)盤點(diǎn)

    一系列SiP供應(yīng)商和用戶超過(guò)20多個(gè)的SiP定義。為了給報(bào)告和預(yù)測(cè)確定依據(jù),第一章對(duì)SIP提供以下定義: “系統(tǒng)級(jí)
    發(fā)表于 08-06 07:37

    芯片堆疊的主要形式

      芯片堆疊技術(shù)SiP應(yīng)用的非常普遍,通過(guò)芯片
    發(fā)表于 11-27 16:39

    系統(tǒng)級(jí)封裝(SiP)集成技術(shù)的發(fā)展與挑戰(zhàn)

    系統(tǒng)級(jí)封裝(SiP)集成技術(shù)的發(fā)展與挑戰(zhàn):摘要:系統(tǒng)級(jí)
    發(fā)表于 12-21 09:30 ?24次下載

    SIP系統(tǒng)封裝技術(shù)淺析

    ,IC芯片領(lǐng)域,SOC系統(tǒng)級(jí)芯片是最高級(jí)的芯片;
    發(fā)表于 05-28 14:56 ?2980次閱讀

    SiP系統(tǒng)級(jí)封裝設(shè)計(jì)仿真技術(shù)

    SiP系統(tǒng)級(jí)封裝設(shè)計(jì)仿真技術(shù)資料分享
    發(fā)表于 08-29 10:49 ?20次下載

    什么是系統(tǒng)級(jí)封裝(SiP)技術(shù)?

    SiP封裝是將不同功能的裸芯片,包括CPU、GPU、存儲(chǔ)器等集成一個(gè)封裝體內(nèi),從而實(shí)現(xiàn)一整個(gè)芯片
    發(fā)表于 02-10 11:39 ?2604次閱讀

    SiP封裝的優(yōu)勢(shì)及應(yīng)用

    SiP封裝是指將多個(gè)不同芯片集成同一個(gè)封裝體內(nèi),形成一個(gè)器件系統(tǒng),以實(shí)現(xiàn)多功能、小尺寸、高性能
    發(fā)表于 04-13 11:28 ?1828次閱讀

    系統(tǒng)級(jí)封裝SIP)簡(jiǎn)介

    系統(tǒng)級(jí)封裝 (SiP) 是一種用于將多個(gè)集成電路 (IC) 和無(wú)源元件捆綁到一個(gè)封裝的方法,它
    的頭像 發(fā)表于 05-19 10:23 ?4389次閱讀
    <b class='flag-5'>系統(tǒng)</b><b class='flag-5'>級(jí)</b><b class='flag-5'>封裝</b>(<b class='flag-5'>SIP</b>)簡(jiǎn)介

    SiP系統(tǒng)級(jí)封裝、SOC芯片和合封芯片主要區(qū)別!合封和sip一樣嗎?

    SiP系統(tǒng)級(jí)封裝、SOC芯片和合封芯片技術(shù)都是重要的
    的頭像 發(fā)表于 11-24 09:06 ?1177次閱讀

    系統(tǒng)級(jí)封裝(SiP)技術(shù)介紹

    Si3P框架簡(jiǎn)介 系統(tǒng)級(jí)封裝(SiP)代表電子封裝技術(shù)的重大進(jìn)步,將多個(gè)有源和無(wú)源元件組合在單個(gè)
    的頭像 發(fā)表于 11-26 11:21 ?434次閱讀
    <b class='flag-5'>系統(tǒng)</b><b class='flag-5'>級(jí)</b><b class='flag-5'>封裝</b>(<b class='flag-5'>SiP</b>)<b class='flag-5'>技術(shù)</b>介紹
    RM新时代网站-首页