RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

SiC外延工藝基本介紹

qq876811522 ? 來源:碳化硅研習社 ? 2023-05-31 09:27 ? 次閱讀

來源:碳化硅研習社

外延層是在晶圓的基礎上,經過外延工藝生長出特定單晶薄膜,襯底晶圓和外延薄膜合稱外延片。其中在導電型碳化硅襯底上生長碳化硅外延層制得碳化硅同質外延片,可進一步制成肖特基二極管、MOSFET、 IGBT 等功率器件,其中應用最多的是4H-SiC 型襯底。

由于碳化硅功率器件與傳統(tǒng)硅功率器件制作工藝不同,不能直接制作在碳化硅單晶材料上,必須在導通型單晶襯底上額外生長高質量的外延材料,并在外延層上制造各類器件,所以外延的質量對器件的性能是影響非常大。不同的功率器,它的性能的提高也對外延層的厚度、摻雜濃度以及缺陷提出了更高要求。

d0c29142-fed7-11ed-90ce-dac502259ad0.png

圖1.單極型器件外延層的摻雜濃度和厚度與阻斷電壓關系曲線

碳化硅外延層的制備方法主要有:蒸發(fā)生長法;液相外延生長(LPE);分子束外延生長(MBE);化學氣相沉積(CVD)。

這里對這幾種制備方法做了一個基本的總結,見表1?;瘜W氣相沉積(CVD)法是目前工廠大批量生產用的主要方法。

制備方法 工藝的優(yōu)點 工藝的缺點
液相外延生長 (LPE) 設備需求簡單并且成本較低的生長方法。 很難控制好外延層的表面形貌。設備不能同時外延多片晶圓,限制了批量生產。
分子束外延生長(MBE) 可以在低生長溫度下生長不同的 SiC 晶型外延層 設備真空要求度很高,成本高昂。生長外延層速率慢
化學氣相沉積(CVD) 工廠批量生產最主要的方法。生長厚外延層時能夠對生長速率精確控制 SiC 外延層仍然存在各種缺陷,從而對器件特性造成影響,所以針對 SiC 的外延生長工藝需要進行不斷的優(yōu)化
蒸發(fā)生長法 使用和SiC拉晶同樣的設備,工藝和拉晶稍微有區(qū)別。設備成熟,成本低 SiC 的蒸發(fā)不均勻,很難利用其蒸發(fā)生長出較高質量的外延層

表1. 外延層主要制備方法的比較

在有一定傾斜角度的偏軸{0001}襯底上,如圖2(b)示意圖,臺階面的密度很大而且臺階面很小,晶體成核不容易在臺階面上發(fā)生,多發(fā)生在臺階的并入點出,這里只存在一種成核鍵位。所以外延層可以完美地復制襯底的堆垛次序,消除多型體共存的問題。

d0e8d9ec-fed7-11ed-90ce-dac502259ad0.png

圖2. 4H-SiC臺階控制外延法的物理過程示意圖

d10cb5d8-fed7-11ed-90ce-dac502259ad0.png

圖3. 4H-SiC臺階控制外延法CVD生長臨界條件

d1208928-fed7-11ed-90ce-dac502259ad0.png

圖4. 4H-SiC外延中不同硅源下的生長速率比較

目前在中低壓應用領域(比如1200伏器件),碳化硅外延的技術相對成熟。它的厚度均勻性、摻雜濃度均勻性以及缺陷分布可以做到相對較優(yōu)的水平,基本可以滿足中低壓 SBD、MOS、JBS 等器件需求。

但在高壓領域,目前外延片需要攻克的難關還很多。比如10000伏的器件需要的外延層厚度為100μm左右,該外延層的厚度和摻雜濃度均勻性比低壓器件的外延層差很多,尤其是摻雜濃度的均勻性,同時它的三角缺陷也破壞了器件的整體性能。在高壓應用領域,器件的類型趨向于使用雙極器件,對外延層的的少子壽命要求比較高,也需要優(yōu)化工藝來提高少子壽命。

當前國內外延主要以 4 英寸和 6 英寸為主,大尺寸碳化硅外延片占比逐年遞增。碳化硅外延尺寸主要受制于碳化硅襯底尺寸,當前 6 英寸碳化硅襯底已經實現(xiàn)商用,因此碳化硅襯底外延也逐漸從 4 英寸向 6 英寸過渡。

隨著碳化硅襯底制備技術的提升及產能擴張,碳化硅襯底價格正在逐步降低。在外延片價格構成中,襯底占據了外延 50%以上的成本,隨著襯底價格的下降,碳化硅外延價格也有望降低。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • MOSFET
    +關注

    關注

    147

    文章

    7156

    瀏覽量

    213140
  • 晶圓
    +關注

    關注

    52

    文章

    4890

    瀏覽量

    127931
  • 工藝
    +關注

    關注

    4

    文章

    592

    瀏覽量

    28779
  • SiC
    SiC
    +關注

    關注

    29

    文章

    2804

    瀏覽量

    62606
  • 碳化硅
    +關注

    關注

    25

    文章

    2748

    瀏覽量

    49017

原文標題:SiC外延工藝基本介紹

文章出處:【微信號:汽車半導體情報局,微信公眾號:汽車半導體情報局】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    半導體制造之外延工藝詳解

    外延工藝是指在襯底上生長完全排列有序的單晶體層的工藝。一般來講,外延工藝是在單晶襯底上生長一層與原襯底相同晶格取向的晶體層。
    的頭像 發(fā)表于 02-13 14:35 ?1.5w次閱讀

    SiC外延層的缺陷控制研究

    探索SiC外延層的摻雜濃度控制與缺陷控制,揭示其在高性能半導體器件中的關鍵作用。
    的頭像 發(fā)表于 01-08 09:35 ?1998次閱讀
    <b class='flag-5'>SiC</b><b class='flag-5'>外延</b>層的缺陷控制研究

    SiC功率模塊介紹

    從本文開始進入新的一章。繼SiC概要、SiC-SBD(肖特基勢壘二極管 )、SiC-MOSFET之后,來介紹一下完全由SiC功率元器件組成的
    發(fā)表于 11-27 16:38

    啟用PowerFill外延工藝的電源設備

    啟用PowerFill外延工藝的電源設備  ASM International推出了其PowerFill的外延硅(Epi Si)溝槽填充工藝。新
    發(fā)表于 01-23 08:35 ?586次閱讀

    采用PowerFill外延工藝的電源器件

    采用PowerFill外延工藝的電源器件  ASM International推出了其PowerFill的外延硅(Epi Si)溝槽填充工藝。新
    發(fā)表于 01-25 09:17 ?574次閱讀

    溝槽型SiC MOSFET工藝流程及SiC離子注入

    在提高 SiC 功率器件性能方面發(fā)揮重要作用的最重要步驟之一是器件制造工藝流程。SiC功率器件在用作n溝道而不是p溝道時往往表現(xiàn)出更好的性能;為了獲得更高的性能,該器件需要在低電阻率的 p 型襯底上
    的頭像 發(fā)表于 10-27 09:35 ?6967次閱讀

    氮化鎵外延工藝介紹 氮化鎵外延片的應用

    氮化鎵外延片生長工藝較為復雜,多采用兩步生長法,需經過高溫烘烤、緩沖層生長、重結晶、退火處理等流程。兩步生長法通過控制溫度,以防止氮化鎵外延片因晶格失配或應力而產生翹曲,為目前全球氮化鎵外延
    的頭像 發(fā)表于 02-05 14:50 ?5556次閱讀

    氮化鎵外延工藝流程介紹 外延片與晶圓的區(qū)別

    氮化鎵外延工藝是一種用于制備氮化鎵外延片的工藝,主要包括表面清洗、氮化處理、清洗處理、干燥處理和檢測處理等步驟。
    發(fā)表于 02-20 15:50 ?1.3w次閱讀

    SiC外延片是SiC產業(yè)鏈條的核心環(huán)節(jié)嗎?

    碳化硅功率器件與傳統(tǒng)硅功率器件制作工藝不同,不能直接制作在碳化硅單晶材料上,必須在導通型單晶襯底上額外生長高質量的外延材料,并在外延層上制造各類器件。
    發(fā)表于 08-03 11:21 ?461次閱讀
    <b class='flag-5'>SiC</b><b class='flag-5'>外延</b>片是<b class='flag-5'>SiC</b>產業(yè)鏈條的核心環(huán)節(jié)嗎?

    SiC外延片測試需要哪些分析

    對于摻雜的SiC外延片,紅外光譜測量膜厚為通用的行業(yè)標準。碳化硅襯底與外延層因摻雜濃度的不同導致兩者具有不同的折射率,因此試樣的反射光譜會出現(xiàn)反映外延層厚度信息的連續(xù)干涉條紋。
    發(fā)表于 08-05 10:31 ?2022次閱讀
    <b class='flag-5'>SiC</b><b class='flag-5'>外延</b>片測試需要哪些分析

    SiC外延片制備技術解析

    碳化硅功率器件與傳統(tǒng)硅功率器件制作工藝不同,不能直接制作在碳化硅單晶材料上,必須在導通型單晶襯底上額外生長高質量的外延材料,并在外延層上制造各類器件。
    的頭像 發(fā)表于 08-15 14:43 ?1849次閱讀
    <b class='flag-5'>SiC</b><b class='flag-5'>外延</b>片制備技術解析

    什么是外延工藝?什么是單晶與多晶?哪些地方會涉及到外延工藝?

    外延工藝介紹,單晶和多晶以及外延生長的方法介紹。
    的頭像 發(fā)表于 11-30 18:18 ?3531次閱讀
    什么是<b class='flag-5'>外延</b><b class='flag-5'>工藝</b>?什么是單晶與多晶?哪些地方會涉及到<b class='flag-5'>外延</b><b class='flag-5'>工藝</b>?

    分子束外延(MBE)工藝及設備原理介紹

    分子束外延(Molecular beam epitaxy,MBE)是一種在超高真空狀態(tài)下,進行材料外延技術,下圖為分子束外延的核心組成,包括受熱的襯底和釋放到襯底上的多種元素的分子束。
    的頭像 發(fā)表于 01-15 18:12 ?5355次閱讀
    分子束<b class='flag-5'>外延</b>(MBE)<b class='flag-5'>工藝</b>及設備原理<b class='flag-5'>介紹</b>

    SiC外延生長技術的生產過程及注意事項

    SiC外延生長技術是SiC功率器件制備的核心技術之一,外延質量直接影響SiC器件的性能。目前應用較多的S
    的頭像 發(fā)表于 11-14 14:46 ?324次閱讀
    <b class='flag-5'>SiC</b><b class='flag-5'>外延</b>生長技術的生產過程及注意事項

    SiGe外延工藝及其在外延生長、應變硅應用及GAA結構中的作用

    本文介紹SiGe外延工藝及其在外延生長、應變硅應用以及GAA結構中的作用。 ? 在現(xiàn)代半導體技術中,隨著器件尺寸的不斷縮小,傳統(tǒng)的硅基材料逐漸難以滿足高性能和低功耗的需求。SiGe(硅
    的頭像 發(fā)表于 12-20 14:17 ?102次閱讀
    SiGe<b class='flag-5'>外延</b><b class='flag-5'>工藝</b>及其在<b class='flag-5'>外延</b>生長、應變硅應用及GAA結構中的作用
    RM新时代网站-首页