RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

摩爾定律不會(huì)死去!這項(xiàng)技術(shù)將成為摩爾定律的拐點(diǎn)

中科院半導(dǎo)體所 ? 來(lái)源:21ic電子網(wǎng) ? 2023-11-03 16:09 ? 次閱讀

隨著時(shí)間的推移摩爾定律逐漸趨于極限,人們迎來(lái)了后摩爾時(shí)代。封裝技術(shù)即將成為摩爾定律的新拐點(diǎn),為芯片集成的歷史翻開(kāi)了新的一頁(yè)。

遙想當(dāng)年,戈登·摩爾創(chuàng)造了摩爾定律,為半導(dǎo)體行業(yè)發(fā)展指明了一條羅馬大道。不過(guò),畢竟理論自1965年至今已有五十余年,節(jié)點(diǎn)已微縮至幾近納米極限,行業(yè)摩爾定律逐漸放緩,甚至有言道“摩爾定律已死”。

擺在現(xiàn)實(shí)的是,納米節(jié)點(diǎn)轉(zhuǎn)換越來(lái)越難了,物理極限越來(lái)越近了。處在后摩爾時(shí)代的企業(yè)只能默默面對(duì)納米極限的逼近嗎?不,摩爾定律探索中出現(xiàn)了新拐點(diǎn),即封裝技術(shù)。

封裝技術(shù)成為摩爾定律的新拐點(diǎn)

摩爾定律到底是什么,封裝技術(shù)和摩爾定律到底有什么關(guān)系?1965年起初,戈登·摩爾表示集成電路上可容納的元器件數(shù)量約18個(gè)月便會(huì)增加一倍,后在1975年將這一定律修改為單位面積芯片上的晶體管數(shù)量每?jī)赡昴軐?shí)現(xiàn)翻番。

回望摩爾定律整個(gè)歷史,讓晶體管溝道進(jìn)一步縮短,突破物理極限也曾先后經(jīng)歷多個(gè)瓶頸。首先碰到的便是半導(dǎo)體材料的限制,由此行業(yè)發(fā)明了電化學(xué)鍍銅和機(jī)械平面化的雙鑲嵌結(jié)構(gòu)技術(shù);而后遇到了設(shè)備物理限制,Si柵極和SiO2柵極電介質(zhì)材料被金屬柵極和高K電介質(zhì)取代;再到193nm節(jié)點(diǎn)以上,受到光刻技術(shù)限制,行業(yè)光刻技術(shù)得以發(fā)揚(yáng),在制程節(jié)點(diǎn)45nm-32nm下產(chǎn)生了浸沒(méi)工藝、16nm-10nm下產(chǎn)生了多重曝光工藝、7nm-5nm則引入了極紫外線(EUV)工藝。

因此,可以看出,為了延續(xù)摩爾定律,專家絞盡腦汁想盡各種辦法,包括改變半導(dǎo)體材料、改變整體結(jié)構(gòu)、引入新的工藝。但不可否認(rèn)的是,摩爾定律在近幾年逐漸放緩。10nm、7nm、5nm……芯片制程節(jié)點(diǎn)越來(lái)越先進(jìn),芯片物理瓶頸也越來(lái)越難克服。

因此,業(yè)內(nèi)專家指出了后摩爾時(shí)代的硅技術(shù)的發(fā)展方向。一種是繼續(xù)采用“硅-馮諾依曼”范式,通過(guò)改變結(jié)構(gòu)形成新型器件,使得摩爾定律能夠繼續(xù);另一種則是采用類腦模式的新興架構(gòu),利用3D封裝模擬神經(jīng)元特性,構(gòu)建存算一體的計(jì)算,這種架構(gòu)不僅低功耗,還擁有并行性。

那么封裝究竟和摩爾定律有什么關(guān)系呢?

簡(jiǎn)單來(lái)說(shuō),封裝能夠減少芯片間的凸點(diǎn)間距,增大凸點(diǎn)密度。整體的密度越大,實(shí)際上也代表著單位面積上晶體管數(shù)量越密。所以說(shuō),封裝雖然和摩爾定律沒(méi)有直接關(guān)聯(lián),但卻又影響著摩爾定律的發(fā)展。

封裝技術(shù)正邁向新的凸點(diǎn)間距

封裝技術(shù)是如何發(fā)展的?

從標(biāo)準(zhǔn)封裝到EMIB(嵌入式多管芯互聯(lián)橋接)再到Foveros,凸點(diǎn)間距從100μm縮減到50-25μm。未來(lái)要做到小于10μm的凸點(diǎn)間距。

EMIB是一種2.5D高密度微縮技術(shù),通過(guò)EMIB技術(shù)可以實(shí)現(xiàn)更好的導(dǎo)線密度。通過(guò)將硅中介層放入封裝內(nèi),因而可進(jìn)行局部高密度布線,并非全部芯片的高密度布線。利用EMIB技術(shù),可將典型FCBGA(有機(jī)封裝)的IO層提升至256-1024 IO/mm/層。這項(xiàng)技術(shù)能夠?qū)崿F(xiàn)55-36μm的凸點(diǎn)間距和每平方毫米330-722/m㎡的凸點(diǎn)密度,功率可以控制在0.5pJ/bit。

Foveros則是一種3D高密度微縮技術(shù),如若在此基礎(chǔ)上進(jìn)行完美的設(shè)計(jì),IO就甚至可以達(dá)到從400至10000 IO/mm2。這項(xiàng)技術(shù)能夠?qū)崿F(xiàn)50-25μm的凸點(diǎn)間距和400-1600/m㎡的凸點(diǎn)密度,功率可以控制在0.15pJ/bit。

既然目標(biāo)是10μm以下,那么如何實(shí)現(xiàn)?答案是“混合結(jié)合”的Hybrid bonding技術(shù)。利用該技術(shù)不僅能夠?qū)崿F(xiàn)10μm凸點(diǎn)間距的愿景,還能使得凸點(diǎn)密度達(dá)到10000/m㎡,功率控制在0.05 pJ/bit。并且,混合結(jié)合技術(shù)可以使用與晶片到晶圓,也可以使用與晶圓到晶圓。

d6017582-7967-11ee-939d-92fbcf53809c.png

Hybrid bonding能夠使兩芯片間實(shí)現(xiàn)更多互連,也不必做扇入(fan-in)和扇出(fan-out)。有了更簡(jiǎn)單的電路,可以使用更低的電容,以降低通道的功率。

隨著摩爾定律的繼續(xù)推進(jìn),芯片的尺寸可能會(huì)變得越來(lái)越小,為了保證足夠的帶寬,必須要在導(dǎo)線上下功夫。整個(gè)小芯片尺寸變得越來(lái)越小,其實(shí)隨著間距變得越來(lái)越短,傳統(tǒng)基于焊料的技術(shù)已經(jīng)快要到極限了,這就是為什么要使用全新的技術(shù)混合結(jié)合Hybrid bonding封裝。

那么Hybrid Bonding到底和Foveros有什么區(qū)別,憑什么混合結(jié)合封裝就能減少凸點(diǎn)間距?

硅晶片分布在頂部和底部,中間則是帶焊料的銅柱,將它們附著在一起和回焊,讓它升溫。這些芯片之間有不同的溫度,需要熔化焊料,將其放在一起,進(jìn)行連接和回焊,再制作電氣接頭。在這之后,進(jìn)行底部填充膠的分配,將填充有環(huán)氧樹(shù)脂的硅放入模具之間以確保它們密封并能夠完成放入并組裝。

Hybrid Bonding與Foveros的焊接工藝不同,與焊接技術(shù)相反,混合結(jié)合技術(shù)使電介質(zhì)的芯片非常光滑,而不是有突出的凸點(diǎn),甚至實(shí)際上還會(huì)略微凹陷。當(dāng)采用混合結(jié)合技術(shù)將這兩個(gè)組件放在一起時(shí),不必升高溫度,可以在室溫粘合兩個(gè)組件。在其相互附著后,再升高溫度并進(jìn)行退火,銅在這時(shí)會(huì)膨脹,從而形成電氣連接。Swan強(qiáng)調(diào),這是非常有用的,因?yàn)檫@樣可獲得更高的載流能力。

甚至可以將間距縮小到 10 微米以下。這樣在這些接口之間獲得了比底部填充和緊密的銅密度更好的熱性能。不過(guò),當(dāng)使用混合結(jié)合技術(shù)時(shí),將需要一種新的制造、清潔和測(cè)試方法。

d61bacfe-7967-11ee-939d-92fbcf53809c.png

實(shí)際上,這種更小的間距頗具吸引力,能夠聯(lián)動(dòng)許多技術(shù)的進(jìn)化。

封裝技術(shù)是三位一體的

除了在功率效率和互連密度上的提升,封裝技術(shù)還分出可擴(kuò)展性這個(gè)維度。這一維度之上,包括Co-EMIB和ODI兩個(gè)技術(shù)。

Co-EMIB是融合EMIB技術(shù)和Foveros技術(shù)的一種封裝,是融合2.5D和3D的技術(shù)。如果將EMIB理解成水平方向,F(xiàn)overos理解成垂直方向,那么Co-EMIB就是三位一體的兼顧兩個(gè)方向的封裝方式,能夠真正發(fā)揮高密度微縮的效果。

可以說(shuō),可擴(kuò)展的Co-EMIB的技術(shù)是發(fā)揮所有封裝方式優(yōu)勢(shì)的平臺(tái),也是2.5D和3D封裝技術(shù)碰撞交融、各自發(fā)揮優(yōu)勢(shì)的匯集地。

d6389e86-7967-11ee-939d-92fbcf53809c.png

另一個(gè)頗具可擴(kuò)展性的技術(shù)就是ODI(全方位互連技術(shù))。根據(jù)此前的介紹,在常規(guī)的疊加方式下,下面的基礎(chǔ)裸片必須是較大的,它要大于上面疊加的所有小芯片的總和。通過(guò)ODI技術(shù)可以改變這一點(diǎn),兩者之間可以進(jìn)行更好的協(xié)調(diào),并且可以上下做到面積統(tǒng)一。

d657c64e-7967-11ee-939d-92fbcf53809c.png

總結(jié)

實(shí)際上現(xiàn)今封裝技術(shù),不僅達(dá)到了晶體管的級(jí)別,使得成為摩爾定律探索的新關(guān)鍵,還與未來(lái)新架構(gòu)息息相關(guān)。

在摩爾定律逐漸逼近極限之時(shí),未來(lái)集成電路行業(yè)在后摩爾時(shí)代不僅要著眼于半導(dǎo)體材料、結(jié)構(gòu)和工藝,還要注意封裝互連技術(shù)對(duì)晶體管的影響,或許這是未來(lái)破局的關(guān)鍵。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    634

    瀏覽量

    78997
  • 封裝
    +關(guān)注

    關(guān)注

    126

    文章

    7873

    瀏覽量

    142893
  • 半導(dǎo)體材料
    +關(guān)注

    關(guān)注

    11

    文章

    532

    瀏覽量

    29559

原文標(biāo)題:摩爾定律不會(huì)死去!這項(xiàng)技術(shù)將成為摩爾定律的拐點(diǎn)

文章出處:【微信號(hào):bdtdsj,微信公眾號(hào):中科院半導(dǎo)體所】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    擊碎摩爾定律!英偉達(dá)和AMD將一年一款新品,均提及HBM和先進(jìn)封裝

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)摩爾定律是由英特爾創(chuàng)始人之一戈登·摩爾提出的經(jīng)驗(yàn)規(guī)律,描述了集成電路上的晶體管數(shù)量和性能隨時(shí)間的增長(zhǎng)趨勢(shì)。根據(jù)摩爾定律,集成電路上可容納的晶體管數(shù)目約每隔18個(gè)月便會(huì)
    的頭像 發(fā)表于 06-04 00:06 ?4043次閱讀
    擊碎<b class='flag-5'>摩爾定律</b>!英偉達(dá)和AMD將一年一款新品,均提及HBM和先進(jìn)封裝

    摩爾定律時(shí)代,提升集成芯片系統(tǒng)化能力的有效途徑有哪些?

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)當(dāng)前,終端市場(chǎng)需求呈現(xiàn)多元化、智能化的發(fā)展趨勢(shì),芯片制造則已經(jīng)進(jìn)入后摩爾定律時(shí)代,這就導(dǎo)致先進(jìn)的工藝制程雖仍然是芯片性能提升的重要手段,但效果已經(jīng)不如從前,先進(jìn)封裝
    的頭像 發(fā)表于 12-03 00:13 ?2252次閱讀

    奇異摩爾專用DSA加速解決方案重塑人工智能與高性能計(jì)算

    隨著摩爾定律下的晶體管縮放速度放緩,單純依靠增加晶體管密度的通用計(jì)算的邊際效益不斷遞減,促使專用計(jì)算日益多樣化,于是,針對(duì)特定計(jì)算任務(wù)的專用架構(gòu)成為計(jì)算創(chuàng)新的焦點(diǎn)。
    的頭像 發(fā)表于 09-19 11:45 ?671次閱讀
    奇異<b class='flag-5'>摩爾</b>專用DSA加速解決方案重塑人工智能與高性能計(jì)算

    高算力AI芯片主張“超越摩爾”,Chiplet與先進(jìn)封裝技術(shù)迎百家爭(zhēng)鳴時(shí)代

    越來(lái)越差。在這種情況下,超越摩爾逐漸成為打造高算力芯片的主流技術(shù)。 ? 超越摩爾是后摩爾定律時(shí)代三大技術(shù)
    的頭像 發(fā)表于 09-04 01:16 ?3258次閱讀
    高算力AI芯片主張“超越<b class='flag-5'>摩爾</b>”,Chiplet與先進(jìn)封裝<b class='flag-5'>技術(shù)</b>迎百家爭(zhēng)鳴時(shí)代

    “自我實(shí)現(xiàn)的預(yù)言”摩爾定律,如何繼續(xù)引領(lǐng)創(chuàng)新

    未來(lái)的自己制定了一個(gè)遠(yuǎn)大但切實(shí)可行的目標(biāo)一樣, 摩爾定律是半導(dǎo)體行業(yè)的自我實(shí)現(xiàn) 。雖然被譽(yù)為技術(shù)創(chuàng)新的“黃金法則”,但一些事情尚未廣為人知……. 1.?戈登·摩爾完善過(guò)摩爾定律的定義
    的頭像 發(fā)表于 07-05 15:02 ?268次閱讀

    封裝技術(shù)會(huì)成為摩爾定律的未來(lái)嗎?

    你可聽(tīng)說(shuō)過(guò)摩爾定律?在半導(dǎo)體這一領(lǐng)域,摩爾定律幾乎成了預(yù)測(cè)未來(lái)的神話。這條定律,最早是由英特爾聯(lián)合創(chuàng)始人戈登·摩爾于1965年提出,簡(jiǎn)單地說(shuō)就是這樣的:集成電路上可容納的晶體管數(shù)量大約
    的頭像 發(fā)表于 04-19 13:55 ?329次閱讀
    封裝<b class='flag-5'>技術(shù)</b>會(huì)<b class='flag-5'>成為</b><b class='flag-5'>摩爾定律</b>的未來(lái)嗎?

    半導(dǎo)體先進(jìn)封裝Wafer技術(shù)的深度解析

    摩爾定律是由英特爾創(chuàng)始人之一戈登·摩爾(Gordon Moore)提出來(lái)的。其內(nèi)容為;集成電路上可容納的品體管數(shù)目,約每隔18個(gè)月便會(huì)增加一倍,性能也將提升一倍。這一定律揭示了信息技術(shù)
    發(fā)表于 03-29 11:38 ?922次閱讀
    半導(dǎo)體先進(jìn)封裝Wafer<b class='flag-5'>技術(shù)</b>的深度解析

    電源解決方案跟摩爾定律有何關(guān)系?它如何跟上摩爾定律的步伐?

    根據(jù)電源解決方案或與功耗、能源效率或整體能源或碳足跡相關(guān)的分析來(lái)對(duì)任何系統(tǒng)(或系統(tǒng)集合)進(jìn)行分析時(shí),將源與負(fù)載分開(kāi)出來(lái)能幫助整個(gè)過(guò)程。
    的頭像 發(fā)表于 03-28 13:50 ?815次閱讀
    電源解決方案跟<b class='flag-5'>摩爾定律</b>有何關(guān)系?它如何跟上<b class='flag-5'>摩爾定律</b>的步伐?

    Chiplet封裝用有機(jī)基板的信號(hào)完整性設(shè)計(jì)

    摩爾定律在設(shè)計(jì)、制造、封裝3個(gè)維度上推動(dòng)著集成電路行業(yè)發(fā)展。
    的頭像 發(fā)表于 03-15 14:48 ?2076次閱讀
    Chiplet封裝用有機(jī)基板的信號(hào)完整性設(shè)計(jì)

    功能密度定律是否能替代摩爾定律?摩爾定律和功能密度定律比較

    眾所周知,隨著IC工藝的特征尺寸向5nm、3nm邁進(jìn),摩爾定律已經(jīng)要走到盡頭了,那么,有什么定律能接替摩爾定律呢?
    的頭像 發(fā)表于 02-21 09:46 ?716次閱讀
    功能密度<b class='flag-5'>定律</b>是否能替代<b class='flag-5'>摩爾定律</b>?<b class='flag-5'>摩爾定律</b>和功能密度<b class='flag-5'>定律</b>比較

    半導(dǎo)體行業(yè)能否走出低谷,中國(guó)影響幾何?

    英特爾和臺(tái)積電都在技術(shù)上投入資金。三星和其他內(nèi)存制造商必須跟上技術(shù)節(jié)點(diǎn)的轉(zhuǎn)變,即使同時(shí)保持產(chǎn)能遠(yuǎn)離市場(chǎng)。他們需要跟上技術(shù)的步伐,以在摩爾定律的基礎(chǔ)上保持競(jìng)爭(zhēng)力,
    的頭像 發(fā)表于 01-29 11:05 ?785次閱讀

    摩爾定律的終結(jié):芯片產(chǎn)業(yè)的下一個(gè)勝者法則是什么?

    在動(dòng)態(tài)的半導(dǎo)體技術(shù)領(lǐng)域,圍繞摩爾定律的持續(xù)討論經(jīng)歷了顯著的演變,其中最突出的是 MonolithIC 3D 首席執(zhí)行官Zvi Or-Bach于2014 年的主張。
    的頭像 發(fā)表于 01-25 14:45 ?1127次閱讀
    <b class='flag-5'>摩爾定律</b>的終結(jié):芯片產(chǎn)業(yè)的下一個(gè)勝者法則是什么?

    中國(guó)團(tuán)隊(duì)公開(kāi)“Big Chip”架構(gòu)能終結(jié)摩爾定律?

    摩爾定律的終結(jié)——真正的摩爾定律,即晶體管隨著工藝的每次縮小而變得更便宜、更快——正在讓芯片制造商瘋狂。
    的頭像 發(fā)表于 01-09 10:16 ?826次閱讀
    中國(guó)團(tuán)隊(duì)公開(kāi)“Big Chip”架構(gòu)能終結(jié)<b class='flag-5'>摩爾定律</b>?

    英特爾CEO基辛格:摩爾定律放緩,仍能制造萬(wàn)億晶體

    帕特·基辛格進(jìn)一步預(yù)測(cè),盡管摩爾定律顯著放緩,到2030年英特爾依然可以生產(chǎn)出包含1萬(wàn)億個(gè)晶體管的芯片。這將主要依靠新 RibbonFET晶體管、PowerVIA電源傳輸、下一代工藝節(jié)點(diǎn)以及3D芯片堆疊等技術(shù)實(shí)現(xiàn)。目前單個(gè)封裝的最大芯片含有約1000億個(gè)晶體管。
    的頭像 發(fā)表于 12-26 15:07 ?669次閱讀

    英特爾CEO基辛格:摩爾定律仍具生命力,且仍在推動(dòng)創(chuàng)新

    摩爾定律概念最早由英特爾聯(lián)合創(chuàng)始人戈登·摩爾在1970年提出,明確指出芯片晶體管數(shù)量每?jī)赡攴环5靡嬗谛鹿?jié)點(diǎn)密度提升及大規(guī)模生產(chǎn)芯片的能力。
    的頭像 發(fā)表于 12-25 14:54 ?615次閱讀
    RM新时代网站-首页