RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

翼輝信息已正式加入對申威SW64自主指令集架構的支持

翼輝信息 ? 來源:翼輝信息 ? 2023-12-28 11:45 ? 次閱讀

近日,翼輝信息發(fā)布了最新的 SylixOS V3.4.0操作系統(tǒng)。在 SylixOS V3.4.0中,已正式加入了對申威 SW64 自主指令集架構的支持。

2016 年,超級計算機神威.太湖之光,搭載著首個采用國產自研指令集架構 SW64 且性能強大的計算機芯片 SW26010,取代“天河二號”登上全球超算榜首,算力排名全球第一,讓申威處理器,全球矚目。

SW64 自主指令集架構是我國在處理器領域的一項重要突破,其知識產權完全可控、自主性更高、安全性更強,核心技術可自主迭代發(fā)展。目前,SylixOS 已完成 SW64 架構的 SW831 處理器適配,成為全球首個支持 SW64 架構處理器的大型實時操作系統(tǒng),填補了 SW64 自主指令集架構在實時操作系統(tǒng)領域的空白。

SW64 指令系統(tǒng)

SW64 是申威研發(fā)的自主指令系統(tǒng),有以下特點:

1.“申威 64”指令系統(tǒng),32 位定長指令,64 位字長

2.整數:支持8 位、16 位、32 位、64 位和部分 256 位整數運算

3.浮點:支持 IEEE 754 單精度和雙精度浮點運算,支持浮點除法和浮點平方根運算

4.向量:支持 256 位的整數短向量、浮點短向量運算

5.密碼:支持 AES、SHA、SM3、SM4 等密碼運算

基于 SW64 指令系統(tǒng)的申威 831 處理器

6f380cea-a0ad-11ee-8b88-92fbcf53809c.png

申威 831 處理器是基于第三代“申威 64”二次優(yōu)化版核心(C3B)的國產高性能多核處理器,主要面向中低端服務器和高端桌面計算機等應用。

申威 831 采用 CC-NUMA 多核結構和 SoC 技術,單芯片集成了 8 個 64 位 RISC 結構的申威處理器核心、1 個主動安全管理核心(ASP)、2 路 DDR4 存儲控制器接口、16 lane PCI-E 4.0 標準 I/O 接口。最高工作頻率可達 2.5GHz。

1.采用“申威 64”自主指令系統(tǒng)

2.基于第三代“申威 64” 二次優(yōu)化版核心(C3B)的 8 核 64 位通用處理器

3.采用 SoC 集成結構,片內包含 2 路 DDR4 存儲控制器接口以及 16lane 的 PCI-E 4.0 標準 I/O 接口

4.安全防護:內置主動安全管理核心,與計算處理器之間單向物理隔離,具有最高訪問權限,負責計算資源可信執(zhí)行及防御未知特征攻擊

5.計算性能:雙精度浮點性能可高達 320 GFlops,整數性能可達 220 Gops

6.訪存性能:最大傳輸率為 25.6 GB/s,最大總存儲容量 64 GB

7.I/O 性能:雙向聚合有效帶寬可達到 64 GB/s,支持 I/O 虛擬化

國產大型實時操作系統(tǒng) SylixOS

SylixOS 經過多年的持續(xù)開發(fā)與改進,現已被廣泛應用于航空航天、電力電網、軌道交通、機器人、新能源等國家重要領域,是各個領域智能裝備的基礎核心軟件,SylixOS 具有如下優(yōu)勢:

1.SylixOS 內核自主化率達到 100% (依據工信部評估報告),擁有完全自主可控的技術能力,滿足國產化需求

2.SylixOS 支持對稱多處理器(SMP)平臺,并且具有實時進程及動態(tài)加載機制,滿足多部門分布式軟件開發(fā)需求,支持各部門應用軟件在操作系統(tǒng)上的集成

3.處理器跨平臺支持,支持 ARM、MIPS、PowerPC、x86、SPARC、DSPRISC-V、C-SKY、LoongArch、SW64 等架構處理器,支持如飛騰、龍芯、中天微、兆芯、全志、瑞芯微、M78 、復旦微、申威等主流國產處理器,便于用戶在升級硬件平臺的時候,進行應用程序的移植,減少移植的工作量

4.SylixOS 產品成熟,編程簡便,系統(tǒng)架構簡潔,配合專用的集成開發(fā)環(huán)境 RealEvo-IDE 及硬件模擬器 RealEvo-Simulator ,便于系統(tǒng)開發(fā)與調試,加快軟件研發(fā)速度,縮短產品研制周期

5.針對不同的處理器提供優(yōu)化的驅動程序,提高系統(tǒng)整體性能

6.硬實時內核,調度算法先進高效,性能強勁

7.SylixOS 應用編程接口符合 GJB、IEEE、ISO、IEC 相關操作系統(tǒng)編程接口規(guī)范,用戶已有應用程序可方便的遷移到 SylixOS 上

8.POSIX 兼容度高達 98%

9.支持國家標準可信計算

6f73287a-a0ad-11ee-8b88-92fbcf53809c.png

RealEvo-IDE 6.0 已加入 SW64 編譯器

翼輝信息為開發(fā)者們提供了一套功能強大的 SylixOS 集成開發(fā)套件,包括集成開發(fā)環(huán)境 RealEvo-IDE、仿真環(huán)境 RealEvo-Simulator、編譯器 RealEvo-Compiler、Qt 圖形開發(fā)包 RealEvo-Qt5SylixOS、TpsFs 掉電安全文件系統(tǒng)訪問工具 RealEvo-TpsFs-Explorer 等。

RealEvo-IDE 6.0 已經加入了最新的 SW64 體系結構 GCC 9.3.0 編譯器和 GDB 7.12 調試器:

6fa19200-a0ad-11ee-8b88-92fbcf53809c.png

SylixOS 支持 SW64 體系結構

最新的 SylixOS V3.4.0 操作系統(tǒng)已加入 SW64 體系結構代碼:

6fb66c8e-a0ad-11ee-8b88-92fbcf53809c.png

SylixOS SW64 體系結構代碼有著如下的功能特性:

1.支持多核 SMP 和 AMP

2.根據 hmcode 接口規(guī)則優(yōu)化任務寄存器上下文保存,使得任務切換、中斷響應更為迅速

3.全面接管 CPU 異常并進行處理,用戶無須關心如何處理 CPU 異常

4.支持硬浮點協(xié)處理器,支持浮點異常處理

5.支持 MMU 和 CACHE,支持 8K 頁面大小

6.實現非對齊內存訪問仿真處理以支持非對齊內存訪問

7.支持內核模塊、應用程序、共享庫動態(tài)加載功能

8.支持應用程序調試和調用棧回溯

9.支持 OpenMP 并行計算、GCOV 代碼覆蓋率分析

SylixOS 支持內核模塊、應用程序、共享庫動態(tài)加載功能,SylixOS SW64 體系結構代碼實現了 ELF(Executable and Linkable Format,可執(zhí)行可鏈接文件格式)節(jié)區(qū)的加載和重定位,動態(tài)加載功能可以滿足多部門分布式軟件開發(fā)需求,支持各部門應用軟件在操作系統(tǒng)上的集成:

6fd5686e-a0ad-11ee-8b88-92fbcf53809c.png

SylixOS 內建了 C/C++ 應用程序調試服務器,SylixOS SW64 體系結構代碼實現了獲取、設置寄存器的接口、分析當前指令(特別是跳轉和分支指令)計算跳轉到下一條指令的位置、斷點指令的異常處理等功能,開發(fā)者們可直接使用 RealEvo-IDE 提供強大的調試功能進行圖形化的應用程序調試:

6fe8a1ea-a0ad-11ee-8b88-92fbcf53809c.png

結語

自主創(chuàng)新、安全可控的 SW64 指令集架構以及多款 SW64 架構芯片的到來給中國“芯”的發(fā)展注入了強大動力。而大型國產實時操作系統(tǒng) SylixOS 率先全面支持 SW64 架構和相關的芯片,給“芯”注入了“魂”。國產 OS 和 國產 CPU 百花齊放,“缺芯少魂”已經成為過去式。

當下,構建自主可控的信息技術體系和產業(yè)生態(tài)已成為共識。SW64 自主指令集架構和大型國產實時操作系統(tǒng) SylixOS 的結合,可以共同面向任務關鍵型領域提供高可靠的自主解決方案。未來,翼輝信息將進一步與產業(yè)各方加強戰(zhàn)略協(xié)同,深化擴展合作領域,助力產業(yè)生態(tài)快速發(fā)展!







審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19259

    瀏覽量

    229649
  • 單芯片
    +關注

    關注

    3

    文章

    419

    瀏覽量

    34572
  • DDR4
    +關注

    關注

    12

    文章

    321

    瀏覽量

    40783
  • SHA
    SHA
    +關注

    關注

    0

    文章

    16

    瀏覽量

    8446
  • 翼輝信息
    +關注

    關注

    1

    文章

    20

    瀏覽量

    255

原文標題:翼輝 SylixOS 正式支持"申威"處理器架構

文章出處:【微信號:翼輝信息,微信公眾號:翼輝信息】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    RISC-V指令集概述

    RISC-V就是RISC的第五代指令集架構。而RISC-V目標就是“成為一種完全開放的指令集架構,可被任何學術機構或商業(yè)組織自由使用”。 RISC-V
    發(fā)表于 11-30 23:30

    RISC-V的指令集位寬的幾點學習心得

    。RISC-V指令集支持不同的位寬,包括但不限于32位和64位。具體來說,RISC-V提供了RV32I、RV64I等基礎整數指令集,分別對應
    發(fā)表于 10-31 22:05

    指令集架構與微架構的區(qū)別

    指令集架構(Instruction Set Architecture,ISA)與微架構(Microarchitecture)是計算機體系結構中的兩個重要概念,它們在處理器的設計和實現中扮演著不同的角色。以下是對兩者區(qū)別的詳細闡述
    的頭像 發(fā)表于 10-05 15:10 ?495次閱讀

    簡述微處理器的指令集架構

    微處理器的指令集架構(Instruction Set Architecture,ISA)是計算機體系結構中的核心組成部分,它定義了計算機能夠執(zhí)行的指令集合、數據類型、寄存器、內存訪問方式等,是連接
    的頭像 發(fā)表于 10-05 14:59 ?427次閱讀

    RISC-V和arm指令集的對比分析

    RISC-V和ARM指令集是兩種不同的計算機指令集架構,它們在多個方面存在顯著的差異。以下是對這兩種指令集的詳細對比分析: 一、設計理念 RISC-V :RISC-V的設計理念是簡化
    發(fā)表于 09-28 11:05

    RISC-V指令集的特點總結

    開源 定義:RISC-V 是完全開源的指令集架構(ISA),意味著任何人都可以查看、使用、修改以及分發(fā)其設計,而無需支付版權費用。 優(yōu)勢:這種開源特性促進了全球性的創(chuàng)新和合作。 社區(qū)化 定義
    發(fā)表于 08-30 22:05

    復雜指令集和精簡指令集有什么區(qū)別

    的兩種主要指令集架構,它們在多個方面存在顯著的差異。以下是對這兩種指令集架構的詳細比較,涵蓋設計理念、指令復雜性、尋址方式、實現方式、性能特
    的頭像 發(fā)表于 08-22 11:00 ?3193次閱讀

    微處理器的指令集架構介紹

    微處理器的指令集架構(Instruction Set Architecture,ISA)是計算機體系結構中至關重要的部分,它定義了微處理器能夠執(zhí)行的操作和指令的集合,以及這些指令如何被
    的頭像 發(fā)表于 08-22 10:53 ?1120次閱讀

    CISC(復雜指令集)與RISC(精簡指令集)的區(qū)別  

    ,微程序在制造CPU時就存儲于微服務存儲器。一個微程序包含若干條微指令(也稱微碼),執(zhí)行復雜指令時,實際上是 在執(zhí)行一個微程序。這也帶來兩種指令集的一個差別,微程序的執(zhí)行是不可被
    發(fā)表于 07-30 17:21

    嵌入式系統(tǒng)的概念與范圍開發(fā) 指令集架構要怎么選才合適?

    想要搭建一套嵌入式系統(tǒng),首先得確認想要采用的指令集架構(Instruction Set Architectures, ISA),各家的指令集架構各有其優(yōu)缺點與擁護者,本文將為您大致介紹
    的頭像 發(fā)表于 03-28 09:35 ?800次閱讀
    嵌入式系統(tǒng)的概念與范圍開發(fā) <b class='flag-5'>指令集</b><b class='flag-5'>架構</b>要怎么選才合適?

    RISC-V開源指令集全面指南與解析

    它應該是穩(wěn)定的,基礎的指令集架構不應該改變。更重要的是,它不能像以前的專有指令集架構一樣被棄用,例如AMD Am29000、Digital Alpha、Digital VAX、Hewl
    的頭像 發(fā)表于 03-13 09:41 ?729次閱讀
    RISC-V開源<b class='flag-5'>指令集</b>全面指南與解析

    什么是RISC-V?RISC-V指令集的優(yōu)勢

    CPU 支持的所有指令指令的字節(jié)級編碼就是這個 CPU 的指令集架構(Instruction Set Architecture,ISA),
    發(fā)表于 03-05 10:31 ?835次閱讀
    什么是RISC-V?RISC-V<b class='flag-5'>指令集</b>的優(yōu)勢

    【RISC-V開放架構設計之道|閱讀體驗】匯編語言和擴展指令集

    的目標文件。 擴展指令集 RISC-V除了基本指令集外,還支持多種擴展指令集,例如RV32M(乘法和除法指令),RV32F和RV32D(單精
    發(fā)表于 02-03 13:29

    【RISC-V開放架構設計之道|閱讀體驗】RV64指令集設計的思考以及與流水線設計的邏輯

    RISC-V開放架構設計之道, 是一本全面介紹RISC-V指令集架構設計、優(yōu)化和實現的書籍。 書中詳細介紹了RISC-V指令集體系結構,包括指令集
    發(fā)表于 01-29 10:09

    【RISC-V開放架構設計之道|閱讀體驗】RISC-V基礎整數指令集RV32I

    。 圖1:RV32I指令集 在講RISC-V各個階段,橫向比較ARM架構,體現出RISC-V的優(yōu)越性。 ●RV32I寄存器 RISC-V基礎指令集RV32I,只有6種基本指令
    發(fā)表于 01-28 11:41
    RM新时代网站-首页