RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

源漏嵌入SiGe應(yīng)變技術(shù)簡介

Semi Connect ? 來源:Semi Connect ? 2024-07-26 10:37 ? 次閱讀

與通過源漏嵌入 SiC 應(yīng)變材料來提高NMOS 的速度類似,通過源漏嵌入SiGe 應(yīng)變材料可以提高PMOS的速度。源漏嵌入 SiGe 應(yīng)變技術(shù)被廣泛用于提高90nm 及以下工藝制程PMOS的速度。它是通過外延生長技術(shù)在源漏嵌入SiGe 應(yīng)變材料,利用鍺和硅晶格常數(shù)不同,從而對襯底硅產(chǎn)生應(yīng)力,改變硅價帶的能帶結(jié)構(gòu),降低空穴的電導(dǎo)有效質(zhì)量。

硅的晶格常數(shù)是5.431A,鍺的晶格常數(shù)是5.653A,硅與鍺的不匹配率是4.09%,從而使得 SiGe 的晶格常數(shù)大于純硅。圖2-10 所示為在硅襯底上外延生長 SiGe 應(yīng)變材料外延。SiGe 應(yīng)變材料會對橫向的溝道產(chǎn)生壓應(yīng)力,從而使溝道的晶格發(fā)生形變,晶格變小。

在 PMOS的源漏嵌入SiGe 應(yīng)變材料,如圖2-11所示,PMOS 的溝道制造在[110]方向上,SiGe 應(yīng)變材料會在該方向產(chǎn)生單軸的壓應(yīng)力,該壓應(yīng)力可以使價帶能帶發(fā)生分裂,重空穴帶離開價帶頂,輕空六帶占據(jù)價帶頂,從而減小溝道方向的空穴的電導(dǎo)有效質(zhì)量,最終源漏嵌入 SiGe 應(yīng)變材料可以有效地提高 PMOS 的速度。

源漏嵌入 SiGe 應(yīng)變材料也是利用選擇性外延技術(shù)生長的。源漏嵌入 SiGe 應(yīng)變材料的工藝的硅源有SiCl4,SiHCl3,SiH2Cl3和SiH4,鍺源有GeH4,硅源中的氯原子(或者HCI)可以提高原子的活性,氯原子的數(shù)目越多,選擇性越好,這是因為氯可以抑制Si在氣相中和掩膜層表面成核。鍺含量是 SiGe 應(yīng)變材料外延工藝的一個重要參數(shù),鍺的含量越高,應(yīng)力越大。但是,鍺含量過高容易造成位錯,反而降低了應(yīng)力的效果。

圖2-12所示為PMOS 的源漏嵌入 SiGe應(yīng)變材料的工藝流程。

81dbaa68-4af4-11ef-b8af-92fbcf53809c.png

82174fdc-4af4-11ef-b8af-92fbcf53809c.png

823fab44-4af4-11ef-b8af-92fbcf53809c.jpg

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • SiGe
    +關(guān)注

    關(guān)注

    0

    文章

    63

    瀏覽量

    23467
  • PMOS
    +關(guān)注

    關(guān)注

    4

    文章

    245

    瀏覽量

    29555
  • 晶格
    +關(guān)注

    關(guān)注

    0

    文章

    93

    瀏覽量

    9212

原文標(biāo)題:源漏嵌入 SiGe 應(yīng)變技術(shù)

文章出處:【微信號:Semi Connect,微信公眾號:Semi Connect】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    金屬電阻應(yīng)變片工作原理簡介

    金屬電阻應(yīng)變片工作原理簡介 金屬電阻應(yīng)變片的工作原理是電阻應(yīng)變效應(yīng),即金屬絲在受到應(yīng)力作用時,其電阻隨著所發(fā)生機(jī)械變形(拉伸或壓縮)的大小而發(fā)生相應(yīng)
    發(fā)表于 12-04 13:48 ?3.5w次閱讀

    基于分布式光纖應(yīng)變傳感器技術(shù)的山體滑坡在線監(jiān)測預(yù)警方案

    ▼ 目錄 ▼ 一、光纖傳感技術(shù)二、分布式光纖應(yīng)變傳感器技術(shù)三、分布式光纖應(yīng)變傳感器技術(shù)應(yīng)用案例四、山體滑坡監(jiān)測預(yù)警方案 ▼ 內(nèi)容
    發(fā)表于 08-31 14:03

    MOS管的極和

    MOS管驅(qū)動電機(jī),負(fù)載接在極端;MOS+運(yùn)放組成的恒流源,負(fù)載也在極端。想問一下,負(fù)載可以放在極嗎?兩者有什么區(qū)別?
    發(fā)表于 07-08 18:07

    電壓VDS相關(guān)資料下載

      1、電壓負(fù)載  在具有直流穩(wěn)壓大功率電路的應(yīng)用中,通常首先考慮選擇電壓VDS。這里的理由是,在實(shí)際工作環(huán)境中,MOSFET的最大峰值極-極電壓小于器件規(guī)格的標(biāo)稱
    發(fā)表于 11-12 08:12

    SiGe技術(shù)提高無線前端性能

    這篇應(yīng)用筆記描述了硅鍺技術(shù)是如何提高RF應(yīng)用中IC性能的。文中使用Giacoleto模型分析噪聲的影響。SiGe技術(shù)顯示出更寬的增益帶寬從而可以給出更小的噪聲。SiGe
    發(fā)表于 05-07 13:41 ?835次閱讀

    PNP與NPN哪個是“”與”“的渾水

    型與型是PNP與NPN放大電路的電流流向的一種形象化表述,最初是由日系PLC引入這樣的簡稱,在日系語系用中文字表達(dá)的一種方式,在原來的中國學(xué)校教育中并不怎么使用“型”與“型”這
    的頭像 發(fā)表于 08-08 17:37 ?3.9w次閱讀
    PNP與NPN哪個是“<b class='flag-5'>源</b>”與”<b class='flag-5'>漏</b>“的渾水

    PLC如何區(qū)分型和型輸入

    市面的PLC品牌眾多,既有西門子、三菱等在市場占有率居高不下的大品牌PLC,也有兩百多種小眾型PLC。但是不管哪種PLC,它們的數(shù)字量輸入模塊有兩種不同的接線方式:型輸入方式和型輸入方式。今天這篇文章,我們來談?wù)勈裁词?b class='flag-5'>源型輸
    的頭像 發(fā)表于 07-20 11:18 ?2w次閱讀
    PLC如何區(qū)分<b class='flag-5'>漏</b>型和<b class='flag-5'>源</b>型輸入

    三菱PLC型和型的區(qū)別

    三菱plc型和型的區(qū)別,咱們先說下三菱plc的基本單元的輸入驅(qū)動電源有兩種,一種是交流電源100V輸入驅(qū)動(少見),一種是直流電源24V輸入驅(qū)動(常見的),交流型的不存在型之分
    發(fā)表于 03-25 09:30 ?2.9w次閱讀
    三菱PLC<b class='flag-5'>源</b>型和<b class='flag-5'>漏</b>型的區(qū)別

    嵌入選擇性外延(Embedded Source and Drain Selective Epitaxy)

    選擇性外延一般采用氮化硅或二氧化硅作為硬掩模遮蔽層,利用刻蝕氣體抑制遮蔽層上的外延生長,僅在曝露出硅的極區(qū)域?qū)崿F(xiàn)外延生長。
    的頭像 發(fā)表于 11-29 16:05 ?3157次閱讀

    柵極極怎么區(qū)分?極 柵極相當(dāng)于三極管的哪極?

    什么是極?什么是極?什么是柵極?柵極極怎么區(qū)分?極 柵極相當(dāng)于三極管的哪極?
    的頭像 發(fā)表于 11-21 16:00 ?1.7w次閱讀

    極和極的區(qū)別

    極和極的區(qū)別? 極和極是晶體管中的兩個重要極,它們在晶體管的工作過程中起著關(guān)鍵作用。極與
    的頭像 發(fā)表于 12-07 15:48 ?5910次閱讀

    mos芯片源極極柵極在哪 mos管怎么判斷

    之間的連接是理解該器件工作原理的關(guān)鍵。 MOS管結(jié)構(gòu)簡介: MOS管是由一片半導(dǎo)體材料(通常是硅)構(gòu)成的,通過在硅片上摻雜不同類型的雜質(zhì)形成兩個PN結(jié)。這些雜質(zhì)摻入?yún)^(qū)域形成了極和極,而柵極是通過在硅片上形成一層金屬(通常是鋁
    的頭像 發(fā)表于 01-10 15:34 ?5865次閱讀

    嵌入SiC應(yīng)變技術(shù)簡介

    區(qū)嵌入SiC 應(yīng)變技術(shù)被廣泛用于提高90nm 及以下工藝制程 NMOS 的速度,它是通過外延生長技術(shù)
    的頭像 發(fā)表于 07-25 10:30 ?784次閱讀
    <b class='flag-5'>源</b><b class='flag-5'>漏</b><b class='flag-5'>嵌入</b>SiC<b class='flag-5'>應(yīng)變</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>簡介</b>

    離子注入工藝的制造流程

    與亞微米工藝類似,離子注入工藝是指形成器件的有源區(qū)重?fù)诫s的工藝,降低器件有源區(qū)的串聯(lián)電阻,提高器件的速度。同時
    的頭像 發(fā)表于 11-09 10:04 ?294次閱讀
    <b class='flag-5'>源</b><b class='flag-5'>漏</b>離子注入工藝的制造流程

    SiGe外延工藝及其在外延生長、應(yīng)變硅應(yīng)用及GAA結(jié)構(gòu)中的作用

    本文介紹SiGe外延工藝及其在外延生長、應(yīng)變硅應(yīng)用以及GAA結(jié)構(gòu)中的作用。 ? 在現(xiàn)代半導(dǎo)體技術(shù)中,隨著器件尺寸的不斷縮小,傳統(tǒng)的硅基材料逐漸難以滿足高性能和低功耗的需求。SiGe(硅
    的頭像 發(fā)表于 12-20 14:17 ?102次閱讀
    <b class='flag-5'>SiGe</b>外延工藝及其在外延生長、<b class='flag-5'>應(yīng)變</b>硅應(yīng)用及GAA結(jié)構(gòu)中的作用
    RM新时代网站-首页