RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

晶圓制造良率限制因素簡述(1)

FindRF ? 來源:FindRF ? 2024-10-09 09:50 ? 次閱讀

下圖列出了一個11步工藝,如第5章所示。典型的站點良率列在第3列,累積良率列在第5列。對于單個產(chǎn)品,從站點良率計算的累積fab良率與通過將fab外的晶圓數(shù)量除以fab線開始的晶圓數(shù)量計算的良率相同。累積良率等于這個單獨電路的簡單累積fab良率計算。請注意,即使有非常高的單個站點良率,隨著晶圓通過工藝,累積fab良率仍將持續(xù)下降。一個現(xiàn)代集成電路將需要300到500個單獨的工藝步驟,這對維持盈利的生產(chǎn)率是一個巨大的挑戰(zhàn)。成功的晶圓制造操作必須實現(xiàn)超過90%的累積制造良率才能保持盈利和競爭力。

wKgaomcF4YuAcjTtAALs689pcz4602.png

晶圓制造累積良率在50%到95%之間變化,這取決于許多因素。計算出的累積良率用于生產(chǎn)計劃以及工程和管理,并作為衡量工藝效果的指標(biāo)。

晶圓制造良率限制因素

晶圓制造良率受到許多因素的限制。下面列出的五個是任何晶圓制造設(shè)施都必須控制的基本因素。這些基本因素結(jié)合設(shè)備或電路特定因素,導(dǎo)致給定設(shè)施生產(chǎn)出好芯片的整體良率。

1. 工藝步驟數(shù)量

2. 晶圓斷裂和翹曲

3. 工藝變化

4. 工藝缺陷

5. 掩模缺陷

wKgaomcF4YeAUJPFAAKqex7Trvs454.png

1、工藝步驟數(shù)量

在上圖的計算中,請注意,每個單獨的工藝操作良率必須在高90%范圍內(nèi),以產(chǎn)生85.9%的累積fab良率。舉例來說,這是一個相當(dāng)簡單的11步工藝。超大規(guī)模集成(ULSI)電路需要數(shù)百個主要工藝操作。對于最前沿的產(chǎn)品,具有數(shù)百個操作的過程是典型的。

每個操作都需要幾個步驟,每個步驟又涉及許多子步驟??梢院苋菀椎乩斫猓捎诠に嚥襟E的數(shù)量,對制造區(qū)域維持高累積良率的持續(xù)壓力。電路越復(fù)雜,步驟數(shù)量越多,預(yù)期的累積良率就越低。

更多的工藝步驟還增加了其他四個良率限制因素在工藝過程中影響晶圓的可能性。這個因素是數(shù)字的暴政。例如,要實現(xiàn)50步工藝的75%累積制造良率,每個單獨步驟必須達(dá)到99.4%。這種計算類型的另一個暴政是,累積fab良率永遠(yuǎn)不能超過最低單個步驟良率。如果一個工藝步驟只能達(dá)到50%的良率,整體累積良率就永遠(yuǎn)不可能高于50%。

對于每個主要工藝操作,都有一些步驟和子步驟。在所展示的11步工藝中,第一個操作是氧化。一個簡單的氧化過程需要幾個步驟:清潔、氧化和評估。每個步驟都需要子步驟。下圖列出了一個典型的氧化過程的六個子步驟。每個子步驟都代表了污染、斷裂或損壞晶圓的機(jī)會。自動化和隔離技術(shù)為晶圓環(huán)境提供了更多的控制,但每次轉(zhuǎn)移和新的工藝環(huán)境都為污染和缺陷提供了機(jī)會。

2、晶圓斷裂和翹曲

在制造過程期間,晶圓通過手動和自動技術(shù)的組合多次被處理。每次處理都為打破相對脆弱的晶圓提供了機(jī)會。一個典型的300毫米(12英寸)直徑晶圓只有大約800微米厚。需要仔細(xì)處理晶圓,并且必須維護(hù)自動處理器以最小化斷裂。

熱處理增加了晶圓斷裂的敏感性。在晶體材料中引入了應(yīng)變,這使得晶圓在后續(xù)步驟中容易斷裂。自動處理機(jī)器只能容納全直徑晶圓。因此,任何斷裂,無論多小,都是從工藝中拒絕晶圓的原因。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    455

    文章

    50714

    瀏覽量

    423131
  • 晶圓
    +關(guān)注

    關(guān)注

    52

    文章

    4890

    瀏覽量

    127931
  • 工藝
    +關(guān)注

    關(guān)注

    4

    文章

    592

    瀏覽量

    28779
  • 晶圓制造
    +關(guān)注

    關(guān)注

    7

    文章

    276

    瀏覽量

    24067

原文標(biāo)題:半導(dǎo)體工藝之氧化(二)

文章出處:【微信號:FindRF,微信公眾號:FindRF】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    制造資料分享

    制造的基礎(chǔ)知識,適合入門。
    發(fā)表于 06-11 19:26

    制造工藝的流程是什么樣的?

    事業(yè)起步較晚,在制造上還處于建設(shè)發(fā)展階段?,F(xiàn)在我國主要做的是的封測。我國的
    發(fā)表于 09-17 09:05

    針測制程介紹

    不良品,則點上一點紅墨水,作為識別之用。除此之外,另一個目的是測試產(chǎn)品的,依的高低來判斷
    發(fā)表于 05-11 14:35

    封裝有哪些優(yōu)缺點?

    短,帶來更好的電學(xué)性能?! ? 封裝的缺點  1)封裝時同時對商所有芯片進(jìn)行封裝,不論時好的芯片或壞的芯片都將被封裝,因此在
    發(fā)表于 02-23 16:35

    什么?如何制造單晶的?

    納米到底有多細(xì)微?什么?如何制造單晶的?
    發(fā)表于 06-08 07:06

    影響LED藍(lán)寶石制造的質(zhì)量和成本因素

    影響LED藍(lán)寶石制造的質(zhì)量和成本因素
    發(fā)表于 02-08 01:00 ?17次下載

    臺積電發(fā)表聲明出問題是供應(yīng)商供應(yīng)的光阻原料不符規(guī)格造成

    代工廠臺積電今天針對 14B 廠發(fā)生
    的頭像 發(fā)表于 01-30 15:44 ?3522次閱讀

    簡述制造工藝流程和原理

    制造在半導(dǎo)體領(lǐng)域,科技含量相當(dāng)?shù)母撸夹g(shù)工藝要求非常高。而我們國半導(dǎo)體事業(yè)起步較晚,在制造
    的頭像 發(fā)表于 08-12 14:13 ?4.6w次閱讀

    如何把控芯片的?

    今天查閱了一下的控制,的成本和能否量產(chǎn)最終還是要看
    的頭像 發(fā)表于 03-05 15:59 ?7202次閱讀

    切割如何控制良品率?

    的最終主要由各工序的乘積構(gòu)成。從
    的頭像 發(fā)表于 12-15 10:37 ?1280次閱讀

    先進(jìn)的清洗技術(shù)如何助力先進(jìn)節(jié)點實現(xiàn)最佳

    半導(dǎo)體制造商如今擁有的新設(shè)備可達(dá)到最佳,這種新設(shè)備的兆聲波系統(tǒng)應(yīng)用了空間交變相位移(SAPS)和時序能激氣穴震蕩(TEBO)技術(shù)。
    的頭像 發(fā)表于 08-25 16:49 ?873次閱讀

    制造和封裝之影響的主要工藝和材料因素(一)

    制造和封裝是一個極其漫長和復(fù)雜的過程,涉及數(shù)百個要求嚴(yán)格的步驟。這些步驟從未每次都完美執(zhí)行,污染和材料變化結(jié)合在一起會導(dǎo)致在生產(chǎn)過程
    的頭像 發(fā)表于 05-20 10:55 ?1356次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>制造</b>和封裝之影響<b class='flag-5'>良</b><b class='flag-5'>率</b>的主要工藝和材料<b class='flag-5'>因素</b>(一)

    制造限制因素簡述(2)

    相對容易處理,并且良好的實踐和自動設(shè)備已將斷裂降至低水平。然而,砷化鎵并不是那么堅
    的頭像 發(fā)表于 10-09 09:39 ?476次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>制造</b><b class='flag-5'>良</b><b class='flag-5'>率</b><b class='flag-5'>限制</b><b class='flag-5'>因素</b><b class='flag-5'>簡述</b>(2)

    淺談影響分選因素1

    制造后,被送到分選測試儀。在測試期間,每個芯片都會進(jìn)行電氣測試,以檢查設(shè)備規(guī)范和功能。每個電路可能執(zhí)行數(shù)百個單獨的電氣測試。雖然這些
    的頭像 發(fā)表于 10-09 09:43 ?354次閱讀
    淺談影響<b class='flag-5'>晶</b><b class='flag-5'>圓</b>分選<b class='flag-5'>良</b><b class='flag-5'>率</b>的<b class='flag-5'>因素</b>(<b class='flag-5'>1</b>)

    淺談影響分選因素(2)

    制造率部分討論的工藝變化會影響分選
    的頭像 發(fā)表于 10-09 09:45 ?493次閱讀
    淺談影響<b class='flag-5'>晶</b><b class='flag-5'>圓</b>分選<b class='flag-5'>良</b><b class='flag-5'>率</b>的<b class='flag-5'>因素</b>(2)
    RM新时代网站-首页