RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何在PCB的Layout階段,充分應(yīng)用改善技巧抑制EMI噪訊的強(qiáng)度

PE5Z_PCBTech ? 2018-01-12 16:07 ? 次閱讀

隨著電子組件功能提升,各種電子產(chǎn)品不斷朝向高速化方向發(fā)展,然而高性能化、多功能化、可攜帶化的結(jié)果,各式各樣的EMC(Electro Magnetic Compatibility)問題,卻成為設(shè)計(jì)者揮之不去的夢(mèng)魘。目前EMI(ElectroMagnetic Interference)噪訊對(duì)策,大多仰賴設(shè)計(jì)者長(zhǎng)年累積的經(jīng)驗(yàn),或是利用仿真分析軟件針對(duì)框體結(jié)構(gòu)、電子組件,配合國(guó)內(nèi)外要求條件與規(guī)范進(jìn)行分析,換句話說電子產(chǎn)品到了最后評(píng)鑒測(cè)試階段,才發(fā)現(xiàn)、對(duì)策EMI問題,事后反復(fù)的檢討、再試作與對(duì)策組件的追加,經(jīng)常變成設(shè)計(jì)開發(fā)時(shí)程漫無節(jié)制延長(zhǎng),測(cè)試費(fèi)用膨脹的主要原因。
EMI主要發(fā)生源之一亦即印刷電路板(PrintedCircuit Board,以下簡(jiǎn)稱為PCB)的設(shè)計(jì),自古以來一直受到設(shè)計(jì)者高度重視,尤其是PCB Layout階段,若能夠?qū)MI問題列入考慮,通常都可以有效事先抑制噪訊的發(fā)生,有鑒于此本文要探討如何在PCB的Layout階段,充分應(yīng)用改善技巧抑制EMI噪訊的強(qiáng)度。

測(cè)試條件 如圖1所示測(cè)試場(chǎng)地為室內(nèi)3m半電波暗室,預(yù)定測(cè)試頻率范圍為30MHz~1000MHz的電界強(qiáng)度,依此讀取峰值點(diǎn)(Peak Point)當(dāng)作測(cè)試數(shù)據(jù)(圖2)。

如何在PCB的Layout階段,充分應(yīng)用改善技巧抑制EMI噪訊的強(qiáng)度

圖3是被測(cè)基板A的外觀,該基板為影像處理系統(tǒng)用電路主機(jī)板,動(dòng)作頻率為27MHz與54MHz,電路基板內(nèi)建CPU、Sub CPU、FRASH,以及SDRAM×5、影像數(shù)據(jù)/數(shù)字轉(zhuǎn)換處理單元、影像輸出入單元,此外被測(cè)基板符合「VCCI規(guī)范等級(jí)B」的要求,測(cè)試上使用相同的電源基板(Board)與變壓器(Adapter)。

影像輸出入單元追加設(shè)置Commonmode Choke Coil(DLWxxx系列)(圖5)

IC電源輸入線的Bypass Condenser與電源之間,追加設(shè)置Ferrite Beads(圖6)。

追加設(shè)置BypassCondenser,使各IC的所有電源腳架,全部從基板電源層(Plane)通過Bypass Condenser提供電源(圖7)。

各種EMI噪訊對(duì)策a.EMI噪訊對(duì)策用電容

接著進(jìn)行EMI測(cè)試獲得圖8的測(cè)試結(jié)果,根據(jù)測(cè)試結(jié)果再進(jìn)行噪訊抑制設(shè)計(jì)作業(yè),在此同時(shí)將設(shè)計(jì)變更的被測(cè)基板A的設(shè)計(jì)數(shù)據(jù)讀入EMI噪訊抑制支持工具,并針對(duì)支持工具指出的主要部位,例如頻率線、Bus導(dǎo)線Via周圍,分散設(shè)置EMI噪訊對(duì)策用電容(圖9),主要原因是信號(hào)導(dǎo)線的return路徑如果太長(zhǎng)或是非連續(xù)狀態(tài)時(shí),EMI噪訊有增大之虞,為了縮短Return路徑,因此設(shè)置連接電源與接地的電容。

圖10~圖13是改變上述電容容量時(shí)的EMI噪訊測(cè)試結(jié)果,根據(jù)測(cè)試結(jié)果顯示,依照?qǐng)D14的頻率范圍設(shè)置的大容量EMI噪訊對(duì)策用電容DuF,可以抑制低頻噪訊Level。雖然設(shè)置電容增加PCB的容量負(fù)載,不過為了要抑制噪訊,設(shè)置在各部位的電容頻率特性,卻可以發(fā)揮預(yù)期的EMI噪訊抑制效果。

如何在PCB的Layout階段,充分應(yīng)用改善技巧抑制EMI噪訊的強(qiáng)度

實(shí)際應(yīng)用時(shí)只要在頻率導(dǎo)線、Bus導(dǎo)線等高頻導(dǎo)線圖案(Pattern)附近、形成CPU、Return路徑的內(nèi)層面(Plane)的分?jǐn)喔浇⑿纬稍胗嵆鋈肟诘幕鍌?cè)面附近分散設(shè)置EMI噪訊對(duì)策用電容,就可以消除該部位周邊的噪訊。 對(duì)各式各樣基板外形、組件封裝、導(dǎo)線的PCB而言,只要以一定間隔設(shè)置EMI噪訊對(duì)策用電容,同樣可以獲得分散性的噪訊抑制效果。

實(shí)際應(yīng)用時(shí)只要在頻率導(dǎo)線、Bus導(dǎo)線等高頻導(dǎo)線圖案(Pattern)附近、形成CPU、Return路徑的內(nèi)層面(Plane)的分?jǐn)喔浇?、形成噪訊出入口的基板?cè)面附近分散設(shè)置EMI噪訊對(duì)策用電容,就可以消除該部位周邊的噪訊。 對(duì)各式各樣基板外形、組件封裝、導(dǎo)線的PCB而言,只要以一定間隔設(shè)置EMI噪訊對(duì)策用電容,同樣可以獲得分散性的噪訊抑制效果。

如何在PCB的Layout階段,充分應(yīng)用改善技巧抑制EMI噪訊的強(qiáng)度

改變被測(cè)基板結(jié)構(gòu)主要理由是一般4層基板的Return路徑,通常都設(shè)有可以通行電源Plane或是最短距離接地,因此在貫穿部位經(jīng)常造成Return路徑迂回問題,如果信號(hào)導(dǎo)線包覆接地Plane,如此一來大部份的Return路徑會(huì)流入接地Plane,進(jìn)而解決Return路徑迂回的困擾,被測(cè)基板B就是根據(jù)上述構(gòu)想制成,因此Return路徑在PCB整體減少30%,同時(shí)縮減信號(hào)圖案與Return路徑構(gòu)成的電流Loop距離,進(jìn)而達(dá)成EMI噪訊抑制的目的。圖16是被測(cè)基板B的各層結(jié)構(gòu)圖。 圖17是被測(cè)基板B的EMI噪訊測(cè)試結(jié)果,根據(jù)測(cè)試結(jié)果顯示包含利用外層接地Plane的遮蔽(Field)結(jié)構(gòu),與回避Return路徑迂回的設(shè)計(jì)確實(shí)具有抑制EMI噪訊的效果,不過實(shí)際上各式各樣的電路基板要作如此的層結(jié)構(gòu)變更,勢(shì)必面臨制作成本暴增的困擾,尤其是所有信號(hào)導(dǎo)線都將Return路徑列入設(shè)計(jì)考慮的話,幾乎無法作業(yè),因此Layout階段盡量避免高頻信號(hào)導(dǎo)線透過Via作布線,同時(shí)必需在該信號(hào)導(dǎo)線鄰近的層設(shè)置接地Plane,藉此防止Return路徑迂回或是分?jǐn)啵拥豍lane之間以復(fù)數(shù)Via連接,Return路徑利用復(fù)數(shù)Via作理想性的歸返。

c.設(shè)置多點(diǎn)Grand接地 Return電流流動(dòng)時(shí)PCB內(nèi)的接地Plane會(huì)產(chǎn)生電位差,該電位差往往是EMI噪訊的發(fā)生原因之一,而且可能會(huì)通過PCB形成所謂的二次噪訊,因此將接地Plane與金屬板作多點(diǎn)連接(圖18、圖19),使PCB的側(cè)面與中心位置得電位差均勻化,同時(shí)降低接地Plane本身的阻抗(Impedance)并抑制電壓下降

如何在PCB的Layout階段,充分應(yīng)用改善技巧抑制EMI噪訊的強(qiáng)度

圖20是多點(diǎn)接地后的EMI測(cè)試結(jié)果,由圖可知低頻領(lǐng)域EMI噪訊強(qiáng)度略為上升,不過200MHz以上時(shí)EMI噪訊受到抑制,這意味著多點(diǎn)接地的有效性獲得證實(shí)。

d.鋪設(shè)Shield 圖21是在基板側(cè)面鋪設(shè)Shield的實(shí)際外觀,具體方法是在基板側(cè)面粘貼導(dǎo)電膠帶,試圖藉此抑制基板內(nèi)層信號(hào)線、Via與電源Plane的噪訊,接著再與外層接地Plane連接,測(cè)試基板側(cè)面的EMI噪訊遮蔽效果,圖22是基板側(cè)面鋪設(shè)Shield的EMI測(cè)試結(jié)果,根據(jù)測(cè)試結(jié)果顯示200MHz以下時(shí)EMI噪訊強(qiáng)度有下降趨勢(shì),甚至符合規(guī)范的Level,證實(shí)基板側(cè)面鋪設(shè)Shield確實(shí)可以抑制EMI噪訊。

實(shí)際制作PCB時(shí)在基板側(cè)面鋪設(shè)Shield,同樣會(huì)面臨成本上升的質(zhì)疑,類似圖23在基板側(cè)面附近設(shè)置接地Plane與連續(xù)性貫穿Via的新結(jié)構(gòu),除了可是解決成本問題之外,還可以有效抑制基板側(cè)面的EMI噪訊強(qiáng)度;圖24是結(jié)合以上各種EMI噪訊對(duì)策的PCB測(cè)試結(jié)果。

結(jié)語(yǔ)綜合以上介紹的EMI噪訊對(duì)策,分別如下所示:

設(shè)置EMI噪訊對(duì)策用電容

回避Return路徑迂回的基板層結(jié)構(gòu)設(shè)計(jì)

設(shè)置多點(diǎn)Grand接地

基板側(cè)面包覆Shield

實(shí)際上PCB得EMI噪訊對(duì)策會(huì)隨著組件封裝、導(dǎo)線、基板外形、層結(jié)構(gòu),與筐體限制出現(xiàn)極大差異,因此本文主要是探討如何在PCBLayout階段,充分應(yīng)用EMI噪訊對(duì)策手法,根據(jù)一連串的對(duì)策中找出最符合制作成本,同時(shí)又可以滿足規(guī)范要求的方法。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23080

    瀏覽量

    397494
  • Layout
    +關(guān)注

    關(guān)注

    14

    文章

    403

    瀏覽量

    61738
  • EMI噪訊
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    6429

原文標(biāo)題:【干貨】印刷電路板的EMI噪訊對(duì)策技巧

文章出處:【微信號(hào):PCBTech,微信公眾號(hào):EDA設(shè)計(jì)智匯館】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    pcb layout必須要了解EMI的三要素

    只有先了解才有可能去避免它,減少它在電路中的危害。EMC電磁兼容是pcb layout必須的一課。不知道如何減少EMI,那么這樣做pcb layou
    發(fā)表于 11-23 10:20 ?6403次閱讀

    解析PCB分層堆疊設(shè)計(jì)在抑制EMI上的作用

    解決EMI問題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI
    發(fā)表于 01-09 11:33 ?1999次閱讀

    教你如何在PCB階段就避免六成的EMI

    在進(jìn)行針對(duì)電子產(chǎn)品的電磁干擾設(shè)計(jì)中,開發(fā)者們?cè)絹碓揭庾R(shí)到在PCB電路中進(jìn)行EMI處理的重要性。如果能在這一階段對(duì)EMI問題進(jìn)行抑制,那么可以
    發(fā)表于 07-07 15:52

    PCB板產(chǎn)生EMI的原理以及如何抑制

    隨著IC 器件集成度的提高、設(shè)備的逐步小型化和器件的速度愈來愈高,電子產(chǎn)品中的EMI問題也更加嚴(yán)重。從系統(tǒng)設(shè)備EMC /EMI設(shè)計(jì)的觀點(diǎn)來看,在設(shè)備的PCB設(shè)計(jì)階段處理好EMC/EMI
    發(fā)表于 04-27 06:30

    多層板PCB設(shè)計(jì)時(shí)的EMI屏蔽和抑制

    解決EMI問題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI
    發(fā)表于 07-25 07:02

    請(qǐng)問如何改善開關(guān)電源電路的EMI特性?

    節(jié)點(diǎn)增加電容、磁珠以及在MOSFET外接Cds、增大Rgon等,是降低MOSFET電壓尖峰和電流尖峰的有效措施,從而改善電路EMI性能。此外合適的測(cè)量?jī)x器設(shè)備是電源工程師快速定位問題必不可少的工具,通過科學(xué)的測(cè)量方法和有效的改善
    發(fā)表于 10-21 07:13

    何在PCBLayout階段改善EMI強(qiáng)度

    抑制的發(fā)生,有鑒于此本文要探討如何在PCBLayout
    發(fā)表于 10-21 16:00

    印刷電路板的EMI對(duì)策技巧有哪些?

    何在PCB Layout階段充分應(yīng)用EMI
    發(fā)表于 04-25 09:18

    何在PCB設(shè)計(jì)階段處理好EMC及其EMI的問題呢?

    何在PCB設(shè)計(jì)階段處理好EMC及其EMI的問題呢?有什么解決辦法嗎?
    發(fā)表于 04-06 15:52

    防止EMI的技巧

        電子產(chǎn)品發(fā)展使得EMI問題越來越復(fù)雜多樣化,幾乎所有電子硬件工程師工作上都會(huì)面臨不同程度電磁波干擾(EMI)問題,本文將從基礎(chǔ)物理角度說明EMI
    發(fā)表于 10-26 15:33 ?564次閱讀

    解析PCB分層堆疊設(shè)計(jì)在抑制EMI上的作用

    解決EMI問題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI
    發(fā)表于 01-13 16:41 ?807次閱讀

    淺談如何應(yīng)對(duì)印刷電路板的EMI

    揮之不去的夢(mèng)魘。 目前EMI(Electro Magnetic Interference)對(duì)策,大多仰賴設(shè)計(jì)者長(zhǎng)年累積的經(jīng)驗(yàn),或是利用仿真分析軟件針對(duì)框體結(jié)構(gòu)、電子組件,配合國(guó)內(nèi)外要求條件與規(guī)范進(jìn)行分析,換句話說電子產(chǎn)品到了
    發(fā)表于 11-13 09:14 ?606次閱讀

    PCB印制電路板抑制EMI的技巧及方法

    ,通常都可以有效事先抑制的發(fā)生,有鑒于此本文要探討如何在PCBLayout
    發(fā)表于 01-22 15:30 ?1778次閱讀
    <b class='flag-5'>PCB</b>印制電路板<b class='flag-5'>抑制</b><b class='flag-5'>EMI</b><b class='flag-5'>噪</b><b class='flag-5'>訊</b>的技巧及方法

    PCB印刷電路板的EMI設(shè)計(jì)

    ,通常都可以有效事先抑制的發(fā)生,有鑒于此本文要探討如何在PCBLayout
    發(fā)表于 06-04 14:13 ?610次閱讀
    <b class='flag-5'>PCB</b>印刷電路板的<b class='flag-5'>EMI</b><b class='flag-5'>噪</b><b class='flag-5'>訊</b>設(shè)計(jì)

    PMP30930.1-EMI 優(yōu)化型降壓 PCB layout 設(shè)計(jì)

    電子發(fā)燒友網(wǎng)站提供《PMP30930.1-EMI 優(yōu)化型降壓 PCB layout 設(shè)計(jì).pdf》資料免費(fèi)下載
    發(fā)表于 05-20 14:29 ?0次下載
    PMP30930.1-<b class='flag-5'>EMI</b> 優(yōu)化型降壓 <b class='flag-5'>PCB</b> <b class='flag-5'>layout</b> 設(shè)計(jì)
    RM新时代网站-首页