RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence推出基于Arm的系統(tǒng)Chiplet

半導(dǎo)體芯科技SiSC ? 來源:Cadence楷登 ? 2024-11-28 15:35 ? 次閱讀

來源:Cadence楷登

近日,Cadence宣布其首款基于 Arm 的系統(tǒng)級(jí)小芯片(Chiplet)開發(fā)成功并流片,這是一項(xiàng)突破性成就。這項(xiàng)創(chuàng)新標(biāo)志著芯片技術(shù)的關(guān)鍵進(jìn)步,展現(xiàn)了 Cadence 致力于通過其芯片架構(gòu)和框架推動(dòng)行業(yè)領(lǐng)先解決方案的承諾。

wKgZPGdIHUmAb9dDAAH70PTSLfE95.jpeg

第一個(gè)系統(tǒng)級(jí) Chiplet

Cadence 成功制作了業(yè)界首款系統(tǒng)級(jí)小芯片的原型、設(shè)計(jì)并流片。該芯片將處理器、系統(tǒng) IP 和內(nèi)存 IP 集成在一個(gè)封裝中,通過通用芯片互連標(biāo)準(zhǔn) (UCIe?)接口進(jìn)行互連。該芯片與 Arm 共同開發(fā),符合 Arm 的芯片系統(tǒng)架構(gòu)(CSA),該標(biāo)準(zhǔn)可確?;ゲ僮餍圆⒓涌煨酒纳鲜袝r(shí)間。

系統(tǒng)小芯片包括管理整個(gè)多芯片組 SoC 的資源和功能的功能。該芯片組具有系統(tǒng)處理器、安全管理處理器、Cadence 控制器以及用于 LPDDR5 和 UCIe 的 Cadence PHY IP 等組件,是 Cadence 創(chuàng)新的體現(xiàn)。該芯片組采用 Cadence Janus NoC 技術(shù),可為 UCIe IP 提供高達(dá) 64GB/s 的峰值帶寬,為 LPDDR5 IP 提供高達(dá) 32GB/s 的峰值內(nèi)存帶寬。

與 Arm 攜手,共同推進(jìn) Chiplet 生態(tài)系統(tǒng)

2024 年 3 月,Cadence 和 Arm 正式建立長(zhǎng)期合作關(guān)系,以提供基于芯片的參考設(shè)計(jì)和尖端軟件開發(fā)平臺(tái)。此次合作將 Cadence 強(qiáng)大的 IP 和 EDA 解決方案與 Arm 先進(jìn)的 IP 技術(shù)相結(jié)合,大大降低了設(shè)計(jì)復(fù)雜性并加快了客戶的產(chǎn)品上市時(shí)間。為進(jìn)一步的發(fā)展奠定了基礎(chǔ),為客戶提供了一個(gè)全面的開發(fā)平臺(tái),以實(shí)現(xiàn)極佳的性能和效率。

此次合作的核心戰(zhàn)略是投資 Arm CSA,從而實(shí)現(xiàn)供應(yīng)商之間更大的組件重用。Cadence 是 CSA 的積極貢獻(xiàn)者,正在開發(fā)符合此標(biāo)準(zhǔn)的芯片。這些標(biāo)準(zhǔn)允許小芯片(包括 Arm計(jì)算子系統(tǒng)(CSS)和 Cadence 系統(tǒng)芯片)實(shí)現(xiàn)規(guī)?;⒓涌焐鲜袝r(shí)間。

先進(jìn)的 IP 技術(shù)創(chuàng)新

憑借數(shù)十年的 IP 和子系統(tǒng)設(shè)計(jì)專業(yè)知識(shí),硅解決方案事業(yè)部可提供高價(jià)值解決方案來解決客戶挑戰(zhàn)。將功能抽象為小芯片 IP 可幫助客戶更快地將創(chuàng)新推向市場(chǎng)。Cadence 掌握的先進(jìn)封裝和互連技術(shù)可實(shí)現(xiàn)可擴(kuò)展的高性能解決方案,從而提高效率并推動(dòng)技術(shù)進(jìn)步。

利用 Chiplet 技術(shù)改變行業(yè)

從單片 SoC 轉(zhuǎn)向基于小芯片的設(shè)計(jì),其驅(qū)動(dòng)力在于提高設(shè)計(jì)效率、縮短平臺(tái)更新周期以及優(yōu)化功率、性能和面積(PPA)指標(biāo)。小芯片支持多代工廠業(yè)務(wù)模式,在同一封裝內(nèi)集成跨代工廠工藝技術(shù)。隨著技術(shù)密度擴(kuò)展放緩,芯片對(duì)于克服摩爾定律限制和工藝掩模版限制至關(guān)重要。新的封裝和互連解決方案(包括 2.5D 和 3D 封裝以及 UCIe 等芯片到芯片接口)支持這種變革性方法,為客戶提供了加速創(chuàng)新和市場(chǎng)準(zhǔn)備的途徑。

結(jié)語(yǔ)

Cadence 在小芯片技術(shù)方面的開創(chuàng)性工作代表了半導(dǎo)體行業(yè)的重大進(jìn)步。Cadence 通過創(chuàng)新的架構(gòu)、強(qiáng)大的 IP 和戰(zhàn)略合作伙伴關(guān)系,為效率、可擴(kuò)展性和性能樹立了新的標(biāo)桿。這些發(fā)展?jié)M足了高性能計(jì)算、汽車和數(shù)據(jù)中心行業(yè)不斷變化的需求,并幫助客戶克服設(shè)計(jì)挑戰(zhàn)并加快產(chǎn)品上市時(shí)間。Cadence 始終致力于突破技術(shù)界限,塑造小芯片生態(tài)系統(tǒng)的未來。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    455

    文章

    50714

    瀏覽量

    423118
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    134

    文章

    9084

    瀏覽量

    367373
  • Cadence
    +關(guān)注

    關(guān)注

    65

    文章

    921

    瀏覽量

    142068
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    431

    瀏覽量

    12584
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    Arm全面設(shè)計(jì)助力Arm架構(gòu)生態(tài)發(fā)展

    ,通過該生態(tài)項(xiàng)目,Arm、三星晶圓代工廠 (Samsung Foundry)、ADTechnology 和 Rebellions 正在聯(lián)手向市場(chǎng)推出人工智能 (AI) CPU 芯粒 (chiplet) 平臺(tái),面向云、高性能計(jì)算
    的頭像 發(fā)表于 10-21 09:58 ?367次閱讀

    IMEC組建汽車Chiplet聯(lián)盟

    來源:芝能智芯 微電子研究中心imec宣布了一項(xiàng)旨在推動(dòng)汽車領(lǐng)域Chiplet技術(shù)發(fā)展的新計(jì)劃。 這項(xiàng)名為汽車Chiplet計(jì)劃(ACP)的倡議,吸引了包括Arm、ASE、寶馬、博世、Cade
    的頭像 發(fā)表于 10-15 13:36 ?265次閱讀
    IMEC組建汽車<b class='flag-5'>Chiplet</b>聯(lián)盟

    imec主導(dǎo)汽車Chiplet計(jì)劃,多家巨頭企業(yè)加入

    近日,比利時(shí)微電子研究實(shí)驗(yàn)室imec宣布了一項(xiàng)重要進(jìn)展,其主導(dǎo)的汽車Chiplet計(jì)劃已成功吸引了多家歐洲及國(guó)際知名企業(yè)加入。這些企業(yè)包括Arm、寶馬、博世、SiliconAuto、西門子和Valeo等歐洲企業(yè),以及ASE、Cadenc
    的頭像 發(fā)表于 10-14 17:04 ?452次閱讀

    Cadence展示完整的PCIe 7.0 IP解決方案

    十多年來,Cadence 對(duì) PCIe 技術(shù)的堅(jiān)定承諾和支持,在業(yè)界有目共睹。我們深知強(qiáng)大 PCIe 生態(tài)系統(tǒng)的重要性,并感謝 PCI-SIG 提供的平臺(tái)。在 PCI-SIG 開發(fā)者大會(huì)迎來 32 周年之際,Cadence 宣布
    的頭像 發(fā)表于 08-29 09:14 ?505次閱讀
    <b class='flag-5'>Cadence</b>展示完整的PCIe 7.0 IP解決方案

    Cadence 擴(kuò)充系統(tǒng) IP 產(chǎn)品組合,推出 NoC 以優(yōu)化電子系統(tǒng)連接性

    楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)近日宣布擴(kuò)充其系統(tǒng) IP 產(chǎn)品組合,新增了 Cadence? Janus? Network-on-Chip(NoC)。
    的頭像 發(fā)表于 07-03 09:24 ?614次閱讀

    Cadence擴(kuò)充系統(tǒng)IP產(chǎn)品組合,推出NoC以優(yōu)化電子系統(tǒng)連接性

    電子(美國(guó) Cadence 公司,NASDAQ:CDNS)近日宣布擴(kuò)充其系統(tǒng) IP 產(chǎn)品組合,新增了 Cadence Janus Network-on-Chip(NoC)。 隨著當(dāng)今計(jì)算需求的不斷提高
    發(fā)表于 07-01 12:01 ?359次閱讀

    Arm宣布推出終端計(jì)算子系統(tǒng)(CSS),提供領(lǐng)先的人工智能體驗(yàn)

    Arm 控股有限公司(納斯達(dá)克股票代碼:ARM,以下簡(jiǎn)稱“Arm”)今日宣布推出 Arm? 終端計(jì)算子
    的頭像 發(fā)表于 05-30 14:11 ?1243次閱讀
    <b class='flag-5'>Arm</b>宣布<b class='flag-5'>推出</b>終端計(jì)算子<b class='flag-5'>系統(tǒng)</b>(CSS),提供領(lǐng)先的人工智能體驗(yàn)

    Cadence宣布與Arm合作,提供基于芯粒的參考設(shè)計(jì)和軟件開發(fā)平臺(tái)

    中國(guó)上海,2024 年 3 月 19 日——楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)近日宣布與 Arm 公司合作,提供基于芯粒的參考設(shè)計(jì)和軟件開發(fā)平臺(tái),以加速軟件定義汽車(SDV)取得創(chuàng)新。
    的頭像 發(fā)表于 03-19 11:41 ?714次閱讀

    Cadence收購(gòu)BETA CAE Systems,加速智能系統(tǒng)設(shè)計(jì)戰(zhàn)略

    近日,楷登電子(Cadence)宣布與BETA CAE Systems International AG達(dá)成收購(gòu)協(xié)議。BETA CAE作為全球領(lǐng)先的多領(lǐng)域工程仿真解決方案供應(yīng)商,其卓越的系統(tǒng)分析平臺(tái)將助力Cadence加速推進(jìn)智
    的頭像 發(fā)表于 03-08 13:44 ?707次閱讀

    Chiplet是否也走上了集成競(jìng)賽的道路?

    Chiplet會(huì)將SoC分解成微小的芯片,各公司已開始產(chǎn)生新的想法、工具和“Chiplet平臺(tái)”,旨在將這些Chiplet橫向或縱向組裝成先進(jìn)的SiP(system-in- package)形式。
    的頭像 發(fā)表于 02-23 10:35 ?913次閱讀
    <b class='flag-5'>Chiplet</b>是否也走上了集成競(jìng)賽的道路?

    Cadence推出全新數(shù)字孿生平臺(tái)Millennium Platform

    楷登電子(Cadence Design Systems)今日宣布推出全新的Cadence? Millennium? Enterprise Multiphysics Platform,這是一款面向多
    的頭像 發(fā)表于 02-03 11:31 ?1092次閱讀

    什么是Chiplet技術(shù)?

    什么是Chiplet技術(shù)?Chiplet技術(shù)是一種在半導(dǎo)體設(shè)計(jì)和制造中將大型芯片的不同功能分解并分散實(shí)現(xiàn)在多個(gè)較小和專用的芯片(Chiplets)上的方法。這些較小的芯片隨后通過高速互連方式集成到一個(gè)封裝中,共同實(shí)現(xiàn)全功能的芯片系統(tǒng)
    的頭像 發(fā)表于 01-25 10:43 ?2142次閱讀
    什么是<b class='flag-5'>Chiplet</b>技術(shù)?

    Cadence推出新版Palladium Z2應(yīng)用

    楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)今日宣布推出一套新的應(yīng)用,可顯著增強(qiáng)旗艦產(chǎn)品 Palladium Z2 Enterprise Emulation System 的功能
    的頭像 發(fā)表于 01-19 10:10 ?882次閱讀

    Chiplet成大芯片設(shè)計(jì)主流方式,開啟IP復(fù)用新模式

    照不同的計(jì)算單元或功能單元對(duì)其進(jìn)行分解,然后每個(gè)單元選擇最適合的工藝制程進(jìn)行制造,再將這些模塊化的裸片互聯(lián)起來,降低芯片設(shè)計(jì)的成本和難度。 ? Chiplet模型已經(jīng)被證明是可行的,目前AMD、英特爾、博通和Marvell等公司都已經(jīng)推出自己的
    的頭像 發(fā)表于 01-12 00:55 ?2092次閱讀

    什么是Chiplet技術(shù)?Chiplet技術(shù)有哪些優(yōu)缺點(diǎn)?

    Chiplet技術(shù)是一種將集成電路設(shè)計(jì)和制造的方法,其中一個(gè)芯片被分割成多個(gè)較小的獨(dú)立單元,這些單元通常被稱為“chiplets”。每個(gè)chiplet可以包含特定的功能塊、處理器核心、內(nèi)存單元或其他
    的頭像 發(fā)表于 01-08 09:22 ?5183次閱讀
    RM新时代网站-首页