RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

提高穩(wěn)定性的運(yùn)放電路超高精度電阻使用小技巧

m3eY_edn_china ? 2018-03-28 08:51 ? 次閱讀

一些理想的運(yùn)算放大器配置假定反饋電阻器呈現(xiàn)完美匹配。在實(shí)踐中,電阻器的非理想性會影響各種電路參數(shù),如共模抑制比 (CMRR)、諧波失真和穩(wěn)定性。電源解決方案的單片IC設(shè)計(jì)常常會發(fā)揮精確匹配內(nèi)部元件的能力。仔細(xì)匹配的電阻網(wǎng)絡(luò)可以實(shí)現(xiàn)比失配分立元件更精確的匹配數(shù)量級。通過高精度匹配電阻傳遞的數(shù)字信號也使輸出模擬信號的噪聲和失真更小。

一些理想的運(yùn)算放大器(通常簡寫為op-amp或opamp)配置是假定反饋電阻呈現(xiàn)出完美匹配。但在實(shí)踐中,電阻的非理想特征會影響各種電路參數(shù),如共模抑制比(CMRR)、諧波失真和穩(wěn)定性。

運(yùn)放是一種直流耦合高增益電子電壓放大器,具有差分輸入,且通常是單端輸出。在這種配置下,運(yùn)放產(chǎn)生的輸出電位(相對于電路地)通常比其輸入端之間的電位差大數(shù)千倍。

精密放大器模數(shù)轉(zhuǎn)換器ADC)的實(shí)際性能通常難以實(shí)現(xiàn),因?yàn)閿?shù)據(jù)表規(guī)格是基于理想的組件。精心匹配的電阻網(wǎng)絡(luò)比不匹配的分立元件在匹配精度上高幾個(gè)數(shù)量級,確保數(shù)據(jù)表規(guī)格滿足精密集成電路IC)要求。

在電源方案的單片IC設(shè)計(jì)中,我們經(jīng)常會用到精確匹配內(nèi)部組件的能力。例如,通過精確匹配運(yùn)放的輸入晶體管來提供低失調(diào)電壓。如果我們非得用分立晶體管來制作運(yùn)放,那么將會有30mV或更高的失調(diào)電壓。這種精確匹配元件的能力包括片上電阻匹配。

DI1-F1-201804

圖1:反相運(yùn)放配置。

集成差分放大器就利用了精確的片上電阻匹配和激光微調(diào)。這些集成器件優(yōu)異的共模抑制依賴于精心設(shè)計(jì)的集成電路的精確匹配和溫度跟蹤。

通過使用成對切割(1:1比率)的芯片并將其放置在密閉網(wǎng)絡(luò)封裝中可實(shí)現(xiàn)明顯的跟蹤增益。可以通過使用超高精度電阻(熱端或冷端的電阻溫度系數(shù)在0.05 ppm/oC,相鄰的兩個(gè)芯片顯示的溫漂軌跡差在0.1 ppm/oC以內(nèi))來實(shí)現(xiàn)極限增益。為獲得最佳跟蹤效果,必須使用絕對電阻溫度系數(shù)非常低的電阻(稱為超高精度電阻),這也有助于避免由于溫度梯度造成的復(fù)雜性。

匹配電阻對許多差分電路的性能都至關(guān)重要。比率之間的任何不匹配都會導(dǎo)致共模誤差。在這些電路中,CMRR是個(gè)重要指標(biāo),因?yàn)樗砻饔卸嗌俨黄谕墓材P盘枙霈F(xiàn)在輸出中。由這些電路中的電阻引起的CMRR可以使用以下公式計(jì)算:

CMRR=1/2(G+1)/ Δ R/R(G =增益[放大系數(shù)],R =電阻[Ω])

在精密醫(yī)療設(shè)備(如電子掃描顯微鏡、血細(xì)胞計(jì)數(shù)設(shè)備和體內(nèi)診斷探頭)中,使用高度匹配精密電阻的差分放大器至關(guān)重要。

DI1-F2-201804

圖2:差分放大器。

惠斯登電橋(或電阻電橋)電路可用于多種應(yīng)用。當(dāng)今,利用現(xiàn)代運(yùn)放,我們可以使用惠斯登電橋電路將各種變頻器傳感器連接到這些放大器電路。除了將未知電阻與已知電阻進(jìn)行比較外,惠斯登電橋在電子電路中有許多用途?;菟沟请姌螂娐菲鋵?shí)就是兩個(gè)簡單的電阻串并聯(lián)組合,當(dāng)連接在電壓源和接地之間的電阻平衡時(shí),在這兩個(gè)并聯(lián)支路之間就會產(chǎn)生零壓差。

惠斯登電橋電路具有兩個(gè)輸入端和兩個(gè)輸出端,由四個(gè)電阻構(gòu)成,如圖3所示的菱形結(jié)構(gòu)。這是惠斯登電橋的典型畫法。與運(yùn)放一起使用時(shí),惠斯登電橋電路可用于測量和放大電阻的微小變化。與使用常規(guī)薄膜電阻相比,超高精度電阻的使用可精確地將電橋平衡點(diǎn)接地。所有四個(gè)電阻都各司其職,所以其匹配和穩(wěn)定性對于電橋平衡非常必要。

DI1-F3-201804

圖3:惠斯登電橋差分放大器。

平衡良好的惠斯登電橋差分放大器可用于電站的智能電網(wǎng)電力電路測量。它們也用于太陽能轉(zhuǎn)換器,其中轉(zhuǎn)換器的效率直接取決于使用高穩(wěn)定電阻的電阻橋的平衡。

精密和低噪聲運(yùn)放通常用于在傳感器信號(如溫度、壓力、光線)進(jìn)入ADC之前調(diào)節(jié)這些信號。在這種應(yīng)用中,輸入失調(diào)電壓和輸入電壓噪聲這兩個(gè)特定的運(yùn)放參數(shù)對于良好的系統(tǒng)分辨率至關(guān)重要。超高精度電阻的低失調(diào)和低噪聲參數(shù)使其成為傳感器接口和發(fā)送器的理想選擇。

DI1-F4-201804

圖4:運(yùn)放求和公式。

DI1-F5-201804

圖5:數(shù)模轉(zhuǎn)換器

作為參考,高精度電阻用于數(shù)模轉(zhuǎn)換器(DAC)輸入也可實(shí)現(xiàn)更好的結(jié)果。通過高精度匹配電阻傳遞的數(shù)字信號使模擬信號輸出的噪聲和失真更小。Bulk Metal Foil技術(shù)的噪聲等級為-40dB,使得這種電阻技術(shù)成為高端音頻ADC/DAC電路中參考和增益電阻的理想方案。低噪聲運(yùn)放在航空電子設(shè)備、軍用和航天(AMSRFI設(shè)備(包括陀螺儀、GPS芯片組控制放大器和天線方向控制單元)中也非常關(guān)鍵。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電阻
    +關(guān)注

    關(guān)注

    86

    文章

    5507

    瀏覽量

    171919
  • 運(yùn)放電路
    +關(guān)注

    關(guān)注

    38

    文章

    358

    瀏覽量

    34853

原文標(biāo)題:運(yùn)放電路超高精度電阻使用:匹配和穩(wěn)定的重要性

文章出處:【微信號:edn-china,微信公眾號:EDN電子技術(shù)設(shè)計(jì)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    電阻型放大電路穩(wěn)定性問題

    電阻型放大電路中,如PGA,LDO等,常常會出現(xiàn)如下穩(wěn)定性問題:單獨(dú)仿真的穩(wěn)定性很好的運(yùn)放接入電阻
    發(fā)表于 12-01 17:13 ?1569次閱讀
    <b class='flag-5'>電阻</b>型放大<b class='flag-5'>電路</b>的<b class='flag-5'>穩(wěn)定性</b>問題

    運(yùn)放電路穩(wěn)定性判定準(zhǔn)則及測試

      通常利用Aol與1/β“閉合速度”進(jìn)行簡單一階穩(wěn)定性檢查。閉合速度穩(wěn)定性檢查法定義為1/β曲線與Aol曲線在fcl上(此時(shí)環(huán)路增益為0dB)的“閉合速度”:40db/decade的閉合速度預(yù)示不穩(wěn)定,因?yàn)樵撻]合速度意味著在f
    的頭像 發(fā)表于 11-07 15:52 ?1336次閱讀
    <b class='flag-5'>運(yùn)</b><b class='flag-5'>放電路</b><b class='flag-5'>穩(wěn)定性</b>判定準(zhǔn)則及測試

    運(yùn)穩(wěn)定性分析】TI 高精度實(shí)驗(yàn)室 運(yùn)放培訓(xùn)筆記

    運(yùn)穩(wěn)定性分析】TI 高精度實(shí)驗(yàn)室 運(yùn)放培訓(xùn)筆記
    發(fā)表于 04-03 21:24

    【轉(zhuǎn)帖】運(yùn)放電路超高精度電阻使用

    反饋電阻呈現(xiàn)出完美匹配。但在實(shí)踐中,電阻的非理想特征會影響各種電路參數(shù),如共模抑制比(CMRR)、諧波失真和穩(wěn)定性運(yùn)放是一種直流耦合高增益
    發(fā)表于 03-30 17:10

    運(yùn)放電路穩(wěn)定性,這篇給你講全了!

    參數(shù),不管直流還是交流,都會重點(diǎn)關(guān)注,如開環(huán)增益、共模抑制比、電源抑制比等。但是穩(wěn)定性設(shè)計(jì)提及的頻率非常低,可能大部分設(shè)計(jì)人員認(rèn)為正反饋才振蕩,負(fù)反饋運(yùn)放電路穩(wěn)定是一個(gè)小概率的事情。
    發(fā)表于 03-12 17:00

    做到這三步,實(shí)現(xiàn)運(yùn)放電路穩(wěn)定性不是難題

    參數(shù),不管直流還是交流,都會重點(diǎn)關(guān)注,如開環(huán)增益、共模抑制比、電源抑制比等。但是穩(wěn)定性設(shè)計(jì)提及的頻率非常低,可能大部分設(shè)計(jì)人員認(rèn)為正反饋才振蕩,負(fù)反饋運(yùn)放電路穩(wěn)定是一個(gè)小概率的事情。
    發(fā)表于 04-07 09:21

    做到這三步,輕松實(shí)現(xiàn)運(yùn)放電路穩(wěn)定性

    參數(shù),不管直流還是交流,都會重點(diǎn)關(guān)注,如開環(huán)增益、共模抑制比、電源抑制比等。但是穩(wěn)定性設(shè)計(jì)提及的頻率非常低,可能大部分設(shè)計(jì)人員認(rèn)為正反饋才振蕩,負(fù)反饋運(yùn)放電路穩(wěn)定是一個(gè)小概率的事情。
    發(fā)表于 10-09 09:11

    運(yùn)放電路穩(wěn)定性分析

    在本系列中,我們將采用稱為TINA的通用SPICE仿真軟件來分析運(yùn)放電路穩(wěn)定性并給出相應(yīng)的結(jié)果。通常將此軟件稱為Tina SPICE,您可以在www.designsoftware.com 上找到它
    發(fā)表于 04-06 08:36

    做到這三步,輕松實(shí)現(xiàn)運(yùn)放電路穩(wěn)定性

    參數(shù),不管直流還是交流,都會重點(diǎn)關(guān)注,如開環(huán)增益、共模抑制比、電源抑制比等。但是穩(wěn)定性設(shè)計(jì)提及的頻率非常低,可能大部分設(shè)計(jì)人員認(rèn)為正反饋才振蕩,負(fù)反饋運(yùn)放電路穩(wěn)定是一個(gè)小概率的事情。
    發(fā)表于 05-16 15:40

    做到這三步,輕松實(shí)現(xiàn)運(yùn)放電路穩(wěn)定性

    參數(shù),不管直流還是交流,都會重點(diǎn)關(guān)注,如開環(huán)增益、共模抑制比、電源抑制比等。但是穩(wěn)定性設(shè)計(jì)提及的頻率非常低,可能大部分設(shè)計(jì)人員認(rèn)為正反饋才振蕩,負(fù)反饋運(yùn)放電路穩(wěn)定是一個(gè)小概率的事情。
    發(fā)表于 06-02 11:04

    運(yùn)放電路環(huán)路穩(wěn)定性設(shè)計(jì) 原理分析、仿真計(jì)算、樣機(jī)測試》+理論與實(shí)際結(jié)合加深理解和實(shí)戰(zhàn)運(yùn)用

    1、很榮幸拿到這本《運(yùn)放電路環(huán)路穩(wěn)定性設(shè)計(jì) 原理分析、仿真計(jì)算、樣機(jī)測試》,花了幾天的時(shí)間瀏覽了一遍,書的內(nèi)容知識點(diǎn)很多,內(nèi)容確是非常豐富的,需要細(xì)細(xì)品味消化,需要對運(yùn)放有一點(diǎn)的了解,
    發(fā)表于 05-22 12:37

    高精度、高穩(wěn)定性金屬膜電阻 --- PSF系列

      日前,Vishay Intertechnology, Inc.宣布,推出采用2012和4527外形尺寸的新系列表面貼裝的高精度、高穩(wěn)定性金屬膜電阻
    發(fā)表于 12-21 09:13 ?1965次閱讀

    運(yùn)放電路穩(wěn)定性受哪種輸入電容的影響

    運(yùn)放的輸入電容參數(shù)經(jīng)常使人困惑或是忽略。現(xiàn)在讓我們明確這些參數(shù)怎樣才是最好的應(yīng)用。 運(yùn)放電路穩(wěn)定性受輸入電容的影響,它在反向輸入端引入了一個(gè)相移,即到達(dá)反向輸入端的反饋支路的延遲。反
    的頭像 發(fā)表于 11-19 15:33 ?3081次閱讀

    電阻型放大電路中并聯(lián)電容提高穩(wěn)定性的原理

    電阻型放大電路中,如PGA,LDO等,常常會出現(xiàn)如下穩(wěn)定性問題:單獨(dú)仿真的穩(wěn)定性很好的運(yùn)放接入電阻
    的頭像 發(fā)表于 07-05 16:01 ?2019次閱讀
    <b class='flag-5'>電阻</b>型放大<b class='flag-5'>電路</b>中并聯(lián)電容<b class='flag-5'>提高</b><b class='flag-5'>穩(wěn)定性</b>的原理

    運(yùn)放電路閉環(huán)穩(wěn)定性的判斷方法

    運(yùn)放電路閉環(huán)穩(wěn)定性的判斷方法 運(yùn)放電路的閉環(huán)穩(wěn)定性判斷是保證
    的頭像 發(fā)表于 11-06 10:20 ?1858次閱讀
    RM新时代网站-首页