RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Virtex UltraScale+ 系列新增 58G PAM4 FPGA 產(chǎn)品

YCqV_FPGA_EETre ? 來源:未知 ? 作者:李倩 ? 2018-04-02 15:50 ? 次閱讀

公司演示了FPGA業(yè)界首項計劃在 7nm 產(chǎn)品應用的112G PAM4 收發(fā)器技術,并宣布 Virtex UltraScale+ 系列新增 58G PAM4 FPGA 產(chǎn)品

賽靈思公司今天宣布在 2018 年美國光纖通訊展覽會及研討會(OFC 2018)上展示了其在光纖網(wǎng)絡上的技術領先優(yōu)勢。公司通過FPGA 行業(yè)突破性的 112G PAM4 光纖網(wǎng)絡電氣信號傳輸技術的首次演示,以及 16nm Virtex? UltraScale+? 系列新增帶有 58G PAM4 收發(fā)器器件系列的宣布,讓與會者一睹了未來網(wǎng)絡技術的風采。

云服務和5G 的推出驅動數(shù)據(jù)流量大幅增長,這為滿足網(wǎng)絡中迅速增長的帶寬需求帶來了挑戰(zhàn)。要想以高性價比滿足帶寬需求,路由器和交換機的線路卡端口密度、光學標準的演進發(fā)展以及光學網(wǎng)絡帶寬升級都是面臨的主要約束。向58G和112G收發(fā)器的過渡,是在相同的現(xiàn)有空間上實現(xiàn)400G和800G+數(shù)據(jù)速率的重要一步。

112G PAM4技術演示—賽靈思定義新一代產(chǎn)品性能

賽靈思預見到對速度和吞吐量的需求將進一步增長,因而其在單個通道上演示了全雙工 112G PAM4 信號傳輸方案。業(yè)界專家認為 112Gb/s的收發(fā)器性能對滿足新一代光纖網(wǎng)絡和線路卡密度的要求至關重要??蛻魧⒃谫愳`思即將推出的 7nm產(chǎn)品系列看到采用 112G 收發(fā)器的可編程器件。

Moor Insights & Strategy 的 高性能計算( HPC)和機器學習高級分析師 Karl Freund 表示:“賽靈思在推動標準工作以及串行互連技術性能突破方面有著悠久的歷史,今天更是通過業(yè)界首個112G PAM4的演示以及58G PAM4解決方案的推出,持續(xù)推動著這項事業(yè)。對于面臨著光纖網(wǎng)絡帶寬性能提升挑戰(zhàn)的網(wǎng)絡架構師而言,賽靈思今天宣布的消息乃是一次重大的飛躍。”

賽靈思收發(fā)器技術里程碑

全新 58G PAM4 FPGA—客戶今日起即可展開設計工作

全新賽靈思收發(fā)器架構構建在高端應用領域炙手可熱的 Virtex UltraScale+ 系列器件之上,能將編程邏輯的靈活性與 58G PAM4 收發(fā)器完美結合在一起,從而幫助客戶高效地將現(xiàn)有系統(tǒng)的帶寬水平提高一倍。上述器件能在現(xiàn)有25G背板上工作,不僅能延長當前系統(tǒng)的使用壽命和擴展帶寬,同時還可為新一代技術發(fā)展鋪平道路。就技術移植而言,采用 58G 收發(fā)器的新器件可與現(xiàn)有 Virtex UltraScale+ 量產(chǎn)器件在占位面積上相兼容。

最新收發(fā)器架構的目標應用為云計算、5G 網(wǎng)絡、核心網(wǎng)絡(OTN、以太網(wǎng))以及網(wǎng)絡功能虛擬化(NFV)等,可幫助廠商以簡約緊湊的系統(tǒng)設計實現(xiàn) 50G、100G 和 400G 端口以及 Tb 級接口的規(guī)模進行擴展。

賽靈思通信市場副總裁 Farhad Shafai 表示:“網(wǎng)絡發(fā)展日新月異,需要支持更快速、更靈活和適應性更強的系統(tǒng),而業(yè)界也在為預期中的新型光纖器件與標準的發(fā)展變化積極做好準備。我們很高興能為我們的客戶交付最靈活和適應性最強的解決方案以及經(jīng)生產(chǎn)實踐驗證的芯片,同時延續(xù)一貫保持的高品質,并與光學、背板及其它關鍵技術所構成的生態(tài)系統(tǒng)密切合作?!?/p>

全新 58G PAM4 Virtex UltraScale+器件,整合了新一代互聯(lián)所需的集成型PAM4收發(fā)器、100GE IP模塊以及所有相關的前向糾錯編碼(FEC)技術。

賽靈思宣布16nm Virtex? UltraScale+? 系列新增帶有 58G PAM4 收發(fā)器器件系列

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 收發(fā)器
    +關注

    關注

    10

    文章

    3424

    瀏覽量

    105959
  • 光纖網(wǎng)絡

    關注

    0

    文章

    132

    瀏覽量

    17819
  • 5G
    5G
    +關注

    關注

    1354

    文章

    48436

    瀏覽量

    563957

原文標題:Xilinx 面向未來光纖網(wǎng)絡的突破性技術與產(chǎn)品亮相OFC 2018

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    ALINX 發(fā)布 AXVU13P:AMD Virtex UltraScale+ 高端 FPGA PCle 3.0 綜合開發(fā)平臺

    ALINX 正式發(fā)布 AMD Virtex UltraScale+ 系列 FPGA PCIe 3.0 綜合開發(fā)平臺?AXVU13P! 這款搭載 AMD 16nm 工藝 XCVU13P
    的頭像 發(fā)表于 12-20 16:46 ?101次閱讀
    ALINX 發(fā)布 AXVU13P:AMD <b class='flag-5'>Virtex</b> <b class='flag-5'>UltraScale+</b> 高端 <b class='flag-5'>FPGA</b> PCle 3.0 綜合開發(fā)平臺

    AMD Versal自適應SoC GTM如何用XSIM仿真和觀察PAM4信號

    可以傳輸兩個 Bit 的信息,相比傳統(tǒng)的 NRZ 模式,信號傳輸速率相當于原來的兩倍,當前主流的 400G 光模塊廣泛采用 PAM4 技術。AMD Versal 自適應 SoC 的 GTM 支持 PAM4 電平,本文將介紹如何使
    的頭像 發(fā)表于 11-22 13:49 ?208次閱讀
    AMD Versal自適應SoC GTM如何用XSIM仿真和觀察<b class='flag-5'>PAM4</b>信號

    古希臘掌管224G 的神 | Samtec 224G PAM4 高速互連大合集!

    。 接下來,我們將仔細觀察Samtec的兩個224 G現(xiàn)場產(chǎn)品演示,每個演示都展示了不同的通道評估方法。第一個是全通道測量。 上圖所示演示是一個異步224 Gbps PAM4 系統(tǒng)。Synopsys
    發(fā)表于 08-07 11:43 ?2135次閱讀
    古希臘掌管224<b class='flag-5'>G</b> 的神 | Samtec 224<b class='flag-5'>G</b> <b class='flag-5'>PAM4</b> 高速互連大合集!

    SG3225EEN在PAM4光模塊和400G,QSFP-DD光模塊中的應用

    愛普生晶振SG3225EEN,156.25MHz在PAM4光模塊和QSFP-DD光模塊中的應用。光模塊市場已發(fā)展至400G光模塊,那么PAM4光模塊和400G QSFPDD光模塊有哪些
    發(fā)表于 05-10 14:41 ?0次下載

    中高端FPGA如何選擇

    Ultrascale+也僅僅支持到PCIe Gen4,也只在最高端的FPGA中支持到58Gb的GTM,大多數(shù)Virtex
    發(fā)表于 04-24 15:09

    Achronix的FPGA有哪方面的優(yōu)勢?

    Achronix的Speedster7t支持PCIe Gen5和112G Serdes,而AMD的高端系列Virtex Ultrascale+也僅僅支持到PCIe Gen
    發(fā)表于 03-18 10:55 ?322次閱讀
    Achronix的<b class='flag-5'>FPGA</b>有哪方面的優(yōu)勢?

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD 已經(jīng)擁有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPG
    發(fā)表于 03-18 10:40 ?376次閱讀
    AMD推出全新Spartan <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b><b class='flag-5'>系列</b>

    AMD硅芯片設計中112G PAM4串擾優(yōu)化分析

    在當前高速設計中,主流的還是PAM4的設計,包括當前的56G,112G以及接下來的224G依然還是這樣。突破摩爾定律2.5D和3D芯片的設計又給高密度高速率芯片設計帶來了空間。
    發(fā)表于 03-11 14:39 ?1044次閱讀
    AMD硅芯片設計中112<b class='flag-5'>G</b> <b class='flag-5'>PAM4</b>串擾優(yōu)化分析

    AMD 擴展市場領先的 FPGA 產(chǎn)品組合,推出專為成本敏感型邊緣應用打造的AMD Spartan UltraScale+ 系列

    股票代碼:AMD)今日宣布推出 AMD Spartan? UltraScale+? FPGA 系列,這是廣泛的 AMD 成本優(yōu)化型 FPGA 和自適應 SoC
    發(fā)表于 03-07 15:17 ?498次閱讀

    AMD推出Spartan UltraScale+ FPGA系列產(chǎn)品

    AMD公司,全球知名的芯片巨頭,近日宣布推出全新的AMD Spartan UltraScale+ FPGA系列產(chǎn)品組合。這一新系列作為AMD成本優(yōu)化型
    的頭像 發(fā)表于 03-07 10:15 ?687次閱讀

    AMD 擴展市場領先的 FPGA 產(chǎn)品組合,推出專為成本敏感型邊緣應用打造的AMD Spartan UltraScale+ 系列

    股票代碼:AMD)今日宣布推出 AMD Spartan? UltraScale+? FPGA 系列,這是廣泛的 AMD 成本優(yōu)化型 FPGA 和自適應 SoC
    發(fā)表于 03-06 11:17 ?369次閱讀

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD日前正式推出了全新的Spartan UltraScale+ FPGA系列,該系列作為AMD廣泛的成本優(yōu)化型FPGA和自適應SoC
    的頭像 發(fā)表于 03-06 11:09 ?821次閱讀

    采用UltraScale/UltraScale+芯片的DFX設計注意事項

    采用UltraScale/UltraScale+芯片進行DFX設計時,建議從以下角度對設計進行檢查。
    的頭像 發(fā)表于 01-18 09:27 ?902次閱讀
    采用<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b>芯片的DFX設計注意事項

    如何克服PAM4調制的仿真挑戰(zhàn)呢?

    隨著5G網(wǎng)絡的發(fā)展,不斷擴大的帶寬需求要求單位時間內傳輸更多的邏輯信息,PAM4信號技術以其較高的傳輸效率和較低的建設成本成為下一代高速信號互連的熱門信號傳輸技術。
    的頭像 發(fā)表于 01-03 15:36 ?1884次閱讀
    如何克服<b class='flag-5'>PAM4</b>調制的仿真挑戰(zhàn)呢?

    pam4和nrz區(qū)別

    在通信領域中,數(shù)字調制技術是實現(xiàn)高速數(shù)據(jù)傳輸?shù)年P鍵。主流的數(shù)字調制技術包括脈沖振幅調制(PAM)和非返回零(NRZ)調制。本文將詳細解釋PAM-4(四進制脈沖振幅調制)與NRZ(非返回零)編碼的區(qū)別
    的頭像 發(fā)表于 12-29 10:05 ?6218次閱讀
    RM新时代网站-首页