RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CAST和Achronix使用無損壓縮IP支持從數(shù)據(jù)中心到邊緣的數(shù)據(jù)處理

西西 ? 作者:廠商供稿 ? 2018-05-03 09:05 ? 次閱讀

將CAST的壓縮知識產(chǎn)權(quán)(IP)與Achronix的eFPGA技術(shù)集成在高性能、低功耗解決方案中,以支持大數(shù)據(jù)的移動和存儲。

美國加利福尼亞州圣克拉拉市,2018年5月—基于現(xiàn)場可編程門陣列(FPGA)的硬件加速器器件及嵌入式FPGA(eFPGA)領(lǐng)域內(nèi)領(lǐng)導(dǎo)性企業(yè)Achronix半導(dǎo)體公司(Achronix Semiconductor Corporation)日前宣布:與專注于為電子系統(tǒng)設(shè)計人員提供半導(dǎo)體IP的半導(dǎo)體知識產(chǎn)權(quán)公司CAST Incorporated達成合作;CAST的高性能無損壓縮IP已經(jīng)被植入,以支持Achronix 的FPGA產(chǎn)品組合,用來完成數(shù)據(jù)中心和移動邊緣間數(shù)據(jù)傳輸?shù)母咝幚怼?/p>

CAST為Deflate、GZIP和ZLIB等無損壓縮工具提供標(biāo)準(zhǔn)的硬件實現(xiàn),它們與用于壓縮或解壓的軟件實現(xiàn)方式兼容。ZipAccel內(nèi)核提供的硬件實現(xiàn)可提供高達100Gbps的高吞吐量,且擁有非常高的壓縮性能和低延遲。將其與Achronix的Speedcore eFPGA技術(shù)耦合在一起,可實現(xiàn)一種可更加便捷地移動和存儲大數(shù)據(jù)的高性能、低功耗解決方案。

隨著帶有解析的應(yīng)用呈現(xiàn)爆炸式增長,通過帶寬有限的通信通道去傳輸越來越多的信息廣泛地出現(xiàn)在從汽車系統(tǒng)到大型金融機構(gòu)等很多場景中。傳輸數(shù)據(jù)的成本和功耗變得越來越重要,使用Achronix eFPGA來實現(xiàn)的壓縮功能可將功耗降到最低并使網(wǎng)絡(luò)能力最大化。在客制化SoC中,將CAST壓縮IP和Speedcore eFPGA IP結(jié)合在一起,可有效地提升可實現(xiàn)的吞吐量;此外,開發(fā)人員可利用eFPGA去快速且高效地實現(xiàn)數(shù)據(jù)處理算法。

為了應(yīng)對系統(tǒng)的特定吞吐量、存儲和延遲需求,能夠在eFPGA中優(yōu)化壓縮算法,將使該解決方案成為數(shù)百種應(yīng)用場景的可選技術(shù)。這不僅可以增加吞吐量,而且可以實現(xiàn)昂貴的內(nèi)存存儲空間的顯著節(jié)省。

“我們非常高興能夠與CAST合作,來進一步豐富Achronix的合作伙伴計劃,” Achronix產(chǎn)品規(guī)劃和業(yè)務(wù)拓展高級總監(jiān)Mike Fitton說道?!澳軌蛟谖覀兊膃FPGA中將CAST的高吞吐量壓縮內(nèi)核實例化,將支持帶有Speedcore的ASIC和SoC去有效地滿足數(shù)據(jù)服務(wù)市場。由于有了eFPGA IP來作為面向特定工作負載的、可重復(fù)編程的硬件加速器,從而使包括壓縮以及包括數(shù)據(jù)解析等全新算法即刻被快速實現(xiàn)。Speedcore eFPGA的高性能加上其巨大的市場牽引力使其成為該類應(yīng)用的理想選擇?!?/p>

“CAST很高興地將內(nèi)核授權(quán)給Achronix的客戶,他們將受益于Achronix的獨特架構(gòu),可以為全新的算法提供高度靈活性和永不過時的能力,并實現(xiàn)快速上市,”CAST有限公司首席執(zhí)行官Nikos D. Zervas評論道?!巴ㄟ^為Achronix FPGA工具鏈和架構(gòu)提供經(jīng)過驗證的IP解決方案,為我們那些要求在Achronix的FPGA和eFPGA中實現(xiàn)這些功能的客戶節(jié)省了開發(fā)時間。該IP已被進一步優(yōu)化以充分利用Achronix的FPGA架構(gòu)來實現(xiàn)加速并縮減芯片面積?!?/p>

關(guān)于ZipAccel

ZipAccel-C靈活的架構(gòu)允許對其壓縮效率、吞吐量、占位面積和延遲進行微調(diào),來滿足終端應(yīng)用的需求。CAST的工程師通過提供數(shù)據(jù)和分析服務(wù),來幫助用戶決定內(nèi)核的不同配置之間的權(quán)衡,并對客戶特定數(shù)據(jù)樣本的評估提供支持。

關(guān)于Speedcore 嵌入式FPGA(eFPGA)

Speedcore嵌入式FPGA(eFPGA)IP產(chǎn)品可以被集成到ASIC或者SoC之中,以提供定制的可編程芯片結(jié)構(gòu)??蛻敉ㄟ^細化其所需的邏輯功能、存儲器和DSP資源,然后Achronix將配置Speedcore IP以滿足其個性化的需求。Speedcore查找表(LUT)、RAM單元和DSP64單元可以像積木一樣組裝起來,從而為任何應(yīng)用創(chuàng)建最優(yōu)化的可編程功能結(jié)構(gòu)。

關(guān)于CAST Inc.

CAST開發(fā)、聚合并集成數(shù)字IP內(nèi)核和子系統(tǒng)。公司的產(chǎn)品線包括低功耗、高價值的各種處理器、視頻和圖像編解碼器、外圍設(shè)備、接口及其它產(chǎn)品。

關(guān)于Achronix Semiconductor Corporation

Achronix是一家私有的、采用無晶圓廠模式的半導(dǎo)體公司,總部位于美國加利福尼亞州圣克拉拉市。公司開發(fā)了自己的FPGA技術(shù),該技術(shù)是Speedster22i FPGA及Speedcore eFPGA技術(shù)的基礎(chǔ)。Achronix的所有FPGA產(chǎn)品均由其ACE設(shè)計工具提供支持,該工具還集成了對Synopsys(納斯達克股票市場代碼:SNPS)Synplify Pro工具的支持。公司在美國、歐洲和中國都設(shè)有銷售辦公室和代表處,在印度班加羅爾設(shè)有一間研發(fā)和設(shè)計辦公室。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21729

    瀏覽量

    602986
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1701

    瀏覽量

    149503
  • CAST
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    9373
  • Achronix
    +關(guān)注

    關(guān)注

    1

    文章

    76

    瀏覽量

    22532
收藏 人收藏

    評論

    相關(guān)推薦

    如何選擇數(shù)據(jù)中心服務(wù)

    的規(guī)模、所需的服務(wù)類型(如托管服務(wù)、云服務(wù)、存儲服務(wù)等)、數(shù)據(jù)處理和存儲的需求、安全性要求以及預(yù)算等。這些需求將直接影響選擇數(shù)據(jù)中心服務(wù)的方向和重點。 二、考察數(shù)據(jù)中心的位置 數(shù)據(jù)中心
    的頭像 發(fā)表于 10-24 16:14 ?196次閱讀

    實時數(shù)據(jù)處理邊緣計算應(yīng)用

    實時數(shù)據(jù)處理邊緣計算應(yīng)用廣泛,涵蓋了多個行業(yè)和領(lǐng)域。以下是一些典型的應(yīng)用場景: 一、工業(yè)制造 在工業(yè)制造領(lǐng)域,邊緣計算技術(shù)被廣泛應(yīng)用于生產(chǎn)線上的設(shè)備監(jiān)控、數(shù)據(jù)處理和實時控制。通過在生
    的頭像 發(fā)表于 10-24 14:11 ?346次閱讀

    音頻信號的無損壓縮編碼是什么

    音頻信號的無損壓縮編碼是一種在不損失音頻質(zhì)量的前提下,減少音頻文件大小的技術(shù)。這種技術(shù)對于存儲和傳輸音頻數(shù)據(jù)非常有用,尤其是在帶寬有限或存儲空間有限的情況下。無損壓縮編碼技術(shù)可以應(yīng)用于各種音頻格式
    的頭像 發(fā)表于 09-25 14:10 ?403次閱讀

    邊緣計算物聯(lián)網(wǎng)關(guān)如何優(yōu)化數(shù)據(jù)處理流程

    在物聯(lián)網(wǎng)技術(shù)日新月異的今天,數(shù)據(jù)的產(chǎn)生、傳輸與處理已成為推動行業(yè)智能化轉(zhuǎn)型的關(guān)鍵。邊緣計算物聯(lián)網(wǎng)關(guān),作為這一生態(tài)系統(tǒng)中的核心組件,正以其獨特的優(yōu)勢,在數(shù)據(jù)處理效率、實時性、安全性及成本
    的頭像 發(fā)表于 07-30 17:27 ?391次閱讀
    <b class='flag-5'>邊緣</b>計算物聯(lián)網(wǎng)關(guān)如何優(yōu)化<b class='flag-5'>數(shù)據(jù)處理</b>流程

    Achronix FPGA增加對Bluespec提供的基于Linux的RISC-V軟處理器的支持,以實現(xiàn)可擴展數(shù)據(jù)處理

    Bluespec支持加速器功能的RISC-V處理器將Achronix的FPGA轉(zhuǎn)化為可編程SoC 近日,高性能FPGA芯片和嵌入式FPGA(eFPGA)硅知識產(chǎn)權(quán)(IP)領(lǐng)域的領(lǐng)先企業(yè)
    的頭像 發(fā)表于 04-19 18:08 ?697次閱讀

    #mpo極性 #數(shù)據(jù)中心mpo

    數(shù)據(jù)中心MPO
    jf_51241005
    發(fā)布于 :2024年04月07日 10:05:13

    #mpo光纖跳線 #數(shù)據(jù)中心光纖跳線

    光纖數(shù)據(jù)中心
    jf_51241005
    發(fā)布于 :2024年03月22日 10:18:31

    #光纖彎曲 #光纖衰減 #數(shù)據(jù)中心光纖

    光纖數(shù)據(jù)中心
    jf_51241005
    發(fā)布于 :2024年03月08日 09:59:50

    #MPO預(yù)端接 #數(shù)據(jù)中心機房 #機房布線

    數(shù)據(jù)中心MPO
    jf_51241005
    發(fā)布于 :2024年03月01日 11:12:47

    高性能無損數(shù)據(jù)壓縮FPGA IP,LZO無損數(shù)據(jù)壓縮IP

    LZOAccel-D是一個無損數(shù)據(jù)壓縮引擎的FPGA硬件實現(xiàn),兼容LZO 2.10標(biāo)準(zhǔn)。 Core接收壓縮的輸入數(shù)據(jù)塊,產(chǎn)生解
    的頭像 發(fā)表于 02-25 09:59 ?314次閱讀
    高性能<b class='flag-5'>無損</b><b class='flag-5'>數(shù)據(jù)</b>解<b class='flag-5'>壓縮</b>FPGA <b class='flag-5'>IP</b>,LZO<b class='flag-5'>無損</b><b class='flag-5'>數(shù)據(jù)</b>解<b class='flag-5'>壓縮</b><b class='flag-5'>IP</b>

    #永久鏈路 #信道測試 #數(shù)據(jù)中心

    數(shù)據(jù)中心
    jf_51241005
    發(fā)布于 :2024年02月23日 10:17:58

    什么是邊緣計算?邊緣計算技術(shù)有哪些優(yōu)缺點?

    什么是邊緣計算?邊緣計算技術(shù)有哪些優(yōu)缺點? 邊緣計算是一種將計算和數(shù)據(jù)處理能力傳統(tǒng)的云計算數(shù)據(jù)中心
    的頭像 發(fā)表于 02-06 14:38 ?1703次閱讀

    #緊套光纜 #松套光纜 #數(shù)據(jù)中心

    數(shù)據(jù)中心光纜
    jf_51241005
    發(fā)布于 :2024年01月26日 09:44:11

    高性能無損數(shù)據(jù)壓縮FPGA IP,LZO無損數(shù)據(jù)壓縮IP

    LZOAccel-C是一個無損數(shù)據(jù)壓縮引擎的FPGA硬件實現(xiàn),兼容LZO 2.10標(biāo)準(zhǔn)。 Core接收未壓縮的輸入數(shù)據(jù)塊,產(chǎn)生壓縮后的
    的頭像 發(fā)表于 01-25 13:39 ?468次閱讀
    高性能<b class='flag-5'>無損</b><b class='flag-5'>數(shù)據(jù)壓縮</b>FPGA <b class='flag-5'>IP</b>,LZO<b class='flag-5'>無損</b><b class='flag-5'>數(shù)據(jù)壓縮</b><b class='flag-5'>IP</b>

    #光纜水峰 #綜合布線光纜 #數(shù)據(jù)中心

    數(shù)據(jù)中心光纜
    jf_51241005
    發(fā)布于 :2024年01月15日 09:43:26
    RM新时代网站-首页