本課程主要介紹如何校準(zhǔn)DAC從而幫助消除某些固有誤差、代碼對代碼的干擾以及降低干擾影響的方法、數(shù)字饋通及如何將其停止、過沖及如何避免過沖的方法等。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
ti
+關(guān)注
關(guān)注
112文章
8064瀏覽量
212357 -
dac
+關(guān)注
關(guān)注
43文章
2291瀏覽量
190974 -
代碼
+關(guān)注
關(guān)注
30文章
4779瀏覽量
68521
發(fā)布評論請先 登錄
相關(guān)推薦
DAC3482的I通道輸出電路,傳輸線變壓器有什么作用?
下圖是DAC3482的I通道輸出電路,這里T11是1:1的傳輸線變壓器,T4是4:1的變壓器。如果IOUTA2是20mA,IOUTA1是0mA,求分析下此時IOUTA2輸出是多少,為什么?這里的傳輸線變壓器有什么作用?前面兩個
發(fā)表于 12-20 07:50
ADS1282沒有CS片選,應(yīng)該怎樣單獨(dú)給DAC傳輸數(shù)據(jù)呢?
請問DAC1282和ADS1282的SCLK、DIN、DOUT可以接到一起,然后分別連接MCU的SCK、SOMI、SIMO嗎?
如果可以的話,ADS1282沒有CS片選,應(yīng)該怎樣單獨(dú)給DAC傳輸數(shù)據(jù)呢?
謝謝
發(fā)表于 11-25 07:35
DAC8830使用fpga驅(qū)動時無法獲得預(yù)期幅值,為什么?
我使用fpga設(shè)計了DAC8830芯片的驅(qū)動,仿真時可以看到輸出數(shù)據(jù)是從16\'d0到16‘d65535變化的正弦信號,但是實(shí)際接入DAC8830芯片以后獲得的是一個幅值300mV,3.0V
發(fā)表于 11-18 06:51
ADC和DAC中的sinc函數(shù)
在理解采樣定理的時候,經(jīng)常會用理想采樣去理解,即用沖激序列函數(shù)對輸入信號進(jìn)行采樣。如果是理想采樣的話,從理想采樣的理論分析,可以知道,搬移到每個奈奎斯特域上的頻譜的幅度都是相等的。
VCA821偏離和發(fā)燙是什么原因?
您好我按如圖仿真加+-5v電壓沒加offset output電路調(diào)理時單級輸出偏置4v多??!后來同相端下拉50歐姆電阻還是有1v多偏離。最關(guān)鍵是芯片燙手嚴(yán)重,直到把電壓減到+-3.3v才好轉(zhuǎn)!請問偏離和發(fā)燙是什么原因
發(fā)表于 09-02 08:00
使用THS3001搭了一個差分放大電路,放大輸出電壓嚴(yán)重偏離設(shè)定值,為什么?
最近使用THS3001搭了一個差分放大電路,如下圖所示,+in 、-in的輸入是一款開漏輸出的DAC芯片,輸出電流范圍0-20mA,實(shí)際測試發(fā)現(xiàn)當(dāng)DAC一端的輸出電流
IOUT1B_N
發(fā)表于 09-02 06:37
簡述socket編程中的常用函數(shù)
的解析: socket()函數(shù) socket()函數(shù)用于創(chuàng)建一個端點(diǎn)(即一個socket),它是網(wǎng)絡(luò)通信的基礎(chǔ)。該函數(shù)的原型如下: int socket ( int domain, i
如何配置CYUSB3014固件,實(shí)現(xiàn)五根地址線同步fifo數(shù)據(jù)傳輸,同時配制出多個端點(diǎn)?
如何配置CYUSB3014固件,實(shí)現(xiàn)五根地址線同步fifo數(shù)據(jù)傳輸,同時配制出多個端點(diǎn)
發(fā)表于 06-21 09:23
求助,關(guān)于鼠標(biāo)范例中的ep端點(diǎn)模式疑問求解
)。
我希望更改成uart輸入,然后通過某一個ep in端點(diǎn)輸出類似這種數(shù)據(jù)。請問者能夠?qū)崿F(xiàn)嗎? 此外,我更改下列圖片進(jìn)入打印報告函數(shù)的條件,更改恒為1,但是它并沒有打印報告出來,這是怎么回事呢? 難道是在初始化的時候已經(jīng)綁定了只有在認(rèn)定的gpio引腳觸發(fā)的時候,才
發(fā)表于 05-23 06:58
請問STM32 USB端點(diǎn)回調(diào)函數(shù)被調(diào)用的頻率由什么參數(shù)決定?
如下面的兩個函數(shù):
void EP1_IN_Callback(void);
void EP2_OUT_Callback(void);
我在端點(diǎn)描述符中設(shè)置的時間是2ms,但實(shí)際運(yùn)行起來感覺都到1秒了~~
怎樣加快 IN 的速度呀?
發(fā)表于 05-13 07:20
stm32f427 OTG_FS端點(diǎn)是否可以配置端點(diǎn)地址,比如0x0a等等?
各位版友:
stm32f427 OTG_FS模塊作為設(shè)備模式,支持4個端點(diǎn),其中端點(diǎn)0為控制端點(diǎn),剩余的端點(diǎn)1、2、3是否端點(diǎn)地址就是為0
發(fā)表于 05-11 06:58
自定義設(shè)備的端點(diǎn)是由USB PHY芯片決定的,那每一個端點(diǎn)的特性也是芯片決定好的嗎?
設(shè)備的端點(diǎn)是有USB PHY芯片決定的,那每一個端點(diǎn)的特性也是芯片決定好的嗎?如我現(xiàn)在的USB協(xié)議棧中的描述符里:
/* Endpoint 1 descriptor */
0x07, 0x05
發(fā)表于 04-30 07:22
用STM32f205+PHY做一個高速usb的Device設(shè)備,USB批量傳輸設(shè)置兩個端點(diǎn)為OUT、IN后異常怎么解決?
端點(diǎn)2會改變端點(diǎn)6.7的DIEPCTL的數(shù)值。
如果兩個openEP函數(shù)顛倒了順序,則DIEPCTL6在執(zhí)行完配置后仍然是0.
有沒有哪位大哥做過相關(guān)的工作,能不能給小弟指點(diǎn)下迷津,謝謝。
發(fā)表于 04-24 07:41
USB HID端點(diǎn)2能收不能發(fā)是怎么回事?
大家好,
最近在弄一個HID+MSC的復(fù)合設(shè)備,基于STM32_USB-Host-Device_Lib_V2.2.0 庫進(jìn)行修改。
芯片使用的是STM32F429IG
下面是我的端點(diǎn)
發(fā)表于 04-15 08:22
關(guān)于STM32 USB端點(diǎn)配置的疑惑求解
的CustomHID_Reset函數(shù)中,這里面是對USB端點(diǎn)的配置,但是里面對Endpoint 2 IN的配置就有點(diǎn)怪。代碼片段如下:
就是紅框中的這行,為什么這里配置的是端點(diǎn)1的發(fā)送count,而不是
發(fā)表于 03-12 07:13
評論