RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

為便于實現(xiàn)如此龐大的吞吐量,JESD204B標準應(yīng)運而生

電機控制設(shè)計加油站 ? 來源:未知 ? 作者:李倩 ? 2018-08-24 11:47 ? 次閱讀

問:我購買了一個雙通道ADC,并配置成數(shù)字下變頻器。但現(xiàn)在有人說其實我有四個轉(zhuǎn)換器!!!難道是我買數(shù)據(jù)轉(zhuǎn)換器時沒留神參加了“買一贈一”活動?

答:自從第一枚單片式硅基模數(shù)轉(zhuǎn)換器(ADC)誕生以來,ADC技術(shù)一直緊跟硅加工技術(shù)快速發(fā)展的步伐。

這些年來,硅加工技術(shù)已發(fā)展到非常高的程度,現(xiàn)在已經(jīng)能采用經(jīng)濟的方式設(shè)計具有很多強大數(shù)字處理功能的ADC。早先的ADC設(shè)計使用的數(shù)字電路非常少,主要用于糾錯和數(shù)字驅(qū)動器。新一代GSPS(每秒千兆樣本)轉(zhuǎn)換器(也稱為RF采樣ADC)利用成熟的65 nm CMOS技術(shù)實現(xiàn),可以集成許多數(shù)字處理功能來增強ADC的性能。當采樣速率(在GSPS范圍內(nèi))較高時,龐大的數(shù)據(jù)負載(每秒比特數(shù))也隨之而來。就以AD9680為例,這是一款14位、1.25 GSP S/1GSPS/820 MSPS/500 MSPS JESD204B雙通道模數(shù)轉(zhuǎn)換器。在達到最高采樣速率1.25 GSPS時,ADC數(shù)據(jù)流為:

14 bits × 2 converter channels × 1.25 Gbps = 35 Gbps

這樣的數(shù)據(jù)量將需要使用大量的LVDS路由通道來提取數(shù)字數(shù)據(jù)。為便于實現(xiàn)如此龐大的吞吐量,JESD204B標準應(yīng)運而生。JESD204B是一種高速數(shù)據(jù)傳輸協(xié)議,采用8位/10位編碼和加擾技術(shù),旨在確保足夠的信號完整性。針對JESD204B標準,總吞吐量變?yōu)?/p>

通過使用JESD204B標準,以每通道12.5 Gpbs對四個高速串行通道上的數(shù)據(jù)吞吐量進行劃分。將其與LVDS接口(其中線路速率電容約為1 Gbps/通道)比較,芯片可能需要超過28對!快速查閱AD9680數(shù)據(jù)手冊可以發(fā)現(xiàn),就連設(shè)置鏈路都要面對一大堆字母組合。早先的LVDS ADC比較易于實現(xiàn),而新一代JESD204B ADC則稍微復雜一些。如果考慮到內(nèi)部數(shù)字下變頻器(DDC)的設(shè)置,則會更加復雜。盡管如此,ADC設(shè)置主要取決于三個字母:

L = 每條JESD204B鏈路的通道數(shù)M = 每條JESD204B鏈路的轉(zhuǎn)換器數(shù)F = 每條JESD204B鏈路中每幀數(shù)據(jù)的8位字節(jié)數(shù)

就以AD9250為例,這是一款14位、250 MSPS JESD204B雙通道模數(shù)轉(zhuǎn)換器。圖1顯示了AD9250采用默認設(shè)置的框圖。

圖1. 設(shè)置AD9250。

在此設(shè)置中,由于AD9250中沒有其他數(shù)字處理任務(wù),所以JESD204B鏈路(JESD204B發(fā)射器)一目了然。對于JESD204B鏈路來說,通道A為轉(zhuǎn)換器“0”( M0 ),而通道B為轉(zhuǎn)換器“1”(M1),這就意味著“M”的值為2。此設(shè)置的總線路速率為

將其與采樣速率為1 GSPS的AD9680進行比較—在后面這種情況下,有兩個數(shù)字下變頻器(DDC)用于復數(shù)(I/Q)設(shè)置。圖2顯示AD9680使用數(shù)字下變頻器(DDC)對1 GSPS采樣數(shù)據(jù)進行4倍抽取。因此,輸出采樣速率(FOUT)為250 MSPS。

圖2. 設(shè)置AD9860-1000,兩個DDC設(shè)為4倍抽取。

從圖2中可以明顯看出,AD9680可以通過內(nèi)部數(shù)字下變頻器(DDC)有效降低采樣速率。由于每個DDC輸出一個16位數(shù)據(jù)流,此時實際的(物理的)轉(zhuǎn)換器位流已與JESD204B字母湯中的“M”參數(shù)互不相干。依照標準,M為每條鏈路的轉(zhuǎn)換器數(shù)。

在修改后的情形中,“M”變成一個“虛擬”轉(zhuǎn)換器的參數(shù)。雖然從物理上看AD9680只有兩個ADC通道(A與B),但是當DDC啟用復數(shù)輸出模式后,就會有四個不同的(16位)數(shù)據(jù)流通向JESD204B接口。對于JESD204B接口來說,這就相當于此時有四個轉(zhuǎn)換器在發(fā)送位流。所以,“M = 4”或轉(zhuǎn)換器乘法發(fā)揮了作用。在這種情況下,輸出線路速率變?yōu)?

這里可以明顯看出AD9680 JESD204B接口的靈活性,因為其提供了兩個可用選項,具體取決于接收邏輯(ASICFPGA)對線路速率的可接受性。表1列出了圖2所示AD9680設(shè)置中JESD204B接口的可用選項。

表1. AD9680 ADC的JESD204B輸出接口配置選項

對于雙通道ADC(如集成四個DDC的AD9680),表2顯示了用于各種配置的虛擬轉(zhuǎn)換器映射。

表2. AD9680 ADC的JESD204B輸出接口配置選項

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    8694

    瀏覽量

    147085
  • 變頻器
    +關(guān)注

    關(guān)注

    251

    文章

    6547

    瀏覽量

    144513
  • DDC
    DDC
    +關(guān)注

    關(guān)注

    2

    文章

    90

    瀏覽量

    37088

原文標題:說變就變!通過DDC魔法乘以ADC的虛擬通道數(shù)

文章出處:【微信號:motorcontrol365,微信公眾號:電機控制設(shè)計加油站】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    說變就變!讓您的ADC通道數(shù)翻倍

    1.25 GSPS時,ADC數(shù)據(jù)流這樣的數(shù)據(jù)將需要使用大量的LVDS路由通道來提取數(shù)字數(shù)據(jù)。便于實現(xiàn)
    發(fā)表于 10-12 10:07

    通過DDC魔法乘以ADC的虛擬通道數(shù)

    實現(xiàn)如此龐大吞吐量,JESD204B標準應(yīng)運而生。
    發(fā)表于 10-30 15:06

    JESD204B串行接口時鐘的優(yōu)勢

    的時鐘規(guī)范,以及利用TI 公司的芯片實現(xiàn)其時序要求。1. JESD204B 介紹1.1 JESD204B 規(guī)范及其優(yōu)勢 JESD204 是基于SerDes 的串行接口
    發(fā)表于 06-19 05:00

    FPGA高速數(shù)據(jù)采集設(shè)計之JESD204B接口應(yīng)用場景

    不用再使用大量IO口,布線方便(高速串行解串器實現(xiàn)吞吐量)d.多片IC同步方便JESD204A和JESD204B參數(shù)對比如下圖所示:3、關(guān)鍵變量M:converters/device
    發(fā)表于 12-03 17:32

    如何去實現(xiàn)JESD204B時鐘?

    JESD204B數(shù)模轉(zhuǎn)換器的時鐘規(guī)范是什么?JESD204B數(shù)模轉(zhuǎn)換器有哪些優(yōu)勢?如何去實現(xiàn)JESD204B時鐘?
    發(fā)表于 05-18 06:06

    一文讀懂JESD204B標準系統(tǒng)

    JESD204B到底是什么呢?是什么導致了JESD204B標準的出現(xiàn)?什么是JESD204B標準?為什么關(guān)注
    發(fā)表于 05-24 06:36

    JESD204B協(xié)議介紹

    的優(yōu)勢。有了 JESD204B,您無需再:使用數(shù)據(jù)接口時鐘(嵌入在比特流中)擔心信道偏移(信道對齊可修復該問題)使用大量 I/O(高速串行解串器實現(xiàn)吞吐量)擔心用于同步多種 IC 的復雜方法(子類…
    發(fā)表于 11-21 07:02

    JESD204B的優(yōu)勢

    的是 JESD204B 接口將如何簡化設(shè)計流程。與 LVDS 及 CMOS 接口相比,JESD204B 數(shù)據(jù)轉(zhuǎn)換器串行接口標準可提供一些顯著的優(yōu)勢,包括更簡單的布局以及更少的引腳數(shù)。因此它能獲得工程師
    發(fā)表于 11-23 06:35

    基于JESD204B高速數(shù)據(jù)傳輸協(xié)議 通過DDC魔法乘以ADC的虛擬通道數(shù)

    JESD204B是一種高速數(shù)據(jù)傳輸協(xié)議,采用8位/10位編碼和加擾技術(shù),旨在確保足夠的信號完整性。針對JESD204B標準,總吞吐量變?yōu)樵诖嗽O(shè)置中,由于AD9250中沒有其他數(shù)字處理任
    發(fā)表于 09-08 11:36 ?39次下載
    基于<b class='flag-5'>JESD204B</b>高速數(shù)據(jù)傳輸協(xié)議 通過DDC魔法乘以ADC的虛擬通道數(shù)

    JESD204B SystemC module 設(shè)計簡介(一)

    和RTL代碼的編寫。設(shè)計以最新的版本JESD204B.01(July 2011)參考,設(shè)計根據(jù)數(shù)據(jù)流的傳輸分為傳輸層、數(shù)據(jù)鏈路層、物理成進行代碼的編寫,其中JESD204B的模擬特性在本設(shè)計中因為無法
    發(fā)表于 11-17 09:36 ?3251次閱讀
    <b class='flag-5'>JESD204B</b> SystemC module 設(shè)計簡介(一)

    JESD204B標準及演進歷程

    在從事高速數(shù)據(jù)擷取設(shè)計時使用FPGA的人大概都聽過新JEDEC標準JESD204B」的名號。近期許多工程師均聯(lián)絡(luò)德州儀器,希望進一步了解 JESD204B 接口,包括與FPGA如何互動、JE
    發(fā)表于 11-18 02:57 ?1.4w次閱讀

    JESD204B協(xié)議相關(guān)介紹與具體應(yīng)用實例

    越來越大,對于500MSPS以上的ADC/DAC,動輒就是幾十個G的數(shù)據(jù)吞吐率,如果依舊采用傳統(tǒng)的CMOS和LVDS已經(jīng)很難滿足設(shè)計要求,因此“JESD204B應(yīng)運而生?,F(xiàn)在各大廠商的高速ADC/DAC上基本都采用了這種接口。
    的頭像 發(fā)表于 07-04 09:21 ?5101次閱讀
    <b class='flag-5'>JESD204B</b>協(xié)議相關(guān)介紹與具體應(yīng)用實例

    理解JESD204B協(xié)議

    理解JESD204B協(xié)議
    發(fā)表于 11-04 09:52 ?4次下載
    理解<b class='flag-5'>JESD204B</b>協(xié)議

    JESD204B:適合您嗎?

    JESD204B:適合您嗎?
    發(fā)表于 11-07 08:07 ?0次下載
    <b class='flag-5'>JESD204B</b>:適合您嗎?

    JESD204B使用說明

    能力更強,布線數(shù)量更少。 本篇的內(nèi)容基于jesd204b接口的ADC和FPGA的硬件板卡,通過調(diào)用jesd204b ip核來一步步在FPGA內(nèi)部實現(xiàn)高速ADC數(shù)據(jù)采集,jesd204b
    的頭像 發(fā)表于 12-18 11:31 ?172次閱讀
    <b class='flag-5'>JESD204B</b>使用說明
    RM新时代网站-首页