RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新UltraScale ASIC時(shí)鐘架構(gòu)的使用及好處

Xilinx視頻 ? 來(lái)源:郭婷 ? 2018-11-29 06:40 ? 次閱讀

了解新的UltraScale ASIC時(shí)鐘架構(gòu):如何使用它,它帶來(lái)的好處以及從現(xiàn)有設(shè)計(jì)遷移的容易程度。 另請(qǐng)參閱如何使用時(shí)鐘向?qū)渲脮r(shí)鐘網(wǎng)絡(luò)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1199

    瀏覽量

    120434
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    131246
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    10

    文章

    1733

    瀏覽量

    131446
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    時(shí)序約束一主時(shí)鐘與生成時(shí)鐘

    的輸出,對(duì)于UltrascaleUltrascale+系列的器件,定時(shí)器會(huì)自動(dòng)地接入到GT的輸出。 1.2 約束設(shè)置格式 主時(shí)鐘約束使用命令create_clock進(jìn)行創(chuàng)建,進(jìn)入Timing
    的頭像 發(fā)表于 11-29 11:03 ?293次閱讀
    時(shí)序約束一主<b class='flag-5'>時(shí)鐘</b>與生成<b class='flag-5'>時(shí)鐘</b>

    ASIC集成電路如何提高系統(tǒng)效率

    在現(xiàn)代電子系統(tǒng)中,效率和性能是衡量一個(gè)系統(tǒng)優(yōu)劣的關(guān)鍵指標(biāo)。隨著技術(shù)的發(fā)展,ASIC集成電路因其高度定制化和優(yōu)化的特性,在提高系統(tǒng)效率方面發(fā)揮著越來(lái)越重要的作用。 ASIC的定義和特點(diǎn) ASIC是一種
    的頭像 發(fā)表于 11-20 15:57 ?288次閱讀

    自動(dòng)駕駛?cè)笾髁餍酒?b class='flag-5'>架構(gòu)分析

    當(dāng)前主流的AI芯片主要分為三類,GPU、FPGA、ASIC。GPU、FPGA均是前期較為成熟的芯片架構(gòu),屬于通用型芯片。ASIC屬于為AI特定場(chǎng)景定制的芯片。行業(yè)內(nèi)已經(jīng)確認(rèn)CPU不適用于AI計(jì)算
    的頭像 發(fā)表于 08-19 17:11 ?1586次閱讀
    自動(dòng)駕駛?cè)笾髁餍酒?b class='flag-5'>架構(gòu)</b>分析

    恩智浦MCU解讀 MCX A系列微處理器之時(shí)鐘架構(gòu)

    全新的MCX A系列融合了恩智浦通用MCU的特點(diǎn),適用更為廣泛的通用應(yīng)用,實(shí)現(xiàn)了低成本,低功耗,高安全性和高可靠性。 今天,大家一起來(lái)了解一下MCX A最新產(chǎn)品的時(shí)鐘架構(gòu): MCXA153是MCX
    發(fā)表于 06-20 09:21 ?657次閱讀
    恩智浦MCU解讀 MCX A系列微處理器之<b class='flag-5'>時(shí)鐘架構(gòu)</b>

    FPGA和ASIC兩者的設(shè)計(jì)流程

    ASIC中你可以直接加寬金屬線,比如兩倍寬度走時(shí)鐘線,復(fù)位線啦,之類的。金屬線寬度變大,線上的延遲變小,對(duì)速度也是有幫助的。
    發(fā)表于 03-19 13:53 ?841次閱讀
    FPGA和<b class='flag-5'>ASIC</b>兩者的設(shè)計(jì)流程

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD 已經(jīng)擁有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPGA 系列的推出使其不斷現(xiàn)代化。
    發(fā)表于 03-18 10:40 ?376次閱讀
    AMD推出全新Spartan <b class='flag-5'>UltraScale</b>+ FPGA系列

    UltraScale系列與7系列FPGA的差異

    已從該架構(gòu)中移除BUFMRs、BUFRs、BUFIOs及其相關(guān)的路由資源,并被新的時(shí)鐘緩沖器、時(shí)鐘路由和全新的I/O時(shí)鐘架構(gòu)所取代。
    的頭像 發(fā)表于 03-12 10:03 ?1240次閱讀

    PTP時(shí)鐘源設(shè)備全攻略:從普通時(shí)鐘到透明時(shí)鐘的進(jìn)階之路

    在現(xiàn)代通信技術(shù)中,精確時(shí)間同步對(duì)于保障網(wǎng)絡(luò)性能至關(guān)重要。PTP(PrecisionTimeProtocol)時(shí)鐘源設(shè)備作為實(shí)現(xiàn)高精度時(shí)間同步的關(guān)鍵組件,其配置和選擇對(duì)于網(wǎng)絡(luò)架構(gòu)師和工程師來(lái)說(shuō)至關(guān)重要
    的頭像 發(fā)表于 02-22 08:04 ?1462次閱讀
    PTP<b class='flag-5'>時(shí)鐘</b>源設(shè)備全攻略:從普通<b class='flag-5'>時(shí)鐘</b>到透明<b class='flag-5'>時(shí)鐘</b>的進(jìn)階之路

    單板上時(shí)鐘的注意事項(xiàng) 單板上時(shí)鐘晶體下面鋪地的好處

    單板上時(shí)鐘的注意事項(xiàng) 單板上時(shí)鐘晶體下面鋪地的好處 單板上時(shí)鐘是指將時(shí)鐘晶體組件直接鋪裝在電路板上,這種設(shè)計(jì)方案在電子設(shè)備中廣泛應(yīng)用。在介紹
    的頭像 發(fā)表于 02-06 16:06 ?578次閱讀

    到底什么是ASIC和FPGA?

    架構(gòu)的角度,ASIC和FPGA的性能和成本,肯定是優(yōu)于CPU和GPU的。 CPU、GPU遵循的是馮·諾依曼體系結(jié)構(gòu),指令要經(jīng)過(guò)存儲(chǔ)、譯碼、執(zhí)行等步驟,共享內(nèi)存在使用時(shí),要經(jīng)歷仲裁和緩
    發(fā)表于 01-23 19:08

    采用UltraScale/UltraScale+芯片的DFX設(shè)計(jì)注意事項(xiàng)

    采用UltraScale/UltraScale+芯片進(jìn)行DFX設(shè)計(jì)時(shí),建議從以下角度對(duì)設(shè)計(jì)進(jìn)行檢查。
    的頭像 發(fā)表于 01-18 09:27 ?902次閱讀
    采用<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale</b>+芯片的DFX設(shè)計(jì)注意事項(xiàng)

    1.25G突發(fā)時(shí)鐘數(shù)據(jù)恢復(fù)/ UltraScale中的2.5G PON應(yīng)用設(shè)備總結(jié)

    電子發(fā)燒友網(wǎng)站提供《1.25G突發(fā)時(shí)鐘數(shù)據(jù)恢復(fù)/ UltraScale中的2.5G PON應(yīng)用設(shè)備總結(jié).pdf》資料免費(fèi)下載
    發(fā)表于 01-14 09:56 ?0次下載
    1.25G突發(fā)<b class='flag-5'>時(shí)鐘</b>數(shù)據(jù)恢復(fù)/ <b class='flag-5'>UltraScale</b>中的2.5G PON應(yīng)用設(shè)備總結(jié)

    單板上時(shí)鐘晶體下面鋪地的好處

    在PCB時(shí)鐘電路區(qū)域只布與時(shí)鐘電路有關(guān)的器件,避免布設(shè)其他電路,晶體附近或者下面不要布其他信號(hào)線:在時(shí)鐘發(fā)生電路、晶體下使用地平面,若其他信號(hào)穿過(guò)該平面,違反了映像平面功能,如果讓信號(hào)穿越這個(gè)地平面的話
    發(fā)表于 01-11 15:43 ?264次閱讀

    FPGA中時(shí)鐘的用法

    生成時(shí)鐘包括自動(dòng)生成時(shí)鐘(又稱為自動(dòng)衍生時(shí)鐘)和用戶生成時(shí)鐘。自動(dòng)生成時(shí)鐘通常由PLL或MMCM生成,也可以由具有分頻功能的
    的頭像 發(fā)表于 01-11 09:50 ?1837次閱讀
    FPGA中<b class='flag-5'>時(shí)鐘</b>的用法

    FPGA、ASIC、GPU誰(shuí)是最合適的AI芯片?

    CPU、GPU遵循的是馮·諾依曼體系結(jié)構(gòu),指令要經(jīng)過(guò)存儲(chǔ)、譯碼、執(zhí)行等步驟,共享內(nèi)存在使用時(shí),要經(jīng)歷仲裁和緩存。 而FPGA和ASIC并不是馮·諾依曼架構(gòu)(是哈佛架構(gòu))。以FPGA為例,它本質(zhì)上是無(wú)指令、無(wú)需共享內(nèi)存的體系結(jié)
    發(fā)表于 01-06 11:20 ?1629次閱讀
    FPGA、<b class='flag-5'>ASIC</b>、GPU誰(shuí)是最合適的AI芯片?
    RM新时代网站-首页