RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子電路開發(fā)學(xué)習(xí)

文章:17 被閱讀:4.2w 粉絲數(shù):2 關(guān)注數(shù):0 點(diǎn)贊數(shù):0

廣告

基于STM32的WiFi聯(lián)網(wǎng)自動(dòng)校準(zhǔn)時(shí)鐘設(shè)計(jì)

之前在uFUN試用群里看到管理員說試用活動(dòng)快結(jié)束了,要抓緊完成評(píng)測(cè)總結(jié),看大家的評(píng)測(cè)總結(jié)也都寫了,我....
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 10-15 13:39 ?700次閱讀
基于STM32的WiFi聯(lián)網(wǎng)自動(dòng)校準(zhǔn)時(shí)鐘設(shè)計(jì)

嵌入式C代碼優(yōu)化:實(shí)用技巧與經(jīng)驗(yàn)分享

使用內(nèi)聯(lián)函數(shù)替換重復(fù)的短代碼,一方面,可以避免函數(shù)的回調(diào),加速了程序的執(zhí)行,利用指令緩存,增強(qiáng)局部訪....
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 03-28 10:53 ?532次閱讀
嵌入式C代碼優(yōu)化:實(shí)用技巧與經(jīng)驗(yàn)分享

嵌入式開發(fā)者的常用終端工具概覽

PUTTY 是一種流行的終端仿真器,是一個(gè)開源、**輕量級(jí)且免費(fèi)** 的 SSH 客戶端。它是由S....
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 02-21 13:54 ?911次閱讀
嵌入式開發(fā)者的常用終端工具概覽

請(qǐng)問一下CAN總線最大能夠帶多少節(jié)點(diǎn)呢?

一般來說,大部分CAN總線連接的節(jié)點(diǎn)數(shù)量在10個(gè)到100個(gè)之間。
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 02-19 14:27 ?3809次閱讀

如何實(shí)現(xiàn)一套FPGA工程無縫兼容兩款管腳不同的板卡?

試想這樣一種場(chǎng)景,有兩款不同的FPGA板卡,它們的功能代碼90%都是一樣的,但是兩個(gè)板卡的管腳分配完....
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 11-08 14:21 ?1043次閱讀
如何實(shí)現(xiàn)一套FPGA工程無縫兼容兩款管腳不同的板卡?

Xilinx FPGA芯片內(nèi)部時(shí)鐘和復(fù)位信號(hào)使用方法

如果FPGA沒有外部時(shí)鐘源輸入,可以通過調(diào)用STARTUP原語(yǔ),來使用FPGA芯片內(nèi)部的時(shí)鐘和復(fù)位信....
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 10-27 11:26 ?1910次閱讀
Xilinx FPGA芯片內(nèi)部時(shí)鐘和復(fù)位信號(hào)使用方法

基于Xilinx FPGA的邊界掃描應(yīng)用

上一篇文章,介紹了基于STM32F103的JTAG邊界掃描應(yīng)用,演示了TopJTAG Probe軟件....
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 09-13 12:29 ?1348次閱讀
基于Xilinx FPGA的邊界掃描應(yīng)用

基于STM32+Jlink的邊界掃描實(shí)際應(yīng)用

前面幾篇文章,介紹了關(guān)于JTAG邊界掃描的一些基礎(chǔ)知識(shí)和常用的調(diào)試軟件。
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 09-12 12:27 ?1270次閱讀
基于STM32+Jlink的邊界掃描實(shí)際應(yīng)用

邊界掃描測(cè)試軟件XJTAG和TopJTAG介紹

前面兩篇文章介紹了邊界掃描的基本原理和BSDL文件,本文文章介紹邊界掃描測(cè)試實(shí)際使用的兩款軟件工具,....
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 09-11 14:34 ?2990次閱讀
邊界掃描測(cè)試軟件XJTAG和TopJTAG介紹

強(qiáng)大的JTAG邊界掃描1-基本原理

聽賣家介紹說,這是之前挖礦盛行時(shí),定制礦機(jī)中的一塊HASH算力卡,主要功能是通過串口接收數(shù)據(jù),F(xiàn)PG....
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 09-10 11:00 ?1020次閱讀
強(qiáng)大的JTAG邊界掃描1-基本原理

強(qiáng)大的JTAG邊界掃描2-BSDL文件

BSDL文件可以在一些邊界掃描的軟件中被使用,如XJTAG,TopJTAG等等,通過加載對(duì)應(yīng)的BSD....
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 09-10 10:15 ?1107次閱讀
強(qiáng)大的JTAG邊界掃描2-BSDL文件

獲取Xilinx FPGA芯片IDCODE的4種方法

Xilinx任何一款FPGA型號(hào)都有一個(gè)唯一的IDCODE,用來區(qū)分不同的產(chǎn)品,同一型號(hào)不同封裝的F....
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 07-03 13:01 ?2805次閱讀
獲取Xilinx FPGA芯片IDCODE的4種方法

單片機(jī)固件在線升級(jí)防變磚的5種方法(汽車級(jí))

如圖1-a,有的軟件架構(gòu)是兩級(jí)Boot:SB+CB,Start Boot只檢查CPU最小系統(tǒng),與具體....
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 04-11 14:24 ?2199次閱讀

Xilinx FPGA Multiboot設(shè)計(jì)與實(shí)現(xiàn)(Spartan-6和Kintex-7示例)

FPGA的硬件可編程性給設(shè)計(jì)帶來了很高的靈活性,基于FPGA的產(chǎn)品也會(huì)有更新或升級(jí)的需求,而且大多數(shù)....
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 03-31 13:41 ?7858次閱讀

Xilinx FPGA獨(dú)立的下載和調(diào)試工具LabTools下載、安裝、使用教程

Xilinx LabTools工具是Xilinx FPGA單獨(dú)的編程和調(diào)試工具,是從ISE或Viva....
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 03-28 10:46 ?6879次閱讀

電子工程師們都在用的故障檢查法

基于紅外熱像技術(shù)在電子電路行業(yè)的應(yīng)用,F(xiàn)OTRIC推出《電子行業(yè)熱像解決方案》應(yīng)用手冊(cè),該手冊(cè)涵蓋了....
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 01-11 13:55 ?571次閱讀

ZYNQ雙核ARM分別運(yùn)行不同的操作系統(tǒng)(基于OpenAMP)

ZYNQ系列是Xilinx最近幾年推出的多核異構(gòu)SoC,集成了FPGA和ARM處理器,ARM部分是雙....
的頭像 電子電路開發(fā)學(xué)習(xí) 發(fā)表于 12-05 13:46 ?4718次閱讀
RM新时代网站-首页